女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA設計論壇

文章:452 被閱讀:129.9w 粉絲數:73 關注數:0 點贊數:25

廣告

基于FPGA搭建神經網絡的步驟解析

本文的目的是在一個神經網絡已經通過python或者MATLAB訓練好的神經網絡模型,將訓練好的模型的....
的頭像 FPGA設計論壇 發表于 06-03 15:51 ?196次閱讀
基于FPGA搭建神經網絡的步驟解析

JESD204B IP核的配置與使用

物理層的位置,一種是物理層在JESD204 IP里;另外一種是物理層在JESD204 IP外部,需要....
的頭像 FPGA設計論壇 發表于 05-24 15:05 ?394次閱讀
JESD204B IP核的配置與使用

基于FPGA的AM調制系統設計方案

本系統由FPGA、串口屏、DAC模塊和AD831組成。FPGA通過調用宏功能模塊NCO,按照輸入時鐘....
的頭像 FPGA設計論壇 發表于 05-23 09:45 ?484次閱讀
基于FPGA的AM調制系統設計方案

一文詳解頻率合成技術

一般是以高穩定度參考源比如晶振所產生的頻率信號作為基準,經過必要的的加減乘除運算(對不同信號混頻可以....
的頭像 FPGA設計論壇 發表于 05-20 14:05 ?446次閱讀
一文詳解頻率合成技術

相位累加器的實現原理

標題中所提到的DDS,我感覺這兩個放一起也可以,因為DDS的核心思想就是使用的相位累加器。那么這玩意....
的頭像 FPGA設計論壇 發表于 05-16 13:56 ?195次閱讀
相位累加器的實現原理

FPGA的定義和基本結構

FPGA 的全稱為 Field-Programmable Gate Array,即現場可編程門陣列。....
的頭像 FPGA設計論壇 發表于 05-15 16:39 ?640次閱讀
FPGA的定義和基本結構

SVA斷言的用法教程

SVA是System Verilog Assertion的縮寫,即用SV語言來描述斷言。斷言是對設計....
的頭像 FPGA設計論壇 發表于 05-15 11:39 ?218次閱讀
SVA斷言的用法教程

跨異步時鐘域處理方法大全

該方法只用于慢到快時鐘域的1bit信號傳遞。在Xilinx器件中,可以使用(* ASYNC_REG ....
的頭像 FPGA設計論壇 發表于 05-14 15:33 ?394次閱讀
跨異步時鐘域處理方法大全

Xilinx Shift RAM IP概述和主要功能

Xilinx Shift RAM IP 是 AMD Xilinx 提供的一個 LogiCORE IP....
的頭像 FPGA設計論壇 發表于 05-14 09:36 ?159次閱讀

芯片設計之握手協議

本文主要介紹握手的基本概念,讀者可通過該篇文章對握手有個基本概念。
的頭像 FPGA設計論壇 發表于 05-14 09:16 ?269次閱讀
芯片設計之握手協議

AXI協議規范總結

寫數據通道從主設備傳輸數據到從設備,在寫傳輸時,從設備使用寫響應通道通知主設備傳輸完成。
的頭像 FPGA設計論壇 發表于 05-12 09:44 ?1029次閱讀
AXI協議規范總結

vivado IP核cordic中sin和cos的計算

Architectural Configuration選擇為并行模式,具有單周期數據吞吐量和較大的硅....
的頭像 FPGA設計論壇 發表于 05-03 18:16 ?477次閱讀
vivado IP核cordic中sin和cos的計算

verilog模塊的調用、任務和函數

在做模塊劃分時,通常會出現這種情形,某個大的模塊中包含了一個或多個功能子模塊,verilog是通過模....
的頭像 FPGA設計論壇 發表于 05-03 10:29 ?459次閱讀
verilog模塊的調用、任務和函數

在Vivado調用MIG產生DDR3的問題解析

下面是調用的DDR3模塊的,模塊的倒數第二行是,模塊的時鐘輸入,時鐘源來自PLL產生的系統時鐘的倍頻....
的頭像 FPGA設計論壇 發表于 05-03 10:21 ?438次閱讀
在Vivado調用MIG產生DDR3的問題解析

Vivado 2018.3軟件的使用教程

大家好,歡迎來到至芯科技FPGA煉獄營地,準備開啟我們的偉大征程!正所謂“兵馬未動,糧草先行”,戰前....
的頭像 FPGA設計論壇 發表于 04-30 14:14 ?535次閱讀
Vivado 2018.3軟件的使用教程

FPGA EDA軟件的位流驗證

位流驗證,對于芯片研發是一個非常重要的測試手段,對于純軟件開發人員,最難理解的就是位流驗證。在FPG....
的頭像 FPGA設計論壇 發表于 04-25 09:42 ?523次閱讀
FPGA EDA軟件的位流驗證

Xilinx Ultrascale系列FPGA的時鐘資源與架構解析

Ultrascale是賽靈思開發的支持包含步進功能的增強型FPGA架構,相比7系列的28nm工藝,U....
的頭像 FPGA設計論壇 發表于 04-24 11:29 ?673次閱讀
Xilinx Ultrascale系列FPGA的時鐘資源與架構解析

FPGA時序約束之設置時鐘組

Vivado中時序分析工具默認會分析設計中所有時鐘相關的時序路徑,除非時序約束中設置了時鐘組或fal....
的頭像 FPGA設計論壇 發表于 04-23 09:50 ?291次閱讀
FPGA時序約束之設置時鐘組

Verilog仿真事件中的延時分析

在實際電路中存在兩種延遲,慣性延遲 (Inertial delay) 和傳導延遲 (Transpor....
的頭像 FPGA設計論壇 發表于 04-18 09:54 ?248次閱讀
Verilog仿真事件中的延時分析

ZYNQ FPGA的PS端IIC設備接口使用

zynq系列中的FPGA,都會自帶兩個iic設備,我們直接調用其接口函數即可運用。使用xilinx官....
的頭像 FPGA設計論壇 發表于 04-17 11:26 ?874次閱讀
ZYNQ FPGA的PS端IIC設備接口使用

Vivado HLS設計流程

為了盡快把新產品推向市場,數字系統的設計者需要考慮如何加速設計開發的周期。設計加速主要可以從“設計的....
的頭像 FPGA設計論壇 發表于 04-16 10:43 ?578次閱讀
Vivado HLS設計流程

RISC-V五級流水線CPU設計

本文實現的CPU是一個五級流水線的精簡版CPU(也叫PCPU,即pipeline),包括IF(取指令....
的頭像 FPGA設計論壇 發表于 04-15 09:46 ?395次閱讀
RISC-V五級流水線CPU設計

在testbench中如何使用阻塞賦值和非阻塞賦值

本文詳細闡述了在一個testbench中,應該如何使用阻塞賦值與非阻塞賦值。首先說結論,建議在tes....
的頭像 FPGA設計論壇 發表于 04-15 09:34 ?536次閱讀
在testbench中如何使用阻塞賦值和非阻塞賦值

Verilog編寫規范

用最右邊的字符下劃線代表低電平有效,高電平有效的信號不得以下劃線表示,短暫的有效信號建議采用高電平有....
的頭像 FPGA設計論壇 發表于 04-11 09:36 ?250次閱讀

DDR3 SDRAM配置教程

DDR3 SDRAM(Double-Data-Rate ThreeSynchronous Dynam....
的頭像 FPGA設計論壇 發表于 04-10 09:42 ?1989次閱讀
DDR3 SDRAM配置教程

基于FPGA的FIFO實現

FIFO(First in First out)為先進先出隊列,具有存儲功能,可用于不同時鐘域間傳輸....
的頭像 FPGA設計論壇 發表于 04-09 09:55 ?454次閱讀
基于FPGA的FIFO實現

一文詳解AXI DMA技術

AXI直接數值存取(Drect Memory Access,DMA)IP核在AXI4內存映射和AXI....
的頭像 FPGA設計論壇 發表于 04-03 09:32 ?752次閱讀
一文詳解AXI DMA技術

一文詳解Video In to AXI4-Stream IP核

Video In to AXI4-Stream IP核用于將視頻源(帶有同步信號的時鐘并行視頻數據,....
的頭像 FPGA設計論壇 發表于 04-03 09:28 ?957次閱讀
一文詳解Video In to AXI4-Stream IP核

FPGA在數字化時代的主要發展趨勢

隨著數字化時代的飛速發展,人工智能(AI)、大數據分析、自動駕駛等新興領域的需求不斷攀升。FPGA作....
的頭像 FPGA設計論壇 發表于 04-02 09:49 ?584次閱讀
FPGA在數字化時代的主要發展趨勢

詳解Zynq中的SPI控制器

本文簡單介紹Zynq中的SPI控制器。本文將“master”稱為“主機”;將“slave”稱為“從機....
的頭像 FPGA設計論壇 發表于 03-31 10:35 ?387次閱讀
詳解Zynq中的SPI控制器