女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA的定義和基本結構

FPGA設計論壇 ? 來源:FPGA設計論壇 ? 2025-05-15 16:39 ? 次閱讀

第1節 什么是 FPGA

FPGA 的全稱為 Field-Programmable Gate Array,即現場可編程門陣列。 FPGA 是在 PAL、 GAL、 CPLD 等可編程器件的基礎上進一步發展的產物, 是作為專用集成電路ASIC)領域中的一種半定制電路而出現的,既解決了定制電路的不足,又克服了原有可編程器件門電路數有限的缺點。 簡而言之, FPGA 就是一個可以通過編程來改變內部結構的芯片。

FPGA 功能實現:需要通過編程即設計硬件描述語言,經過 EDA 工具編譯、綜合、布局布線成后轉換為可燒錄的文件,

最終加載到 FPGA 器件中去,改變 FPGA 內部的連線,最終完成所實現的功能。

FPGA 性能對比:FPGA 相比于單片機CPU 等集成電路芯片擁有效率更高、功耗更低的特點,但是易于開發程度遠遠不如單片機、 CPU; 在數字芯片設計領域, FPGA 雖然相比 ASIC 具有更短的開發周期與開發難度, 但是其存在著成本過高、性能較差并且在資源的利用率上遠不及 ASIC 等問題,不能真正的替代 ASIC。

第2節 FPGA 的基本結構

FPGA 可編程的特性決定了其實現數字邏輯的結構不能像專用 ASIC 那樣通過固定的邏輯門電路來完成,而只能采用一種可以重復配置的結構來實現, 而查找表(LUT)可以很好地滿足這一要求,目前主流的 FPGA 芯片仍是基于 SRAM 工藝的查找表結構。

FPGA 芯片參數指標:包含可編程邏輯模塊的數量、固定功能邏輯模塊(如乘法器)的數目及存儲器資源(如嵌入式 RAM)的大小。

在最底層的可配置邏輯模塊(如片上的邏輯單元) 上,存在著基本的兩種部件:觸發器和查找表( LUT) , 而觸發器和查找表的組合方式不同,是各個 FPGA 家族之間區別的重要依據, 并且查找表本身的結構也可能各不相同( 有 4 輸入或 6 輸入或其他)。

查找表( Look-Up-Table)簡稱為 LUT, 其本質上就是一個 RAM。目前 FPGA 內部中多使用 4輸入的 LUT,每一個 LUT 可以看成一個有 4 位地址線的 RAM。

當用戶在 EDA 工具上通過原理圖或 硬件描述語言設計了一個邏輯電路以后, FPGA 開發軟件會自動計算邏輯電路的所有可能結果,并把真值表(即結果)事先寫入 RAM 中。 這樣,每輸入一個信號進行邏輯運算就等于輸入一個地址進行查找表操作, 通過地址找到對應的 RAM 中的結果, 最后將其輸出。以實現數字邏輯 Y=A&B&C 的功能為例。如果是在專用 ASIC 中,為了實現該邏輯,邏輯門都已經事先確定好, Y 的輸出值為兩個邏輯與運算后的結果,其基本的實現結構如下圖所示:

ceecd854-2fd7-11f0-afc8-92fbcf53809c.png

對Y=A&B&C 的 利用FPGA 實現基本結構 :

cefcb120-2fd7-11f0-afc8-92fbcf53809c.png

第3節 更為復雜的 FPGA 架構

隨著技術的發展和工藝節點的進步, FPGA 的容量和性能在不斷提高的同時, 其功耗卻不斷的優化減少。 2006 年以前四輸入查找表一直被廣泛使用, 在一些高端器件可能會用上六輸入、八輸入或更多輸入端口的查找表。 而一個多輸入的查找表又可以分解成較小輸入的查找表, 即能夠分裂成許多更小的功能。 例如一個八輸入的查找表可以分解成兩個四輸入的查找表或分解成一個三輸入加一個五輸入的查找表。在實際的高端器件中,這種可編程構造可以描述相當于百萬級(有時甚至千萬級)的原始邏輯門。

在 FPGA 內部,利用 FPGA 的可編程性在芯片內部構造實現了一個計數器邏輯,有著“軟內核”與“硬內核”之分。

軟內核(軟功能):在構造計數器邏輯過程中使用到的功能便可以被稱為軟功能。

硬內核(硬功能):功能若是直接利用芯片實現的,則是利用了芯片內部的硬功能。

軟內核與硬內核之間優勢互補,軟內核的優勢在于可以在利用芯片資源的基礎上利用編程設計讓其完成需要實現的任何功能(注意是數字功能,不包括模擬功能)。 而**硬內核由于是實現固定功能的器件,因此其優勢在于資源利用率高且功耗較低, 占用硅片的面積也較小, 并具有較高的性能。最重要的區別**在于:與軟內核相比硬內核可用于實現模擬功能, 例如鎖相環的倍頻功能,這個功能需要在模擬電路下實現,所以這一部分是在 FPGA 內部用硬件來實現的 。

第4節 帶嵌入式處理器的 FPGA

利用 FPGA 的可編程構造實現的事情之一即為使用其中的一部分數字邏輯資源制作一個或多個軟處理器內核, 當然, 也可以實現不同規模的處理器。

cf0b9ff0-2fd7-11f0-afc8-92fbcf53809c.png

這個芯片是一種新的SoC(System on Chip,系統級芯片) FPGA,完全以硬內核方式實現的雙路 ARM Cortex-A9 微控制器子系統(運行時鐘高達 1GHz,包含浮點引擎,片上緩存,計數器,定時器等)以及種類廣泛的硬內核接口功能( SPI, I2C, CAN等),還有一個硬內核的動態內存控制器,所有這些組件都利用大量傳統的可編程構造和大量的通用輸入輸出( GPIO)引腳進行了性能增強。

第5節 數據存儲以及配置方式

在 FPGA 內部存在著存儲單元片內 RAM 塊,數據是存放在 RAM 中并由其來設置工作狀態的,若想要 FPGA 進行工作,就需要對片內 RAM 進行編程。 而如果外部有大量數據交互時,就要通過增加外設來對數據進行暫時性的存儲,如 SDRAM 存儲器或者 DDR3 存儲器,暫存在外設中的數據最終也是要通過 FPGA 內部的 RAM 進行存儲與處理。當在 EDA 工具上將程序設計完成之后,便需要將軟件上的程序燒錄進 FPGA 內部。通過不同的配置模式, FPGA 便會有不同的編程方式。

常用的幾種配置模式:

并行模式: 通過并行 PROM(Programmable read-only memory,可編程只讀存儲器)、 Flash (Macromedia Flash。多媒體軟件平臺)配置 FPGA;

主從模式: 使用一片 PROM 配置多片 FPGA;

串行模式:串行 PROM 配置 FPGA;

外設模式:將 FPGA 作為微處理器的外設,由微處理器對其編程。

目前, 主流的 FPGA 都是基于 SRAM (Static Random-Access Memory,靜態隨機存取存儲器)工藝的, 在大部分的 FPGA 開發板上,使用的都是串行配置模式。由于 SRAM 掉電就會丟失內部數據,因此往往都會外接一個能夠掉電保存數據的片外存儲器以保存程序。 這樣一來, 上電時 FPGA 便將外部存儲器中的數據讀入片內 RAM 以完成配置, 對 FPGA 編程完成后便進入工作狀態;掉電后 FPGA 內部 SRAM 中存儲的數據丟失,邏輯清零。 以這種方式配置 FPGA 不僅能反復使用,還無需重復的手動配置。完成一次主動配置之后每次上電便會自動的實現 FPGA 的內部編程。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1643

    文章

    21954

    瀏覽量

    613983
  • 集成電路
    +關注

    關注

    5418

    文章

    11942

    瀏覽量

    367066
  • 存儲器
    +關注

    關注

    38

    文章

    7632

    瀏覽量

    166379
  • 可編程邏輯
    +關注

    關注

    7

    文章

    526

    瀏覽量

    44560

原文標題:FPGA 簡介

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    fpga內部主要結構及其功能分析(Kintex-7FPGA內部結構

    Kintex-7 FPGA的內部結構相比傳統FPGA的內部結構嵌入了DSP48E1,PCIE,GTX,XADC,高速IO口等單元,大大提升了FPGA
    發表于 08-24 09:26 ?2685次閱讀
    <b class='flag-5'>fpga</b>內部主要<b class='flag-5'>結構</b>及其功能分析(Kintex-7<b class='flag-5'>FPGA</b>內部<b class='flag-5'>結構</b>)

    FPGA的基本結構

    一、FPGA的基本結構 FPGA由6部分組成,分別為可編程輸入/輸出單元、基本可編程邏輯單元、嵌入式摸塊RAM、豐富的布線資源、底層嵌入式功能單元和內嵌專用硬核等。 每個單元簡介如下: 1.
    發表于 08-23 10:33

    FPGA的基本結構

    一、FPGA的基本結構 FPGA由6部分組成,分別為可編程輸入/輸出單元、基本可編程邏輯單元、嵌入式摸塊RAM、豐富的布線資源、底層嵌入式功能單元和內嵌專用硬核等。 每個單元簡介如下: 1.
    發表于 09-18 11:15

    GPIO結構定義

    #include "stm32f4xx.h"#include "usart.h"void My_USART1_Init(void){//GPIO結構定義 GPIO_InitTypeDefGPIO_InitStructure;//串口
    發表于 08-04 07:47

    AT結構的電源的接口定義

    AT結構的電源的接口定義 AT結構的電源               &nb
    發表于 05-21 11:47 ?7602次閱讀

    PIC結構體及定義位元結構

    PIC結構體及定義位元結構 extern volatile near unsigned char PORTB;   // PORTB是一個字節(unsigned char)。由于變量是在寄
    發表于 10-30 08:28 ?2786次閱讀

    高級FPGA設計結構、實現和優化

    高級FPGA設計結構
    發表于 01-10 10:36 ?295次下載
    高級<b class='flag-5'>FPGA</b>設計<b class='flag-5'>結構</b>、實現和優化

    異步FIFO結構FPGA設計

    異步FIFO結構FPGA設計,解決亞穩態的問題
    發表于 11-10 15:21 ?4次下載

    淺析FPGA的基本結構

    目前市場上90%以上的FPGA來自于xilinx和altera這兩家巨頭,而這兩家FPGA的實現技術都是基于SRAM的可編程技術,FPGA內部結構基本一致,所以本文僅以xilinx的7
    發表于 10-20 09:03 ?2860次閱讀
    淺析<b class='flag-5'>FPGA</b>的基本<b class='flag-5'>結構</b>

    Xilinx 7系列FPGA管腳是如何定義的?

    引言: 我們在進行FPGA原理圖和PCB設計時,都會涉及到FPGA芯片管腳定義和封裝相關信息,本文就Xilinx 7系列FPGA給出相關參考,給FP
    發表于 05-01 09:47 ?1.1w次閱讀
    Xilinx 7系列<b class='flag-5'>FPGA</b>管腳是如何<b class='flag-5'>定義</b>的?

    Xilinx 7系列FPGA管腳是如何定義與Pinout文件下載

    我們在進行FPGA原理圖和PCB設計時,都會涉及到FPGA芯片管腳定義和封裝相關信息,本文就Xilinx 7系列FPGA給出相關參考,給FPGA
    的頭像 發表于 04-27 10:45 ?7623次閱讀
    Xilinx 7系列<b class='flag-5'>FPGA</b>管腳是如何<b class='flag-5'>定義</b>與Pinout文件下載

    一文詳解Xilin的FPGA時鐘結構

    ?xilinx 的 FPGA 時鐘結構,7 系列 FPGA 的時鐘結構和前面幾個系列的時鐘結構有了很大的區別,7系列的時鐘
    的頭像 發表于 07-03 17:13 ?3930次閱讀

    STRUC:定義結構類型

    部件: 組件的名稱。在結構類型之內只允許進行一次。只在欄擁有 CHAR 類型且是一維時,才允許將其用作結構類型的組件。為此,在結構類型的定義中,在欄的名稱上將欄限制用方括號括起來。
    的頭像 發表于 08-03 15:10 ?2495次閱讀

    C語言如何定義結構體類型變量

    定義結構體變量后,系統會為之分配內存單元。根據結構體類型中包含的成員情況,在Visual C++中占63個字節。 * 這種聲明方式是聲明類型和定義變量分離,在聲明類型后可以隨時
    的頭像 發表于 03-10 15:35 ?1777次閱讀

    fpga仿真器接口定義

    FPGA(Field-Programmable Gate Array,現場可編程門陣列)仿真器接口的定義主要依賴于仿真器的具體設計和所支持的通信協議。在FPGA的設計和仿真過程中,接口的定義
    的頭像 發表于 03-15 14:01 ?1997次閱讀