優勢和特點
- 完全集成的VCO/PLL內核
均方根抖動:0.54 ps(12 kHz至20 MHz) 輸入晶振頻率:25 MHz - 針對100 MHz、33.33 MHz提供預設分頻比
- LVDS/LVCMOS 輸出格式
| - 集成環路濾波器
- 4.4 mm × 5.0 mm TSSOP封裝,節省空間
- 功耗:0.235 W
- 3.3 V 工作電壓
|
產品詳情
AD9573是一款高度集成的雙路輸出時鐘發生器?,?包括一個針對PCI-e應用而優化的片內PLL內核?。?整數N分頻PLL設計基于ADI公司成熟的高性能、低抖動頻率合成器系列?,?可實現線路卡的最高性能?。?這款器件也適合相位噪聲和抖動要求嚴格的其它應用。
PLL部分由低噪聲鑒頻鑒相器(PFD)、精密電荷泵、低相位噪聲壓控振蕩器(VCO)、預編程的反饋分頻器和輸出分頻器組成。
通過連接一個外部25 MHz晶振,可以將100 MHz和33.33 MHz輸出頻率鎖定至輸入參考。輸出分頻比和反饋分頻比可針對所要求的輸出速率進行預編程。無需外部環路濾波器,從而節省寶貴的設計時間和電路板空間。
AD9573提供16引腳、4.4 mm × 5.0 mm TSSOP封裝,可以采用3.3 V單電源供電。溫度范圍為?40°C至+85°C。
應用
- 線路卡、交換機和路由器
- CPU/PCIe 應用
- 低抖動、低相位噪聲時鐘產生
方框圖

