女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA中的時鐘相關概念

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2021-01-15 09:37 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一、時鐘相關概念

理想的時鐘模型是一個占空比為50%且周期固定的方波。Tclk為一個時鐘周期,T1為高脈沖寬度,T2為低脈沖寬度,Tclk=T1+T2。占空比定義為高脈沖寬度與周期之比,即T1/Tclk。

25885ee6-507a-11eb-8b86-12bb97331649.png

圖1 理想時鐘波形

建立時間(Tsu):是指在時鐘上升沿到來之前數據必須保持穩定的時間;

保持時間(Th):是指在時鐘上升沿到來以后數據必須保持穩定的時間。如圖2所示。

25a58c82-507a-11eb-8b86-12bb97331649.png

圖2 建立和保持時間

一個數據需要在時鐘的上升沿鎖存,那么這個數據就必須在這個時鐘上升沿的建立時間和保持時間內保持穩定。

上面列舉的是一個理想的時鐘波形,而實際時鐘信號的分析要比這復雜得多。時鐘本身也具有一些不確定性,如時鐘抖動(jitter)和時鐘偏斜(sknew)等。時鐘的邊沿變化不可能總是理想的瞬變,它會有一個從高到低或者從低到高的變化過程,實際的情況抽象出來就如圖3所示,時鐘信號邊沿變化的不確定時間稱之為時鐘偏斜(clock skew)。再回到之前定義的建立時間和保持時間,嚴格的說,建立時間就應該是Tsu+T1,而保持時間就應該是Th+T2。

25e67c42-507a-11eb-8b86-12bb97331649.png

圖3 時鐘抖動模型

時鐘分析的起點是源寄存器(reg1),終點是目的寄存器(reg2)。時鐘和其他信號的傳輸一樣都會有延時。圖4中,時鐘信號從時鐘源傳輸到源寄存器的延時定義為Tc2s,傳輸到目的寄存器的延時定義為Tc2d,時鐘網絡延時就定義為Tc2d與Tc2s之差,即Tskew=Tc2d-Tc2s。

261291b0-507a-11eb-8b86-12bb97331649.png

圖4 時鐘偏斜的寄存器傳輸模型

圖5是時鐘偏斜模型的波形表示。

263ddd3e-507a-11eb-8b86-12bb97331649.png

圖5 時鐘偏斜的波形圖

clk是源時鐘,可以認為是一個理想的時鐘模型。clk_1是時鐘傳輸到源寄存器reg1的波形(延時Tc2s),clk_2是時鐘傳輸到目的寄存器reg2的波形(延時Tc2d)。data_1是數據在源寄存器reg1的傳輸波形,data_2是數據在目的寄存器reg2的傳輸波形。

266fcd1c-507a-11eb-8b86-12bb97331649.png

圖6 數據與時鐘關系

原文標題:時鐘相關概念

文章出處:【微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1645

    文章

    22040

    瀏覽量

    618181
  • 數據
    +關注

    關注

    8

    文章

    7255

    瀏覽量

    91815
  • 時鐘
    +關注

    關注

    11

    文章

    1898

    瀏覽量

    133199

原文標題:時鐘相關概念

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    FPGA的基礎概念和應用場景

    在現代電子科技飛速發展的浪潮FPGA(Field Programmable Gate Array,現場可編程門陣列)猶如一顆璀璨的明星,在通信、人工智能、汽車電子等眾多領域閃耀著獨特的光芒。這個
    的頭像 發表于 06-30 16:13 ?877次閱讀
    <b class='flag-5'>FPGA</b>的基礎<b class='flag-5'>概念</b>和應用場景

    PLL技術在FPGA的動態調頻與展頻功能應用

    隨著現代電子系統的不斷發展,時鐘管理成為影響系統性能、穩定性和電磁兼容性(EMI)的關鍵因素之一。在FPGA設計,PLL因其高精度、靈活性和可編程性而得到廣泛應用,本文將深入探討PLL技術在
    的頭像 發表于 06-20 11:51 ?1034次閱讀
    PLL技術在<b class='flag-5'>FPGA</b><b class='flag-5'>中</b>的動態調頻與展頻功能應用

    TI的ADS129x器件SPI 時鐘極性CPOL和時鐘相位 CPHA的正確設置模式

    TI的ADS129x器件SPI 時鐘極性CPOL和時鐘相位 CPHA的正確設置模式
    的頭像 發表于 06-18 16:36 ?371次閱讀
    TI的ADS129x器件SPI <b class='flag-5'>時鐘</b>極性CPOL和<b class='flag-5'>時鐘相</b>位 CPHA的正確設置模式

    FPGA時序約束之設置時鐘

    Vivado時序分析工具默認會分析設計中所有時鐘相關的時序路徑,除非時序約束設置了時鐘組或false路徑。使用set_clock_groups命令可以使時序分析工具不分析
    的頭像 發表于 04-23 09:50 ?453次閱讀
    <b class='flag-5'>FPGA</b>時序約束之設置<b class='flag-5'>時鐘</b>組

    AD9547雙路/四路輸入網絡時鐘發生器/同步器技術手冊

    AD9547針對許多系統提供同步功能,包括同步光纖網絡(SONET/SDH)。該器件產生的輸出時鐘可以與兩路差分或四路單端外部輸入參考時鐘之一同步。數字鎖相環(PLL)可以降低與外部參考時鐘相關
    的頭像 發表于 04-11 09:37 ?304次閱讀
    AD9547雙路/四路輸入網絡<b class='flag-5'>時鐘</b>發生器/同步器技術手冊

    AD9559雙路PLL四通道輸入多服務線路卡自適應時鐘轉換器技術手冊

    降低與外部參考時鐘相關的輸入時間抖動或相位噪聲。借助數字控制環路和保持電路,即使所有參考輸入都失效,AD9559也能持續產生低抖動輸出時鐘
    的頭像 發表于 04-10 14:35 ?348次閱讀
    AD9559雙路PLL四通道輸入多服務線路卡自適應<b class='flag-5'>時鐘</b>轉換器技術手冊

    AD9554四路PLL、四通道輸入、八通道輸出多服務線路卡自適應時鐘轉換器技術手冊

    (DPLL)可以降低與外部參考時鐘相關的輸入時間抖動或相位噪聲。 借助數字控制環路和保持電路,即使所有參考輸入都失效,AD9554也能持續產生低抖動輸出時鐘
    的頭像 發表于 04-10 11:51 ?374次閱讀
    AD9554四路PLL、四通道輸入、八通道輸出多服務線路卡自適應<b class='flag-5'>時鐘</b>轉換器技術手冊

    ADS1298的時鐘相位和極性是什么?

    ADS1298的時鐘相位和極性是什么,如果用STM32,它的時鐘相位和極性應該如何配置?
    發表于 02-08 08:22

    如果用FPGA采集AD1672,如何保障FPGA時鐘同1672時鐘一致?

    第一次用這種AD芯片,買了個開發板,發現,開發板母板上沒有晶振。請教幾個問題。 1。母板上用的時鐘是SCLK作為源時鐘嗎? 2、如果用FPGA采集AD1672,如何保障FPGA
    發表于 12-24 06:17

    ADS58C48的輸出給FPGA時鐘怎樣產生的,是只要有輸入時鐘,就有輸出時鐘嗎?

    : 1,ADS58C48如果想要實現基本的功能需要怎樣配置寄存器?有沒有相關FPGA配置程序可以參考一下? 2,ADS58C48的輸出給FPGA時鐘怎樣產生的,是只要有輸入
    發表于 12-20 06:32

    請問LMK05318BEVM如何實現輸入和輸出時鐘的相位同步?

    我們使用開發板,想實現輸入時鐘和輸出時鐘相位同步的功能,輸入和輸出時鐘都是LVCMOS電平,一路輸入時鐘12.288M,一路輸出時鐘49.
    發表于 11-11 08:25

    時鐘抖動和時鐘偏移的區別

    時鐘抖動(Jitter)和時鐘偏移(Skew)是數字電路設計兩個重要的概念,它們對電路的時序性能和穩定性有著顯著的影響。下面將從定義、原因、影響以及應對策略等方面詳細闡述
    的頭像 發表于 08-19 18:11 ?2123次閱讀

    FPGA如何消除時鐘抖動

    FPGA(現場可編程門陣列)設計,消除時鐘抖動是一個關鍵任務,因為時鐘抖動會直接影響系統的時序性能、穩定性和可靠性。以下將詳細闡述FPGA
    的頭像 發表于 08-19 17:58 ?2782次閱讀

    深度解析FPGA的時序約束

    建立時間和保持時間是FPGA時序約束兩個最基本的概念,同樣在芯片電路時序分析也存在。
    的頭像 發表于 08-06 11:40 ?1396次閱讀
    深度解析<b class='flag-5'>FPGA</b><b class='flag-5'>中</b>的時序約束

    淺談如何克服FPGA I/O引腳分配挑戰

    在運行PlanAhead軟件實施工具前設計是無錯的。工具的眾多I/O和時鐘相關規則可保證I/O布局是合法的。 可利用PlanAhead的DRC對話框來選擇相應的規則。如果工具發現違反規則的情況,將會
    發表于 07-22 00:40