女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何通過虛擬制造提高7nm良率

lPCU_elecfans ? 來源:泛林集團 ? 作者:泛林集團 ? 2020-09-04 17:39 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

通過失效分類、良率預測和工藝窗口優化實現良率預測和提升 器件的良率在很大程度上依賴于適當的工藝規格設定和對制造環節的誤差控制,在單元尺寸更小的先進節點上就更是如此。過去為了識別和防止工藝失效,必須要通過大量晶圓的制造和測試來收集數據,然后對采集到的數據進行相關性分析,整個過程費時且昂貴。如今半導體虛擬制造工具(例如SEMulator3D)的出現改變了這一現狀,讓我們可以在“虛擬”環境下完成以上實驗。甚至在硅材料中進行工藝實驗之前,虛擬制造就可以用于了解工藝之間的相互影響和工藝步驟靈敏度以實現最大化良率。本文將通過一個簡單示例來演示如何通過虛擬制造來提升7nm節點特定結構的良率,其中使用到的技術包括失效分類、良率預測和工藝窗口優化。

良率提升與失效分類

A.失效分類定義 邊緣定位誤差是導致后段制程良率損失的主要失效模式[1]。下面用簡單實例說明,假設M1由金屬A(MA)和金屬B(MB)組成【通常由LELE(光刻-刻蝕-光刻-刻蝕),或自對準雙重圖形化技術(SADP)工藝產生】,而接觸孔(VC)被設計連接到MB。 金屬關鍵尺寸CD(或SADP工藝中的心軸CD)或VC CD或金屬至VC的套準精度存在工藝誤差,會引起因通孔和金屬層之間產生邊緣定位誤差而導致的良率損失。 如下失效分類分別對應不同的CD和套準誤差組合(見圖1):

高接觸電阻(HR):VC和MB接觸面積過小

VC-MA漏電(VML):VC至MA的距離過小

MA-MB漏電(MML):MA至MB的距離過小

VC-MB開路(VMO):VC未接觸MB,兩者之間沒有重疊

VC-MA短路(VMS):VC接觸MA,兩者之間有部分重疊

圖1. 分類圖示(a)合格,(b)HR,(c)VML,(d)MML,(e)VMO,(f)VMS B.結構構建與校準,以及失效模式生成與識別 為了演示如何通過虛擬制造提高良率,現構建一個7nm的 VC和M1工藝。在生成并校準虛擬工藝結構之后,執行一系列虛擬量測步驟。圖2展示了在虛擬結構上相應的測量位置,根據測量結果,可以將當前失效納入相應的失效分類。

圖2 虛擬測量(結構檢索)(a)VA-MA最小接觸面積,(b)VA-MB最小距離,(c)MA-MB最小距離,(d)VB-MB最大接觸面積 基于特定的規格和規則,可以根據測量結果自動實現失效模式分類。 C.良率預測和失效模式排行 在實際的制造過程中,心軸/通孔 CD和套準精度等工藝參數被控制在以目標值為中心一定寬度的范圍內分布。通過SEMulator3D可自動執行實驗設計(DOE)并生成和收集由用戶定義的平均值和范圍寬度/標準差。根據收集的數據和預先設定的良率規則,即可計算出合格率或良率(即在特定輸入條件下,通過合格次數與檢驗總次數的比率)。用戶還可以根據生成的測量結果與失效規則做對比,對失效進行自定義分類。 我們首先確定了MCD(心軸CD)、VCD(通孔CD)、SPT(側墻厚度)和MVO(軸心-VCX軸方向套準精度)的均值移動范圍及其分布寬度,之后執行實驗設計,用蒙特卡洛模擬方法執行3000次虛擬實驗測試。圖3(a, b)為四種不同輸入條件下的失效類別匯總條形圖和良率匯總表,通過這些圖表可以看出特定輸入條件下發生各種失效的概率大小并由此判斷出各類失效模式對良率的影響。

圖3. 特定MCD/ VCD/ MVO條件下的良率情況。(a)失效模式條形圖,(b)良率匯總 D.工藝窗口優化 在工藝開發過程中,開展上述分析可能會引發一系列其他問題,例如預測所得的良率是否合理?是否可通過調整規格均值獲得更高的良率?放寬工藝分布寬度要求的同時能否保持良率?如果無法達到滿意的良率結果,是否可以通過收緊分布寬度以達到目標良率,以及收緊程度如何?要回答上述問題就要用到SEMulator3D中的工藝窗口優化(PWO)功能。該功能可以自動搜索具有固定分布寬度的均值組合,然后再根據所收集的數據得出最高良率(合格率)的最佳工藝窗口。 表1 所示為工藝參數優化前,優化后,優化后+收緊SPT厚度條件下的良率及其對應的工藝窗口。通過該表可以看出,只需優化工藝規格均值即可將良率從48.4%提高至96.6%,接下來只需進一步收緊SPT分布寬度值即可獲得99%的目標良率。

表1.不同輸入條件下的良率匯總表

結論

本文探討了如何通過虛擬制造提高良率。文中實例采用了因邊緣定位誤差導致VC-M1良率損失的7nm 6T SRAM模型,采用的技術包括結構構建、模型校準、虛擬量測、失效分類、良率預測和工藝窗口優化。分析結果表明通過工藝窗口優化功能和收緊規格要求可以將良率從48.4%提高到99.0%。可以看出,虛擬制造可廣泛應用于各種良率提升研究,而這些研究的結果將推動半導體工藝和技術的發展。 作者:泛林集團


原文標題:如何識別和防止7nm工藝失效

文章出處:【微信公眾號:電子發燒友網】歡迎添加關注!文章轉載請注明出處。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 7nm
    7nm
    +關注

    關注

    0

    文章

    267

    瀏覽量

    35729

原文標題:如何識別和防止7nm工藝失效

文章出處:【微信號:elecfans,微信公眾號:電子發燒友網】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    三星在4nm邏輯芯片上實現40%以上的測試

    %左右開始,隨著進入量產階段,會逐漸提高”。 星電子將在 12Hi HBM4 中采用 1c nm DRAM 內存芯片和 4nm 邏輯芯片
    發表于 04-18 10:52

    臺積電2nm制程已超60%

    據外媒wccftech的報道,臺積電2nm制程取得了突破性進展;蘋果的A20芯片或成首發客戶;據Wccftech的最新消息顯示,臺積電公司已啟動2nm測試晶圓快速交付計劃,當前試產
    的頭像 發表于 03-24 18:25 ?767次閱讀

    邏輯集成電路制造提升與缺陷查找

    本文介紹了邏輯集成電路制造中有關提升以及對各種失效的分析。
    的頭像 發表于 02-26 17:36 ?972次閱讀
    邏輯集成電路<b class='flag-5'>制造</b>中<b class='flag-5'>良</b><b class='flag-5'>率</b>提升與缺陷查找

    三星電子1c nm內存開發里程碑推遲

    據韓媒報道,三星電子已將其1c nm DRAM內存開發的里程碑時間推遲了半年。原本,三星計劃在2024年底將1c nm制程DRAM的
    的頭像 發表于 01-22 15:54 ?579次閱讀

    三星1c nm DRAM開發里程碑延期

    據韓媒MoneyToday報道,三星電子已將其1c nm(1-cyano nanometer)DRAM內存開發的里程碑時間從原定的2024年底推遲至2025年6月。這一變動可能對三星在HBM4
    的頭像 發表于 01-22 14:27 ?631次閱讀

    三星重啟1b nm DRAM設計,應對與性能挑戰

    近日,據韓媒最新報道,三星電子在面對其12nm級DRAM內存產品的和性能雙重困境時,已于2024年底作出了重要決策。為了改善現狀,三星決定在優化現有1b nm工藝的基礎上,全面重新
    的頭像 發表于 01-22 14:04 ?856次閱讀

    集成電路制造損失來源及分類

    本文介紹了集成電路制造損失來源及分類。 的定義
    的頭像 發表于 01-20 13:54 ?850次閱讀
    集成電路<b class='flag-5'>制造</b>中<b class='flag-5'>良</b><b class='flag-5'>率</b>損失來源及分類

    如何提高錫膏印刷

    提高錫膏印刷,可以從以下幾個方面著手。
    的頭像 發表于 01-07 16:00 ?433次閱讀

    臺積電2nm芯片試產達60%以上,有望明年量產

    近日,全球領先的半導體制造商臺積電在新竹工廠成功試產2納米(nm)芯片,并取得了令人矚目的成果。試產結果顯示,該批2nm芯片的已達到60
    的頭像 發表于 12-09 14:54 ?1043次閱讀

    虛擬制作技術在廣告領域中的應用與挑戰

    技術的每一次革新都為創意的實現提供了更多可能。隨著虛擬制作技術日趨成熟及其在廣告領域全流程的應用,廣告內容制作進入到了更高效的數字化時代。在剛剛落幕的第三屆上海國際虛擬制作大會暨展覽會(VPS
    的頭像 發表于 12-06 09:39 ?989次閱讀

    晶圓制造限制因素簡述(1)

    。累積等于這個單獨電路的簡單累積fab計算。請注意,即使有非常高的單個站點,隨著晶圓
    的頭像 發表于 10-09 09:50 ?1240次閱讀
    晶圓<b class='flag-5'>制造</b><b class='flag-5'>良</b><b class='flag-5'>率</b>限制因素簡述(1)

    淺談影響晶圓分選的因素(2)

    在晶圓制造率部分討論的工藝變化會影響晶圓分選。在制造區域,通過抽樣檢查和測量技術檢測工藝變
    的頭像 發表于 10-09 09:45 ?1111次閱讀
    淺談影響晶圓分選<b class='flag-5'>良</b><b class='flag-5'>率</b>的因素(2)

    晶圓制造限制因素簡述(2)

    硅晶圓相對容易處理,并且良好的實踐和自動設備已將晶圓斷裂降至低水平。然而,砷化鎵晶圓并不是那么堅韌,斷裂是主要的晶圓限制因素。在砷化鎵制造線上,電路的售價很高,通常會處理部分晶圓。
    的頭像 發表于 10-09 09:39 ?976次閱讀
    晶圓<b class='flag-5'>制造</b><b class='flag-5'>良</b><b class='flag-5'>率</b>限制因素簡述(2)

    所謂的7nm芯片上沒有一個圖形是7nm

    本身做過深入解釋和探討當然,關于國產7nm工藝技術的具體來源細節,我其實了解也不多,也不方便公開討論。但至少我覺得有必要寫些文字給非半導體制造行業的人士講解一下,一
    的頭像 發表于 10-08 17:12 ?823次閱讀
    所謂的<b class='flag-5'>7nm</b>芯片上沒有一個圖形是<b class='flag-5'>7nm</b>的

    廣立微INF-AI助力格科微產品提升

    AI技術在半導體設計、制造和優化等方面的應用日益深入。在設計階段,AI可以通過機器學習算法,提高芯片性能和能效。在制造過程中,AI用于預測和檢測缺陷,優化生產流程,快速提升
    的頭像 發表于 07-27 10:37 ?1284次閱讀
    廣立微INF-AI助力格科微產品<b class='flag-5'>良</b><b class='flag-5'>率</b>提升