ADN4664 雙通道、3 V、CMOS、LVDS差分線路接收器
數(shù)據(jù):
ADN4664產(chǎn)品技術(shù)英文資料手冊(cè)
優(yōu)勢(shì)和特點(diǎn)
- 輸出引腳提供±15 kV ESD保護(hù)
- 轉(zhuǎn)換速率:400 Mbps (200 MHz)
- 直通式引腳排列可簡(jiǎn)化PCB布局
- 通道間偏斜:100 ps(典型值)
- 傳播延遲:2.5 ns(最大值)
- 3.3 V電源
| - 關(guān)斷時(shí)為高阻抗輸出
- 低功耗:3 mW(靜態(tài)典型值)
- 與現(xiàn)有5 V LVDS驅(qū)動(dòng)器兼容
- 接受小擺幅(典型值310 mV)差分信號(hào)電平
- 支持開(kāi)路、短路和端接輸入故障安全功能
- 閾值區(qū)間:0 V至?100 mV
|
產(chǎn)品詳情
ADN4664是一款雙通道、CMOS、低壓差分信號(hào)(LVDS)線路接收器,提供400 Mbps (200 MHz)以上的數(shù)據(jù)速率,功耗超低。它采用直通式引腳排列,便于PCB布局以及輸入與輸出信號(hào)分離。該器件接受低壓(典型值310 mV)差分輸入信號(hào),并將其轉(zhuǎn)換為單端3 V TTL/ CMOS邏輯電平。??????????????
ADN4664及其配套LVDS驅(qū)動(dòng)器ADN4663為高速點(diǎn)對(duì)點(diǎn)數(shù)據(jù)傳輸提供一種新的解決方案,可以代替射極耦合邏輯(ECL)或正射極耦合邏輯(PECL),功耗則更低。??????????
應(yīng)用
點(diǎn)對(duì)點(diǎn)數(shù)據(jù)傳輸多分支總線時(shí)鐘分配網(wǎng)絡(luò)背板接收器 方框圖