女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

檢查IC設計的電路可靠性

電子工程師 ? 來源:網絡整理 ? 作者:佚名 ? 2018-06-05 16:39 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電路可靠性 , 亦即電路抗電氣故障的魯棒性(robustness) , 已日益成為IC設計師的關注點。其中的很多問題多年來已為人所知,有時人們覺得可靠性風險主要是最新制程世代才會面臨的問題。誠然 , 越小的器件、越細的導線、越薄的柵氧化層越容易受到過度電性應力(EOS)的影響 , 而新制程世代 , 對特定版圖形狀和圖案也更為敏感。然而 , 如果設計師認為在成熟節點上不存在電路可靠性問題的話 , 那他今后的項目(project)很可能會面臨一些潛在風險。

這是為何?

因為即使是在成熟的制程上 , 工程師們也會從上面不斷榨取性能、功能、面積及其他相關指標 , 以期獲得更高的投資回報(ROI)。越老的制程的不確定性可能會越少 , 但每一輪新的設計浪潮都會因為有不同的應用需求、及環境條件而引發新的可靠性問題。例如 , 汽車和醫療相關應用芯片設計目前是采用成熟制程技術的新驅動力量。這些應用和采用前沿制程的常見消費型應用相比 , 具有完全不同的設計需求及工作環境。

這樣就需要有新的工具和方法 , 來確保新制程和成熟制程的電路可靠性。例如, 汽車設備上更高的電壓導致了更高的EOS風險 , 因此設計師需要更努力來確保具有較薄的柵氧化層的數字晶體管不會連接到50伏的電源上。不僅如此,采用高壓設計的電路也需要增大特定位置上的版圖圖案間間距。

針對這樣設計的驗證 , 我們只需要檢查某些特定區域即可 , 如果將整個芯片都執行符合高壓設計規則的較大間距DRC檢查 , 則將導致極端保守的設計考慮 , 以及過大的裸片面積和更高的制造成本。

有限的傳統方法

很多設計團隊采用用戶生成(user-generated)的標志層(marker layers)或文本點(text points)來檢查EOS問題 , 但這是容易出錯的方法 , 需要設計師人工判定電壓如何在電路節點之間變化、并人工標出需要符合高壓設計規則的正確區域。隨著電路功能的密集改版更新 , 標志層(marker layers)是極難保持的。

在芯片設計日益復雜的今天 , 我們也面臨了其他的風險:靜電放電(ESD)、閂鎖(latch-up)、電遷移(EM)等已知故障機制不能為標準設計做法所完全防止。

其中電遷移在很多代IC上一直是困擾設計師的問題。然而 , 結合了更高驅動強度和采用更細導線在14/16nm實現的FinFET技術 , 成為因電遷移而產生的電路故障的另一個起因。采用傳統方法進行EM檢查 , 將耗費巨大的運算資源 , 需要在整個芯片的每一個部分都提取寄生模型、進行電流仿真和標注最后結果。常見的16nm/14nm片上系統會有數十億個組件 , 想當然耳 , 而進行這樣的傳統檢查過程將非常緩慢 , 是不可接受的。

此外也因為目前所制造的晶體管柵極下的氧化層更薄 , 使得相關器件更容易受到EOS的影響。更困難的是 , 由于現代省電芯片的設計 , 大多數都采用多電源域(multi-power-domain)的策略 , 意味著一個芯片可能有著數十個不同的電源供電。這種更大的復雜性使得檢查出完整的潛在EOS問題變得極度困難。實際上 , 整個芯片的EOS檢查超出了以往各種工具所提供的標準電路仿真和驗證方法的能力。

圖1:電路檢查包括去耦電容布局、幾何尺寸匹配及電流密度檢查。

解決老問題 , 需要新方法

過去 , 設計師們依賴電路仿真(circuit simulation)、設計復核(desgin review)、也使用了 標志層(marker layers)或文本點(text points)進行特定區塊的設計規則檢查(DRC)、當然還有其他“自創”方法來查找可能的電路可靠性問題。

但是今天,由于上述所有挑戰 , 要確保一個設計能不出現潛在的可靠性問題 , 就需要一種整體的驗證策略 , 這種策略要能夠實現 電路架構的分類及其相關版圖位置的搜尋、金屬導線的寄生電阻測量、金屬導線的電流密度計算 以及特定區塊的DRC檢查等。

人工方法即將被取代 , 轉而使用可執行電路架構的分類 , 并能識別出相關的電路節點及其版圖位置 , 然后對各種電路類型或問題 , 執行相對應的靜態和動態分析的工具。

這些工具能快速并完整地分析每一器件以及其每個端點的可能的電壓。有了這個信息 , 即可計算整個芯片 , 每一電路節點及其相對應的版圖位置的所有可能電壓、并能進行非常精確和高效的OVD檢查 , 這也就是說可以根據兩個版圖圖案間不同的電壓差,定義出不同的最小可容許距離的設計規則并用此一工具進行驗證。

這些工具還可識別易受到電遷移影響的電路節點及其相對應的版圖位置、測量兩點間金屬導線的寄生電阻、并執行相對應設計規則驗證、來檢測潛在問題。

此外,由于這些問題很多都出現于大型芯片里 , 因此除了完整的功能外, 更需要高效、簡潔的驗證工具 , 以便快速找出電路錯誤的原因。隨著具有這些功能的新工具出現 , 我們現在看到了有數家晶圓代工廠,已開始在提供這一領域的相關驗證解決方案。

但這僅僅是EDA一個新領域的肇始,預計在很長的一段時間里, 我們將會持續使用這樣的工具, 處理以前“無法檢查的”電路可靠性問題的驗證。

沒有一家汽車廠商會接受未在嚴格的高溫條件下進行了驗證的發動機控制芯片,而醫療廠商所生產的起搏器(pacemaker)則必須在很長的壽命期內可靠地工作。

此外 , 還有一些新的電路架構在成熟的節點被首次推出時 , 還尚未被發明出來。包含更多模擬電路、更高電壓(比如汽車上的50V)、更高的頻率還僅僅是電路設計師所面臨的、不斷變化的設計要求中的一部分。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • IC
    IC
    +關注

    關注

    36

    文章

    6128

    瀏覽量

    179584
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    如何提高電路板組件環境可靠性

    電路板組件PCBA(Printed Circuit Board Assembly)的可靠性特別是多水汽、多粉塵、有化學污染物的室外工作環境的可靠性,直接決定了電子產品的品質或應用范圍。
    的頭像 發表于 06-18 15:22 ?436次閱讀

    可靠性測試包括哪些測試和設備?

    在當今競爭激烈的市場環境中,產品質量的可靠性成為了企業立足的根本。無論是電子產品、汽車零部件,還是智能家居設備,都需要經過嚴格的可靠性測試,以確保在各種復雜環境下都能穩定運行,為用戶提供可靠的使用體驗。那么,
    的頭像 發表于 06-03 10:52 ?357次閱讀
    <b class='flag-5'>可靠性</b>測試包括哪些測試和設備?

    提供半導體工藝可靠性測試-WLR晶圓可靠性測試

    隨著半導體工藝復雜度提升,可靠性要求與測試成本及時間之間的矛盾日益凸顯。晶圓級可靠性(Wafer Level Reliability, WLR)技術通過直接在未封裝晶圓上施加加速應力,實現快速
    發表于 05-07 20:34

    電機微機控制系統可靠性分析

    針對性地研究提高電機微機控制系統可靠性的途徑及技術措施:硬件上,方法包括合理選擇篩選元器件、選擇合適的電源、采用保護電路以及制作可靠的印制電路板等;軟件上,則采用了固化程序和保護 RA
    發表于 04-29 16:14

    IGBT的應用可靠性與失效分析

    包括器件固有可靠性和使用可靠性。固有可靠性問題包括安全工作區、閂鎖效應、雪崩耐量、短路能力及功耗等,使用可靠性問題包括并聯均流、軟關斷、電磁干擾及散熱等。
    的頭像 發表于 04-25 09:38 ?1063次閱讀
    IGBT的應用<b class='flag-5'>可靠性</b>與失效分析

    聚焦塑封集成電路:焊錫污染如何成為可靠性“絆腳石”?

    本文聚焦塑封集成電路焊錫污染問題,闡述了焊錫污染發生的條件,分析了其對IC可靠性產生的多方面影響,包括可能導致IC失效、影響電化學遷移等。通過實際案例和理論解釋,深入探討了焊錫污染對封
    的頭像 發表于 04-18 13:39 ?485次閱讀
    聚焦塑封集成<b class='flag-5'>電路</b>:焊錫污染如何成為<b class='flag-5'>可靠性</b>“絆腳石”?

    電路可靠性設計與工程計算技能概述

    電路可靠性設計與工程計算通過系統學習電路可靠性設計與工程計算,工程師不僅能提高電路可靠性和穩定
    的頭像 發表于 03-26 17:08 ?327次閱讀
    <b class='flag-5'>電路</b><b class='flag-5'>可靠性</b>設計與工程計算技能概述

    集成電路前段工藝的可靠性研究

    在之前的文章中我們已經對集成電路工藝的可靠性進行了簡單的概述,本文將進一步探討集成電路前段工藝可靠性。
    的頭像 發表于 03-18 16:08 ?881次閱讀
    集成<b class='flag-5'>電路</b>前段工藝的<b class='flag-5'>可靠性</b>研究

    集成電路可靠性試驗項目匯總

    在現代電子產品的研發與生產過程中,可靠性測試是確保產品質量和性能的關鍵環節。可靠性測試可靠性(Reliability)是衡量產品耐久力的重要指標,它反映了產品在規定條件下和規定時間內完成規定功能
    的頭像 發表于 03-07 15:34 ?529次閱讀
    集成<b class='flag-5'>電路</b><b class='flag-5'>可靠性</b>試驗項目匯總

    半導體集成電路可靠性評價

    半導體集成電路可靠性評價是一個綜合的過程,涉及多個關鍵技術和層面,本文分述如下:可靠性評價技術概述、可靠性評價的技術特點、
    的頭像 發表于 03-04 09:17 ?560次閱讀
    半導體集成<b class='flag-5'>電路</b>的<b class='flag-5'>可靠性</b>評價

    等離子體蝕刻工藝對集成電路可靠性的影響

    隨著集成電路特征尺寸的縮小,工藝窗口變小,可靠性成為更難兼顧的因素,設計上的改善對于優化可靠性至關重要。本文介紹了等離子刻蝕對高能量電子和空穴注入柵氧化層、負偏壓溫度不穩定性、等離子體誘發損傷、應力遷移等問題的影響,從而影響集成
    的頭像 發表于 03-01 15:58 ?814次閱讀
    等離子體蝕刻工藝對集成<b class='flag-5'>電路</b><b class='flag-5'>可靠性</b>的影響

    GND連接對系統可靠性的影響

    GND(地線)連接對系統可靠性的影響是至關重要的。以下是對其影響的具體分析: 一、GND連接對電路獨立運行能力的影響 電路系統之間,信號連接的部分越少,電路獨立運行的能力越強;信號連接
    的頭像 發表于 11-29 16:12 ?1160次閱讀

    PCB高可靠性化要求與發展——PCB高可靠性的影響因素(上)

    在電子工業的快速發展中,印刷電路板(PCB)的可靠性始終是設計和制造的核心考量。隨著集成電路IC)的集成度不斷提升,PCB不僅需要實現更高的組裝密度,還要應對高頻信號傳輸的挑戰。這些
    的頭像 發表于 10-11 11:20 ?1343次閱讀
    PCB高<b class='flag-5'>可靠性</b>化要求與發展——PCB高<b class='flag-5'>可靠性</b>的影響因素(上)

    IC封裝的特性使得汽車和通信設備系統具有更高的可靠性

    電子發燒友網站提供《IC封裝的特性使得汽車和通信設備系統具有更高的可靠性.pdf》資料免費下載
    發表于 09-20 09:15 ?0次下載
    <b class='flag-5'>IC</b>封裝的特性使得汽車和通信設備系統具有更高的<b class='flag-5'>可靠性</b>

    先進IC設計中如何解決產熱對可靠性的影響?

    隨著電子設備性能的不斷提升和微縮技術的進步,熱效應在集成電路(IC)設計中扮演著越來越重要的角色?,F代集成電路的高密度和復雜使得熱量的產生和管理成為影響其性能和
    的頭像 發表于 08-10 11:14 ?753次閱讀
    先進<b class='flag-5'>IC</b>設計中如何解決產熱對<b class='flag-5'>可靠性</b>的影響?