P3MS650103H 峰值EMI降低時鐘發生器,LVCMOS,1.8 V /2.5 V / 3.3 V.
數據:
P3MS650103Hdatasheet.pdf
產品信息
P3MS650103H器件是一款擴頻調頻時鐘發生器,具有1.8V / 2.5V / 3.3V LVCMOS輸出,專為15MHz至60MHz的時鐘頻率而設計.P3MS650103H可降低電磁干擾(EMI)在時鐘源處,允許系統范圍內減少所有時鐘相關信號的EMI。通過減少傳統EMI規定所需的電路板層,鐵氧體磁珠和屏蔽的數量,該器件可顯著節省系統成本。 當CLKIN引腳上沒有時鐘時,P3MS650103H進入省電模式進行省電。在掉電模式下,微控制器變為“低電平”。 P3MS650103H工作在-20°C至+ 85°C的溫度范圍內可用采用4引腳WDFN(1.2mmX1.0mm)封裝。 具有LVCMOS輸出的峰值EMI降低時鐘發生器 輸入/輸出時鐘頻率范圍: 1.6 V - 2.0 V:15 MHz - 30 MHz 2.3 V - 3.6 V:15 MHz - 60 MHz 頻率偏差:±0.45% @ 24 MHz 斷電電流小于1μA 4pin WDFN(1.2mmX1.0mm)封裝 輸出驅動電流: 1.8 V:8 mA 2.5 V / 3.3 V:16 mA