女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

ADCLK846 1.8 V、6 LVDS/12 CMOS輸出低功耗時鐘扇出緩沖器技術手冊

要長高 ? 2025-04-11 10:03 ? 次閱讀

概述
ADCLK846是一款針對低抖動和低功耗優化的1.2 GHz/250 MHz、LVDS/CMOS、扇出緩沖器??膳渲梅秶鸀? LVDS至12 CMOS輸出,包括LVDS和CMOS輸出的組合。兩條控制線路用于確定固定模塊輸出是LVDS輸出還是CMOS輸出。

時鐘輸入接受各種單端和差分邏輯電平,包括LVPECL、LVDS、HSTL、CML和CMOS。

表8提供用于各類連接的接口選項。SLEEP引腳使能睡眼模式以關斷器件的電源。

這款器件采用24引腳LFCSP封裝,工作溫度范圍為?40℃至+85℃的標準工業溫度范圍。
數據表:*附件:ADCLK846 1.8 V、6 LVDS 12 CMOS輸出低功耗時鐘扇出緩沖器技術手冊.pdf
特性

  • 可選LVDS/CMOS輸出
  • 多達6 LVDS(1.2 GHz)或者12 CMOS(250 MHz)輸出
  • 每通道功耗:<16 mW(工作頻率為100 MHz)
  • 綜合抖動:54 fs(12 kHz至20 MHz)
  • 附加寬帶抖動:100 fs
  • 傳播延遲:2.0 ns(LVDS)
  • 輸出上升/下降時間:135 ps(LVDS)
  • 輸出至輸出偏斜:65 ps(LVDS)
  • 睡眠模式
  • 引腳可編程控制
  • 1.8 V電源

框圖
image.png

引腳配置描述
image.png

典型性能特征
image.png

功能描述

ADCLK846的時鐘輸入會分配到所有輸出通道。每個通道組可通過引腳編程設置為LVDS或CMOS電平。這允許從LVDS和CMOS邏輯的組合中選擇6到12種輸出配置,以及使用這兩種邏輯的其他組合。

時鐘輸入

ADCLK846的差分輸入在內部進行自偏置。時鐘輸入有一個電阻分壓器,可設置共模電平為輸入的互補信號。應將信號偏置到比真值低30 mV,以避免在輸入信號停止時出現振蕩。等效輸入電路見圖20。

輸入可以是交流耦合或直流耦合。表8提供了輸入邏輯兼容性的參考。如果需要單端輸入,可以通過交流或直流耦合到差分輸入的一側來實現。將另一個輸入通過電容旁路到地。

image.png
請注意,抖動性能會隨著低輸入斜率而下降,如圖11所示。有關不同端接方案,請參見圖28至圖32。圖20. ADCLK846輸入級

交流耦合應用

當需要交流耦合時,ADCLK846提供兩種選擇。第一種選擇不需要外部組件(不包括隔直電容);它允許用戶將參考信號耦合到時鐘輸入引腳(見圖31)。

第二種選擇允許使用**V_{REF}**引腳為ADCLK846設置直流偏置電平。V_{REF}引腳可以通過電阻連接到CLK和overline{CLK}。這種方法允許在ADCLK846處對信號進行較低阻抗的端接(見圖32)。

內部偏置電阻仍與外部偏置電阻并聯。相對較高的內部電阻使得外部到**V_{REF}**的端接起主導作用。當不希望稍微偏移輸入時,這也很有用。如前所述,提到的僅指內部偏置。
image.png

時鐘輸出

每個驅動器由一個差分LVDS輸出或兩個單端CMOS輸出組成(始終同相)。當LVDS驅動器啟用時,相應的CMOS驅動器處于三態。當CMOS驅動器啟用時,相應的LVDS驅動器斷電并處于三態。圖21和圖22展示了等效輸出級。

image.png

控制和功能引腳

CTRL_A邏輯選擇

CTRL_A為輸出1和輸出0選擇CMOS(高電平)或LVDS(低電平)邏輯。此引腳有一個內部200 kΩ下拉電阻。

CTRL_B邏輯選擇

CTRL_B為輸出5、輸出4、輸出3和輸出2選擇CMOS(高電平)或LVDS(低電平)邏輯。此引腳有一個內部200 kΩ下拉電阻。

睡眠模式

SLEEP使芯片除帶隙基準外的部分斷電。該輸入為高電平時,會使輸出進入高阻態。此引腳有一個200 kΩ下拉電阻??刂埔_在睡眠模式下仍可操作。

電源

ADCLK846的**V_{S}**需要1.8 V ± 5%的電源。最佳實踐建議在印刷電路板(PCB)上用足夠的電容(>10 μF)對電源進行旁路,并在盡可能靠近器件的位置用足夠的電容(0.1 μF)對所有電源引腳進行旁路。ADCLK846評估板(ADCLK846/PCBZ)的布局提供了一個良好的布局示例。

外露金屬焊盤

ADCLK846封裝上的外露金屬焊盤用于電氣連接,同時也增強散熱。為使器件正常工作,該焊盤必須正確連接到地(GND)。ADCLK846通過其外露焊盤散熱。PCB充當ADCLK846的散熱器。PCB連接必須為熱量從頂層向下傳導到接地層等更大散熱區域提供良好的熱路徑。這需要一個由過孔組成的柵格。圖23給出了一個示例。

image.png

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • CMOS
    +關注

    關注

    58

    文章

    5991

    瀏覽量

    238075
  • 緩沖器
    +關注

    關注

    6

    文章

    2037

    瀏覽量

    46600
  • 時鐘
    +關注

    關注

    11

    文章

    1882

    瀏覽量

    132840
  • lvds
    +關注

    關注

    2

    文章

    1111

    瀏覽量

    67083
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    請問ADCLK846未用的LVDS一般如何處理?

    ADCLK846只用到了其中的兩路LVDS和兩路CMOS,還有未用的幾路LVDS,請問一般如何處理,是懸空就可以?還是要接100歐姆終端電阻?謝謝。
    發表于 11-06 09:31

    ADCLK846/PCBZ,ADCLK954高性能時鐘扇出緩沖器評估板

    ADCLK846 / PCBZ,ADCLK846評估板是一款高性能時鐘扇出緩沖器。評估板采用高品質Rogers介電材料制造。傳輸線路徑盡可能
    發表于 02-21 09:54

    ADCLK846,pdf datasheet (Low Po

    The ADCLK846 is a 1.2 GHz/250 MHz, LVDS/CMOS, fanout buffer optimized for low jitter and low power
    發表于 09-15 14:49 ?9次下載

    1.86LVDS/12 CMOS輸出低功耗時鐘扇出緩沖器adclk846數據表

    The ADCLK846 is a 1.2 GHz/250 MHz, LVDS/CMOS, fanout buffer optimized for low jitter and low power
    發表于 10-20 09:04 ?5次下載
    <b class='flag-5'>1.8</b>伏<b class='flag-5'>6LVDS</b>/<b class='flag-5'>12</b> <b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b><b class='flag-5'>低功耗時鐘</b><b class='flag-5'>扇出</b><b class='flag-5'>緩沖器</b><b class='flag-5'>adclk846</b>數據表

    1.8V,12-lvds/24-cmos輸出低功耗時鐘扇出緩沖器adclk854數據表

    The ADCLK854 is a 1.2 GHz/250 MHz LVDS/CMOS fanout buffer optimized for low jitter and low power
    發表于 10-20 09:11 ?12次下載
    <b class='flag-5'>1.8V</b>,<b class='flag-5'>12-lvds</b>/24-<b class='flag-5'>cmos</b><b class='flag-5'>輸出</b><b class='flag-5'>低功耗時鐘</b><b class='flag-5'>扇出</b><b class='flag-5'>緩沖器</b><b class='flag-5'>adclk</b>854數據表

    ADCLK846 1.8 V、6 LVDS/12 CMOS輸出低功耗時鐘扇出緩沖器

    電子發燒友網為你提供ADI(ti)ADCLK846相關產品參數、數據手冊,更有ADCLK846的引腳圖、接線圖、封裝手冊、中文資料、英文資料,ADC
    發表于 02-22 15:54
    <b class='flag-5'>ADCLK846</b> <b class='flag-5'>1.8</b> <b class='flag-5'>V</b>、<b class='flag-5'>6</b> <b class='flag-5'>LVDS</b>/<b class='flag-5'>12</b> <b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b><b class='flag-5'>低功耗時鐘</b><b class='flag-5'>扇出</b><b class='flag-5'>緩沖器</b>

    ADCLK854 1.8 V、12 LVDS/24 CMOS輸出低功耗時鐘扇出緩沖器

    電子發燒友網為你提供ADI(ti)ADCLK854相關產品參數、數據手冊,更有ADCLK854的引腳圖、接線圖、封裝手冊、中文資料、英文資料,ADC
    發表于 02-22 15:52
    <b class='flag-5'>ADCLK</b>854 <b class='flag-5'>1.8</b> <b class='flag-5'>V</b>、<b class='flag-5'>12</b> <b class='flag-5'>LVDS</b>/24 <b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b>的<b class='flag-5'>低功耗時鐘</b><b class='flag-5'>扇出</b><b class='flag-5'>緩沖器</b>

    ADCLK846/PCBZ 時鐘緩沖器參考設計

    電子發燒友網站提供《ADCLK846/PCBZ 時鐘緩沖器參考設計.pdf》資料免費下載
    發表于 12-31 05:02 ?7次下載

    ADCLK8461.8 V6 LVDS/12 CMOS輸出低功耗時鐘扇出緩沖器

    ADCLK8461.8 V、6 LVDS/12 CMOS
    發表于 03-20 11:31 ?9次下載
    <b class='flag-5'>ADCLK846</b>:<b class='flag-5'>1.8</b> <b class='flag-5'>V</b>、<b class='flag-5'>6</b> <b class='flag-5'>LVDS</b>/<b class='flag-5'>12</b> <b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b><b class='flag-5'>低功耗時鐘</b><b class='flag-5'>扇出</b><b class='flag-5'>緩沖器</b>

    ADCLK946:六路LVPECL輸出,SiGe時鐘扇出緩沖器數據表

    ADCLK946:六路LVPECL輸出,SiGe時鐘扇出緩沖器數據表
    發表于 04-19 21:21 ?7次下載
    <b class='flag-5'>ADCLK</b>946:六路LVPECL<b class='flag-5'>輸出</b>,SiGe<b class='flag-5'>時鐘</b><b class='flag-5'>扇出</b><b class='flag-5'>緩沖器</b>數據表

    ADCLK954:兩個可選輸入、12個LVPECL輸出、SiGe時鐘扇出緩沖器數據表

    ADCLK954:兩個可選輸入、12個LVPECL輸出、SiGe時鐘扇出緩沖器數據表
    發表于 04-25 16:26 ?8次下載
    <b class='flag-5'>ADCLK</b>954:兩個可選輸入、<b class='flag-5'>12</b>個LVPECL<b class='flag-5'>輸出</b>、SiGe<b class='flag-5'>時鐘</b><b class='flag-5'>扇出</b><b class='flag-5'>緩沖器</b>數據表

    ADCLK846 IBIS型號

    ADCLK846 IBIS型號
    發表于 06-08 08:04 ?5次下載
    <b class='flag-5'>ADCLK846</b> IBIS型號

    ADCLK948 2路可選輸入、8路LVPECL輸出、SiGe時鐘扇出緩沖器技術手冊

    ADCLK948是一款超快時鐘扇出緩沖器,采用ADI公司專有的XFCB3硅-鍺(SiGe)雙極性工藝制造,設計用于要求低抖動的高速應用。 該器件具有兩個差分輸入,通過IN_SEL
    的頭像 發表于 04-11 09:30 ?230次閱讀
    <b class='flag-5'>ADCLK</b>948 2路可選輸入、8路LVPECL<b class='flag-5'>輸出</b>、SiGe<b class='flag-5'>時鐘</b><b class='flag-5'>扇出</b><b class='flag-5'>緩沖器</b><b class='flag-5'>技術</b><b class='flag-5'>手冊</b>

    ADCLK946采用SiGe工藝的6 LVPECL輸出時鐘扇出緩沖器技術手冊

    ADCLK946是一款采用ADI公司專有的XFCB3硅鍺(SiGe)雙極性工藝制造的超快型時鐘扇出緩沖器。這款器件設計用于要求低抖動性能的高速應用。 這款器件具有一個帶中心抽頭、
    的頭像 發表于 04-11 10:31 ?271次閱讀
    <b class='flag-5'>ADCLK</b>946采用SiGe工藝的<b class='flag-5'>6</b> LVPECL<b class='flag-5'>輸出</b><b class='flag-5'>時鐘</b><b class='flag-5'>扇出</b><b class='flag-5'>緩沖器</b><b class='flag-5'>技術</b><b class='flag-5'>手冊</b>

    ADCLK854 1.8 V、12 LVDS/24 CMOS輸出低功耗時鐘扇出緩沖器技術手冊

    ADCLK854是一款1.2 GHz/250 MHz LVDS/CMOS扇出緩沖器,針對低抖動、低功耗
    的頭像 發表于 04-11 10:48 ?233次閱讀
    <b class='flag-5'>ADCLK</b>854 <b class='flag-5'>1.8</b> <b class='flag-5'>V</b>、<b class='flag-5'>12</b> <b class='flag-5'>LVDS</b>/24 <b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b>的<b class='flag-5'>低功耗時鐘</b><b class='flag-5'>扇出</b><b class='flag-5'>緩沖器</b><b class='flag-5'>技術</b><b class='flag-5'>手冊</b>