女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

ADCLK946采用SiGe工藝的6 LVPECL輸出時鐘扇出緩沖器技術手冊

要長高 ? 2025-04-11 10:31 ? 次閱讀

概述
ADCLK946是一款采用ADI公司專有的XFCB3硅鍺(SiGe)雙極性工藝制造的超快型時鐘扇出緩沖器。這款器件設計用于要求低抖動性能的高速應用。

這款器件具有一個帶中心抽頭、差分、100 Ω片上端接電阻的差分輸入。支持直流耦合LVPECL、CML和3.3 V CMOS(單端)和交流耦合1.8 V CMOS、LVDS和LVPECL輸入。VREF引腳可用來為交流耦合輸入提供偏置。

ADCLK946具有六個全擺幅的發射極耦合邏輯(ECL)輸出驅動器。對于LVPECL(正ECL)輸出,將VCC偏置到正電源, VEE偏置到地。對于ECL輸出,將VCC偏置到地,VEE偏置到負電源。

ECL輸出級設計成將每端800 mV直接驅動至端接于VCC至2 V的50 Ω電阻,從而獲得1.6 V的總差分輸出擺幅。

ADCLK946采用24引腳LFCSP封裝,額定工作溫度范圍為?40℃至+85℃的標準工業溫度范圍。
數據表:*附件:ADCLK946采用SiGe工藝的6 LVPECL輸出時鐘扇出緩沖器技術手冊.pdf

應用

特性

  • 工作頻率:4.8 GHz
  • 寬帶隨機抖動:75 fs
  • 片上輸入端接
  • 3.3 V電源

框圖
image.png

引腳配置描述
image.png

典型性能特征
image.png

image.png

功能描述

時鐘輸入

ADCLK946接收一個差分時鐘輸入,并將其分配到所有LVPECL輸出。規定的最大頻率是輸出電壓擺幅為標準LVPECL擺幅50%時的點(見圖4)。

該器件具有一個配備中心抽頭差分的100 Ω片上端接電阻的自由運行輸入。該輸入可接受交流耦合的1.8 V CMOS、LVDS和LVPECL輸入。有一個Vaux引腳可用于為交流耦合輸入提供偏置(見圖1)。將差分輸入電壓擺幅保持在約400 mV峰峰值至不超過3.4 V峰峰值之間。有關各種時鐘輸入端接方案,請見圖14 - 圖17。

如圖12所示,輸入斜率低于1 V/ns時,輸出抖動性能會下降。ADCLK946經過專門設計,可在較寬的輸入斜率范圍內將額外的隨機抖動降至最低。只要有可能,應使用快速肖特基二極管衰減器來降低過大輸入信號的斜率,因為衰減器應采用低損耗電介質或具有良好高頻特性的電纜。

時鐘輸出

規定的性能要求使用合適的傳輸線終端。ADCLK946的LVPECL輸出旨在直接驅動800 mV至50 Ω電纜,或驅動至以VCC - 2 V為參考端接50 Ω的微帶線/帶狀線傳輸線,如圖14所示。LVPECL輸出級如圖13所示。這些輸出經過優化,可實現最佳的線路匹配。如果高速信號布線長度超過一厘米,無論是微帶線還是帶狀線技術,都需要適當的傳輸線端接,以確保正確的定時,并防止過度的輸出振鈴和與脈沖寬度相關的傳播延遲色散。
image.png

圖13. LVPECL輸出級的簡化示意圖

圖14 - 圖17描繪了各種直流耦合的LVPECL輸出端接方案。當直流耦合時,接收緩沖器的V?應與VS_DRV匹配。

戴維南等效端接使用電阻網絡為LVPECL驅動器提供50 Ω直流端接,該直流電壓低于VS_DRV。在此方案中,VS_DRV上的直流偏置點應等于接收緩沖器的V?。盡管圖15所示的電阻組合會產生VS_DRV - 2 V的直流偏置點,但實際的共模電壓為VS_DRV - 1.3 V,因為有額外電流從ADCLK946 LVPECL驅動器的下拉電阻流出。

LVPECL Y端接是一種出色的端接方案,它使用最少的組件,同時提供奇模和偶模阻抗匹配。偶模阻抗匹配在高頻下緊密耦合傳輸線時很重要。其主要缺點是,它在改變LVPECL驅動器射極跟隨器的驅動強度方面靈活性有限。在驅動長走線時,這通常不是問題。
image.png

圖14. 直流耦合,3.3 V LVPECL
image.png

圖15. 直流耦合,3.3 V LVPECL 遠端戴維南端接
image.png

圖16. 直流耦合,3.3 V LVPECL Y端接
image.png

圖17. 交流耦合,帶并行傳輸線的LVPECL

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 緩沖器
    +關注

    關注

    6

    文章

    2037

    瀏覽量

    46556
  • SiGe
    +關注

    關注

    0

    文章

    99

    瀏覽量

    23892
  • 時鐘
    +關注

    關注

    11

    文章

    1879

    瀏覽量

    132823
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    ADCLK946是否可以直接給AD9739作為時鐘驅動LVDS

    ADCLK946輸出LVPECL,是否可以直接給AD9739作為時鐘驅動LVDS,在LVPECL轉至LVDS電路設計上有需要注意的么?目前
    發表于 01-03 10:41

    高性能時鐘扇出緩沖器評估板ADCLK946/PCBZ

    ADCLK946 / PCBZ,ADCLK946評估板是一款性能非常高的時鐘扇出緩沖器。評估板采用
    發表于 02-21 09:55

    ADCLK946,pdf datasheet (SiGe C

    The ADCLK946 is an ultrafast clock fanout buffer fabricated on the Analog Devices, Inc.
    發表于 09-15 14:58 ?23次下載

    低電壓輸出SiGe時鐘扇出緩沖器adclk94數據表

    The ADCLK946 is an ultrafast clock fanout buffer fabricated on the Analog Devices, Inc., proprietary XFCB3 silicon germanium (SiGe) bipo
    發表于 10-20 09:22 ?20次下載
    低電壓<b class='flag-5'>輸出</b><b class='flag-5'>SiGe</b><b class='flag-5'>時鐘</b><b class='flag-5'>扇出</b><b class='flag-5'>緩沖器</b>的<b class='flag-5'>adclk</b>94數據表

    ADCLK946 采用SiGe工藝6 LVPECL輸出時鐘扇出緩沖器

    電子發燒友網為你提供ADI(ti)ADCLK946相關產品參數、數據手冊,更有ADCLK946的引腳圖、接線圖、封裝手冊、中文資料、英文資料,ADC
    發表于 02-22 15:53
    <b class='flag-5'>ADCLK946</b> <b class='flag-5'>采用</b><b class='flag-5'>SiGe</b><b class='flag-5'>工藝</b>的<b class='flag-5'>6</b> <b class='flag-5'>LVPECL</b><b class='flag-5'>輸出</b><b class='flag-5'>時鐘</b><b class='flag-5'>扇出</b><b class='flag-5'>緩沖器</b>

    ADCLK950:兩個可選輸入、10個LVPECL輸出、SiGe時鐘扇出緩沖器數據表

    ADCLK950:兩個可選輸入、10個LVPECL輸出、SiGe時鐘扇出
    發表于 04-19 16:40 ?7次下載
    <b class='flag-5'>ADCLK</b>950:兩個可選輸入、10個<b class='flag-5'>LVPECL</b><b class='flag-5'>輸出</b>、<b class='flag-5'>SiGe</b><b class='flag-5'>時鐘</b><b class='flag-5'>扇出</b><b class='flag-5'>緩沖器</b>數據表

    ADCLK946:六路LVPECL輸出SiGe時鐘扇出緩沖器數據表

    ADCLK946:六路LVPECL輸出SiGe時鐘扇出緩沖
    發表于 04-19 21:21 ?7次下載
    <b class='flag-5'>ADCLK946</b>:六路<b class='flag-5'>LVPECL</b><b class='flag-5'>輸出</b>,<b class='flag-5'>SiGe</b><b class='flag-5'>時鐘</b><b class='flag-5'>扇出</b><b class='flag-5'>緩沖器</b>數據表

    ADCLK954:兩個可選輸入、12個LVPECL輸出、SiGe時鐘扇出緩沖器數據表

    ADCLK954:兩個可選輸入、12個LVPECL輸出、SiGe時鐘扇出
    發表于 04-25 16:26 ?8次下載
    <b class='flag-5'>ADCLK</b>954:兩個可選輸入、12個<b class='flag-5'>LVPECL</b><b class='flag-5'>輸出</b>、<b class='flag-5'>SiGe</b><b class='flag-5'>時鐘</b><b class='flag-5'>扇出</b><b class='flag-5'>緩沖器</b>數據表

    ADCLK948:兩個可選輸入、8個LVPECL輸出、SiGe時鐘扇出緩沖器數據表

    ADCLK948:兩個可選輸入、8個LVPECL輸出、SiGe時鐘扇出
    發表于 04-25 16:29 ?7次下載
    <b class='flag-5'>ADCLK</b>948:兩個可選輸入、8個<b class='flag-5'>LVPECL</b><b class='flag-5'>輸出</b>、<b class='flag-5'>SiGe</b><b class='flag-5'>時鐘</b><b class='flag-5'>扇出</b><b class='flag-5'>緩沖器</b>數據表

    基于ADCLK946/PCBZ時鐘緩沖器的參考設計

    View the reference design for ADCLK946/PCBZ. http://www.asorrir.com/soft/ has thousands of reference designs to help bring your project to life.
    發表于 06-25 21:31 ?16次下載
    基于<b class='flag-5'>ADCLK946</b>/PCBZ<b class='flag-5'>時鐘</b><b class='flag-5'>緩沖器</b>的參考設計

    HAC946QN型高速時鐘緩沖器

    HAC946QN是一款2.1GHz,6輸出差分高性能時鐘扇出緩沖器,且高度通用、低附加抖動的
    發表于 02-13 16:56 ?1次下載

    ADCLK948 2路可選輸入、8路LVPECL輸出、SiGe時鐘扇出緩沖器技術手冊

    ADCLK948是一款超快時鐘扇出緩沖器采用ADI公司專有的XFCB3硅-鍺(SiGe)雙極性
    的頭像 發表于 04-11 09:30 ?213次閱讀
    <b class='flag-5'>ADCLK</b>948 2路可選輸入、8路<b class='flag-5'>LVPECL</b><b class='flag-5'>輸出</b>、<b class='flag-5'>SiGe</b><b class='flag-5'>時鐘</b><b class='flag-5'>扇出</b><b class='flag-5'>緩沖器</b><b class='flag-5'>技術</b><b class='flag-5'>手冊</b>

    ADCLK950 2路可選輸入、10路LVPECL輸出、SiGe時鐘扇出緩沖器技術手冊

    ADCLK950是一款超快時鐘扇出緩沖器,采用ADI公司專有的XFCB3硅-鍺(SiGe)雙極性
    的頭像 發表于 04-11 09:43 ?222次閱讀
    <b class='flag-5'>ADCLK</b>950 2路可選輸入、10路<b class='flag-5'>LVPECL</b><b class='flag-5'>輸出</b>、<b class='flag-5'>SiGe</b><b class='flag-5'>時鐘</b><b class='flag-5'>扇出</b><b class='flag-5'>緩沖器</b><b class='flag-5'>技術</b><b class='flag-5'>手冊</b>

    ADCLK954采用SiGe工藝,具有2個可選輸入、12個LVPECL輸出時鐘扇出緩沖器技術手冊

    ADCLK954是一款采用ADI公司專有的XFCB3硅鍺(SiGe)雙極性工藝制造的超快型時鐘扇出
    的頭像 發表于 04-11 10:54 ?250次閱讀
    <b class='flag-5'>ADCLK</b>954<b class='flag-5'>采用</b><b class='flag-5'>SiGe</b><b class='flag-5'>工藝</b>,具有2個可選輸入、12個<b class='flag-5'>LVPECL</b><b class='flag-5'>輸出</b>的<b class='flag-5'>時鐘</b><b class='flag-5'>扇出</b><b class='flag-5'>緩沖器</b><b class='flag-5'>技術</b><b class='flag-5'>手冊</b>

    ADCLK925超快型SiGe ECL時鐘/數據緩沖器技術手冊

    ADCLK905(單輸入/單輸出)、ADCLK907(雙通道單輸入/單輸出)和ADCLK925(單輸入/雙
    的頭像 發表于 04-14 14:05 ?208次閱讀
    <b class='flag-5'>ADCLK</b>925超快型<b class='flag-5'>SiGe</b> ECL<b class='flag-5'>時鐘</b>/數據<b class='flag-5'>緩沖器</b><b class='flag-5'>技術</b><b class='flag-5'>手冊</b>