女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

ADCLK948 2路可選輸入、8路LVPECL輸出、SiGe時(shí)鐘扇出緩沖器技術(shù)手冊(cè)

要長(zhǎng)高 ? 2025-04-11 09:30 ? 次閱讀

概述

ADCLK948是一款超快時(shí)鐘扇出緩沖器,采用ADI公司專有的XFCB3硅-鍺(SiGe)雙極性工藝制造,設(shè)計(jì)用于要求低抖動(dòng)的高速應(yīng)用。

該器件具有兩個(gè)差分輸入,通過(guò)IN_SEL控制引腳進(jìn)行選擇。兩個(gè)輸入均配備中心抽頭、差分、100 Ω片內(nèi)端接電阻,接受直流耦合LVPECL、CML、3.3 V CMOS(單端)以及交流耦合1.8 V CMOS、LVDS和LVPECL輸入。提供VREFx引腳用于偏置交流耦合輸入。
數(shù)據(jù)表:*附件:ADCLK948 2路可選輸入、8路LVPECL輸出、SiGe時(shí)鐘扇出緩.pdf

ADCLK948內(nèi)置8個(gè)全擺幅射極耦合邏輯(ECL)輸出驅(qū)動(dòng)器。對(duì)于LVPECL(正ECL)工作模式, VCC 偏置至正電源, VEE 偏置至接地。對(duì)于ECL工作模式, VCC 偏置至接地, VEE 偏置至負(fù)電源。

輸出級(jí)旨在從各端將800 mW直接驅(qū)動(dòng)至端接于VCC -2V的50 Ω負(fù)載,從而獲得1.6 V的總差分輸出擺幅。

ADCLK948采用32引腳LFCSP封裝,額定工作溫度范圍為?40°C至+85°C標(biāo)準(zhǔn)工業(yè)溫度范圍。

應(yīng)用

  • 低抖動(dòng)時(shí)鐘分配
  • 時(shí)鐘與數(shù)據(jù)信號(hào)恢復(fù)
  • 電平轉(zhuǎn)換
  • 無(wú)線通信
  • 有線通信
  • 醫(yī)療和工業(yè)成像
  • 自動(dòng)測(cè)試設(shè)備(ATE)和高性能儀器儀表
    特性
  • 2個(gè)可選差分輸入
  • 工作頻率:4.8 GHz
  • 寬帶隨機(jī)抖動(dòng):75 fs rms
  • 片內(nèi)輸入端接
  • 電源:3.3 V

框圖
image.png

引腳配置描述
image.png

典型性能特征
image.png

功能描述

時(shí)鐘輸入

ADCLK948 從兩個(gè)輸入中接收一個(gè)差分時(shí)鐘輸入,并將選定的時(shí)鐘分配到所有八個(gè)LVPECL輸出。規(guī)定的最大頻率是輸出電壓擺幅為標(biāo)準(zhǔn)LVPECL擺幅50%時(shí)的點(diǎn)(見(jiàn)圖4)。有關(guān)時(shí)鐘輸入的更多詳細(xì)信息,請(qǐng)參見(jiàn)功能框圖(圖1)和“一般說(shuō)明”部分。圖19展示了23種不同的時(shí)鐘輸入端接方案。

輸出抖動(dòng)性能會(huì)因輸入斜率低于4 V/ns而下降,如圖12所示。ADCLK948經(jīng)過(guò)專門設(shè)計(jì),可在較寬的輸入斜率范圍內(nèi)將額外的隨機(jī)抖動(dòng)降至最低。只要有可能,應(yīng)使用快速肖特基二極管衰減器來(lái)降低過(guò)大輸入信號(hào)的斜率,因?yàn)樗p器應(yīng)采用低損耗電介質(zhì)或具有良好高頻特性的電纜。

時(shí)鐘輸出

規(guī)定的性能要求使用合適的傳輸線終端。ADCLK948的LVPECL輸出旨在直接驅(qū)動(dòng)800 mV至50 Ω電纜,或驅(qū)動(dòng)至以VCC - 2 V為參考端接50 Ω的微帶線或帶狀線傳輸線,如圖14所示。LVPECL輸出級(jí)如圖13所示。此輸出級(jí)經(jīng)過(guò)優(yōu)化,可實(shí)現(xiàn)最佳的高速信號(hào)傳輸線匹配。如果高速信號(hào)布線長(zhǎng)度超過(guò)一厘米,無(wú)論是微帶線還是帶狀線技術(shù),都需要適當(dāng)?shù)膫鬏斁€端接,以確保正確的定時(shí),并防止過(guò)度的輸出振鈴和與脈沖寬度相關(guān)的傳播延遲色散。

戴維南等效端接使用電阻網(wǎng)絡(luò)為L(zhǎng)VPECL驅(qū)動(dòng)器提供50 Ω直流端接,該直流電壓低于VS_DRV。在此方案中,VS_DRV上的直流偏置點(diǎn)應(yīng)等于接收緩沖器的V?。盡管圖15所示的電阻組合會(huì)產(chǎn)生VS_DRV - 2 V的直流偏置點(diǎn),但實(shí)際的共模電壓為VS_DRV - 1.3 V,因?yàn)橛蓄~外電流從ADCLK948 LVPECL驅(qū)動(dòng)器的下拉電阻流出。

LVPECL Y端接是一種出色的端接方案,它使用變壓器組件,同時(shí)提供奇模和偶模阻抗匹配。偶模阻抗匹配在高頻下緊密耦合傳輸線時(shí)很重要。其主要缺點(diǎn)是,它在改變LVPECL驅(qū)動(dòng)器射極跟隨器的驅(qū)動(dòng)強(qiáng)度方面靈活性有限。在驅(qū)動(dòng)長(zhǎng)走線時(shí),這通常不是問(wèn)題。
image.png

圖14 - 圖17描繪了各種直流耦合的LVPECL輸出端接方案。接收緩沖器的V?應(yīng)與VS_DRV匹配。
image.png

image.png

輸入端接選項(xiàng)
image.png

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 緩沖器
    +關(guān)注

    關(guān)注

    6

    文章

    2037

    瀏覽量

    46636
  • 時(shí)鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1884

    瀏覽量

    132856
  • adclk948
    +關(guān)注

    關(guān)注

    0

    文章

    3

    瀏覽量

    1079
收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    采用ADCLK948時(shí)鐘扇出緩沖器的評(píng)估板ADCLK948/PCBZ

    ADCLK948 / PCBZ,ADCLK948評(píng)估板是一款性能非常高的時(shí)鐘扇出緩沖器。評(píng)估板采用高品質(zhì)Rogers介電材料制造。傳輸線路徑
    發(fā)表于 02-21 09:54

    兩個(gè)可選輸入低電壓輸出硅鍺時(shí)鐘分列緩沖器adclk948數(shù)據(jù)表

    The ADCLK948 is an ultrafast clock fanout buffer fabricated on the Analog Devices, Inc., proprietary XFCB3 silicon germanium (SiGe) bipo
    發(fā)表于 10-20 09:26 ?6次下載
    兩個(gè)<b class='flag-5'>可選</b>的<b class='flag-5'>輸入</b>低電壓<b class='flag-5'>輸出</b>硅鍺<b class='flag-5'>時(shí)鐘</b>分列<b class='flag-5'>緩沖器</b><b class='flag-5'>adclk948</b>數(shù)據(jù)表

    ADCLK948 2可選輸入、8LVPECL輸出、SiGe時(shí)鐘扇出緩沖器

    電子發(fā)燒友網(wǎng)為你提供ADI(ti)ADCLK948相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有ADCLK948的引腳圖、接線圖、封裝手冊(cè)、中文資料、英文資料,ADC
    發(fā)表于 02-22 15:52
    <b class='flag-5'>ADCLK948</b> <b class='flag-5'>2</b><b class='flag-5'>路</b><b class='flag-5'>可選</b><b class='flag-5'>輸入</b>、<b class='flag-5'>8</b><b class='flag-5'>路</b><b class='flag-5'>LVPECL</b><b class='flag-5'>輸出</b>、<b class='flag-5'>SiGe</b><b class='flag-5'>時(shí)鐘</b><b class='flag-5'>扇出</b><b class='flag-5'>緩沖器</b>

    ADCLK950:兩個(gè)可選輸入、10個(gè)LVPECL輸出、SiGe時(shí)鐘扇出緩沖器數(shù)據(jù)表

    ADCLK950:兩個(gè)可選輸入、10個(gè)LVPECL輸出、SiGe
    發(fā)表于 04-19 16:40 ?7次下載
    <b class='flag-5'>ADCLK</b>950:兩個(gè)<b class='flag-5'>可選</b><b class='flag-5'>輸入</b>、10個(gè)<b class='flag-5'>LVPECL</b><b class='flag-5'>輸出</b>、<b class='flag-5'>SiGe</b><b class='flag-5'>時(shí)鐘</b><b class='flag-5'>扇出</b><b class='flag-5'>緩沖器</b>數(shù)據(jù)表

    ADCLK946:六LVPECL輸出,SiGe時(shí)鐘扇出緩沖器數(shù)據(jù)表

    ADCLK946:六LVPECL輸出,SiGe時(shí)鐘扇出
    發(fā)表于 04-19 21:21 ?7次下載
    <b class='flag-5'>ADCLK</b>946:六<b class='flag-5'>路</b><b class='flag-5'>LVPECL</b><b class='flag-5'>輸出</b>,<b class='flag-5'>SiGe</b><b class='flag-5'>時(shí)鐘</b><b class='flag-5'>扇出</b><b class='flag-5'>緩沖器</b>數(shù)據(jù)表

    ADCLK954:兩個(gè)可選輸入、12個(gè)LVPECL輸出、SiGe時(shí)鐘扇出緩沖器數(shù)據(jù)表

    ADCLK954:兩個(gè)可選輸入、12個(gè)LVPECL輸出SiGe
    發(fā)表于 04-25 16:26 ?8次下載
    <b class='flag-5'>ADCLK</b>954:兩個(gè)<b class='flag-5'>可選</b><b class='flag-5'>輸入</b>、12個(gè)<b class='flag-5'>LVPECL</b><b class='flag-5'>輸出</b>、<b class='flag-5'>SiGe</b><b class='flag-5'>時(shí)鐘</b><b class='flag-5'>扇出</b><b class='flag-5'>緩沖器</b>數(shù)據(jù)表

    ADCLK948:兩個(gè)可選輸入、8個(gè)LVPECL輸出SiGe時(shí)鐘扇出緩沖器數(shù)據(jù)表

    ADCLK948:兩個(gè)可選輸入8個(gè)LVPECL輸出SiG
    發(fā)表于 04-25 16:29 ?7次下載
    <b class='flag-5'>ADCLK948</b>:兩個(gè)<b class='flag-5'>可選</b><b class='flag-5'>輸入</b>、<b class='flag-5'>8</b>個(gè)<b class='flag-5'>LVPECL</b><b class='flag-5'>輸出</b>、<b class='flag-5'>SiGe</b><b class='flag-5'>時(shí)鐘</b><b class='flag-5'>扇出</b><b class='flag-5'>緩沖器</b>數(shù)據(jù)表

    CN0294 利用低抖動(dòng)LVPECL扇出緩沖器增加時(shí)鐘源的輸出數(shù)

    輸出提供多達(dá)八差分、低電壓正射極耦合邏輯(LVPECL)輸出。 圖1. 連接至ADCLK948
    發(fā)表于 06-05 21:37 ?1次下載
    CN0294 利用低抖動(dòng)<b class='flag-5'>LVPECL</b><b class='flag-5'>扇出</b><b class='flag-5'>緩沖器</b>增加<b class='flag-5'>時(shí)鐘</b>源的<b class='flag-5'>輸出</b>數(shù)

    HAC948QN型高速時(shí)鐘緩沖器產(chǎn)品說(shuō)明書

    HAC948QN 是一款 2.1GHz,8 輸出差分高性能時(shí)鐘扇出
    發(fā)表于 02-13 16:54 ?0次下載

    HACP1204QN型低抖動(dòng)LVPECL時(shí)鐘緩沖器

    HACP1204QN 是一款 2.0GHz、4 輸出差分高性能時(shí)鐘扇出緩沖器,且高 度通用、低附加抖動(dòng)
    發(fā)表于 02-13 16:52 ?0次下載

    HACP1208QN型低抖動(dòng)LVPECL時(shí)鐘緩沖器

    HACP1208QN 是一款 2.0GHz、8 輸出差分高性能時(shí)鐘扇出緩沖器,且高 度通用、
    發(fā)表于 02-13 16:53 ?0次下載

    ADCLK944 2.5 V/3.3 V、4LVPECL輸出、SiGe時(shí)鐘扇出緩沖器技術(shù)手冊(cè)

    KADCL944是一款超快型時(shí)鐘扇出緩沖器,采用ADI公司專有的XFCB3硅鍺(SiGe)雙極性工藝制造。這款器件設(shè)計(jì)用于要求低抖動(dòng)性能的高速應(yīng)用。 該器件具有一
    的頭像 發(fā)表于 04-10 16:23 ?280次閱讀
    <b class='flag-5'>ADCLK</b>944 2.5 V/3.3 V、4<b class='flag-5'>路</b><b class='flag-5'>LVPECL</b><b class='flag-5'>輸出</b>、<b class='flag-5'>SiGe</b><b class='flag-5'>時(shí)鐘</b><b class='flag-5'>扇出</b><b class='flag-5'>緩沖器</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>手冊(cè)</b>

    ADCLK950 2可選輸入、10LVPECL輸出、SiGe時(shí)鐘扇出緩沖器技術(shù)手冊(cè)

    ADCLK950是一款超快時(shí)鐘扇出緩沖器,采用ADI公司專有的XFCB3硅-鍺(SiGe)雙極性工藝制造,設(shè)計(jì)用于要求低抖動(dòng)的高速應(yīng)用。
    的頭像 發(fā)表于 04-11 09:43 ?246次閱讀
    <b class='flag-5'>ADCLK</b>950 <b class='flag-5'>2</b><b class='flag-5'>路</b><b class='flag-5'>可選</b><b class='flag-5'>輸入</b>、10<b class='flag-5'>路</b><b class='flag-5'>LVPECL</b><b class='flag-5'>輸出</b>、<b class='flag-5'>SiGe</b><b class='flag-5'>時(shí)鐘</b><b class='flag-5'>扇出</b><b class='flag-5'>緩沖器</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>手冊(cè)</b>

    ADCLK946采用SiGe工藝的6 LVPECL輸出時(shí)鐘扇出緩沖器技術(shù)手冊(cè)

    ADCLK946是一款采用ADI公司專有的XFCB3硅鍺(SiGe)雙極性工藝制造的超快型時(shí)鐘扇出緩沖器。這款器件設(shè)計(jì)用于要求低抖動(dòng)性能的高
    的頭像 發(fā)表于 04-11 10:31 ?288次閱讀
    <b class='flag-5'>ADCLK</b>946采用<b class='flag-5'>SiGe</b>工藝的6 <b class='flag-5'>LVPECL</b><b class='flag-5'>輸出</b><b class='flag-5'>時(shí)鐘</b><b class='flag-5'>扇出</b><b class='flag-5'>緩沖器</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>手冊(cè)</b>

    ADCLK954采用SiGe工藝,具有2個(gè)可選輸入、12個(gè)LVPECL輸出時(shí)鐘扇出緩沖器技術(shù)手冊(cè)

    ADCLK954是一款采用ADI公司專有的XFCB3硅鍺(SiGe)雙極性工藝制造的超快型時(shí)鐘扇出緩沖器。這款器件設(shè)計(jì)用于要求低抖動(dòng)性能的高
    的頭像 發(fā)表于 04-11 10:54 ?288次閱讀
    <b class='flag-5'>ADCLK</b>954采用<b class='flag-5'>SiGe</b>工藝,具有<b class='flag-5'>2</b>個(gè)<b class='flag-5'>可選</b><b class='flag-5'>輸入</b>、12個(gè)<b class='flag-5'>LVPECL</b><b class='flag-5'>輸出</b>的<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>扇出</b><b class='flag-5'>緩沖器</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>手冊(cè)</b>