今天要介紹的時(shí)序分析基本概念是 Slew ,信號(hào)轉(zhuǎn)換時(shí)間,也被稱為transition time。是指電壓從10%VDD上升到90%VDD所需要的時(shí)間,或者是從90%VDD下降到10%VDD所需要的時(shí)間,當(dāng)然也可以是20%VDD上升到80%VDD的時(shí)間,具體要看timing lib庫(kù)里面的定義,如:
# Falling edge thresholds:
slew_lower_threshold_pct_fall : 10.0;
slew_upper_threshold_pct_fall : 90.0;
# Rising edge thresholds:
slew_lower_threshold_pct_rise : 10.0;
slew_upper_threshold_pct_rise : 90.0;
信號(hào)上升和下降的轉(zhuǎn)換時(shí)間過長(zhǎng)意味著該單元內(nèi)部電路的速度很慢,延時(shí)就比較長(zhǎng)。在sdc中,用以下命令來限制slew大小。
set_max_transition 0.1 -clock_path [all_clocks]
對(duì)CTS來說,這也是一個(gè)target值,當(dāng)你設(shè)定了一個(gè)slew target后,CTS engine會(huì)通過插入buffer或者upsize等操作,盡可能地去滿足整個(gè)target值。當(dāng)然,slew也不是越小越好,過小的slew會(huì)導(dǎo)致CTS階段在clock path上插入過多的buffer,從而影響到skew的balance以及功耗和面積。
-
信號(hào)轉(zhuǎn)換器
+關(guān)注
關(guān)注
0文章
80瀏覽量
14203 -
時(shí)序分析
+關(guān)注
關(guān)注
2文章
127瀏覽量
22822 -
VDD
+關(guān)注
關(guān)注
1文章
316瀏覽量
34782 -
CTS
+關(guān)注
關(guān)注
0文章
35瀏覽量
14377 -
時(shí)序分析器
+關(guān)注
關(guān)注
0文章
24瀏覽量
5340
發(fā)布評(píng)論請(qǐng)先 登錄
時(shí)序分析中的一些基本概念
時(shí)序分析中的一些基本概念

時(shí)序分析基本概念——STA概述簡(jiǎn)析

時(shí)序分析基本概念介紹——時(shí)序庫(kù)Lib,除了這些你還想知道什么?

時(shí)序分析基本概念介紹

時(shí)序分析和時(shí)序約束的基本概念詳細(xì)說明

FPGA設(shè)計(jì)中時(shí)序分析的基本概念
時(shí)序分析基本概念介紹<Latency>

時(shí)序分析基本概念介紹—Timing Arc

時(shí)序分析基本概念介紹<ILM>

評(píng)論