女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

業界先進的7nm工藝技術,集成594億個晶體管

新思科技 ? 來源:新思科技 ? 作者:新思科技 ? 2020-11-27 14:32 ? 次閱讀

IC Compiler II作為新思科技Fusion Platform的一部分,憑借其行業領先的容量和吞吐量,加速了超大規模Colossus IPU的實現,該IPU擁有超過590億個晶體管

RTL-to-GDS流程為AI硬件設計所需的創新優化技術提供了最佳性能、功耗和面積(PPA)

集成式黃金簽核技術通過零裕度流程提供了可預測且可收斂的融合設計

新思科技(Synopsys)近日宣布,其行業領先的IC CompilerII布局布線解決方案成功協助Graphcore實現第二代Colossus MK2 GC200智能處理單元(IPU)芯片的一次性流片成功。該IPU采用了業界先進的7nm工藝技術,集成594億個晶體管。新思科技IC Compiler II擁有針對AI硬件設計的超高容量架構和創新技術,其RTL-to-GDS流程與最先進的功耗優化能力,以及PrimeTime延遲計算器等嵌入式黃金簽核技術,為Graphcore設計團隊提供了優越的PPA和最快的設計收斂時間,從而加快了Graphcore大規模AI處理器設計的實現。

“新思科技的數字全流程解決方案(包括Design Compiler和IC Compiler II在內的業界一流RTL-to-GDS工具)提供了單一供應商所能提供的最全面設計平臺,這對我們最新的Colossus IPU按時流片至關重要。與新思科技的長期合作使我們能夠利用IC Compiler II的最前沿技術,實現先進AI處理器的性能與功率目標。我們相信,基于與新思科技在IC Compiler II和Fusion Compiler上的持續合作,我們將不斷拓展機器智能計算的極限。”

——Graphcore

硅業務副總裁

Phil Horsfield

Graphcore推出的第二代Colossus GC200 IPU是一款精密芯片,集成了1472個獨立處理器核和超過900兆字節的片上存儲,為數據中心規模的AI應用提供卓越的并行處理能力。新思科技的IC Compiler II擁有適配AI設計的多項功能,其頂級互連規劃、邏輯重構、擁塞驅動的mux優化、全流程并發時鐘以及數據優化,為復合AI加速芯片中典型的高度重復、基于MAC的拓撲,提供了同類設計的最佳PPA。

此外,它還具有自適應抽象化和分布式實現的原生高容量數據模型,可以在快速周轉時間內高效處理數十億個實例設計。IC Compiler II具有獨特的最終簽發引擎主干,可提供最高的相關性和超高度收斂的設計,從而進一步加快設計周轉時間。

“AI計算的設計復雜性極限正在不斷被突破,比如Graphcore最新推出的Colossus IPU,它成功利用了IC CompilerII中最新的AI優化技術,同時滿足了最復雜芯片的多個設計目標,這進一步鞏固了作為下一代AI設計首選布局布線工具的領先地位?!?/p>

——Neeraj Kaul

工程設計事業部副總裁

新思科技

責任編輯:lq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    19813

    瀏覽量

    233618
  • 晶體管
    +關注

    關注

    77

    文章

    9981

    瀏覽量

    140710
  • AI芯片
    +關注

    關注

    17

    文章

    1969

    瀏覽量

    35696

原文標題:594億顆晶體管的7nm工藝AI芯片,一次性流片成功的王牌武器—ICCII

文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    薄膜晶體管技術架構與主流工藝路線

    導語薄膜晶體管(TFT)作為平板顯示技術的核心驅動元件,通過材料創新與工藝優化,實現了從傳統非晶硅向氧化物半導體、柔性電子的技術跨越。本文將聚焦于薄膜
    的頭像 發表于 05-27 09:51 ?494次閱讀
    薄膜<b class='flag-5'>晶體管</b><b class='flag-5'>技術</b>架構與主流<b class='flag-5'>工藝</b>路線

    BiCMOS工藝技術解析

    一、技術定義與核心特性 BiCMOS(Bipolar-CMOS)?是一種將?雙極型晶體管(BJT)?與?CMOS晶體管?集成在同一芯片上的混合工藝技
    的頭像 發表于 04-17 14:13 ?370次閱讀

    芯片制造中的淺溝道隔離工藝技術

    淺溝道隔離(STI)是芯片制造中的關鍵工藝技術,用于在半導體器件中形成電學隔離區域,防止相鄰晶體管之間的電流干擾。本文簡單介紹淺溝道隔離技術的作用、材料和步驟。
    的頭像 發表于 03-03 10:00 ?1390次閱讀
    芯片制造中的淺溝道隔離<b class='flag-5'>工藝技術</b>

    鰭式場效應晶體管制造工藝流程

    FinFET(鰭式場效應晶體管)從平面晶體管到FinFET的演變是一種先進晶體管架構,旨在提高集成電路的性能和效率。它通過將傳統的平面
    的頭像 發表于 02-17 14:15 ?864次閱讀
    鰭式場效應<b class='flag-5'>晶體管</b>制造<b class='flag-5'>工藝</b>流程

    互補場效應晶體管的結構和作用

    , Gate-all-Around)全環繞柵極晶體管(GAAFET)等先進結構,在減少漏電、降低功耗方面雖然取得了顯著成就,但進一步微縮的挑戰日益顯現。為了延續摩爾定律的發展趨勢,并滿足未來高性能計算的需求,業界正積極研發下一代
    的頭像 發表于 01-24 10:03 ?3025次閱讀
    互補場效應<b class='flag-5'>晶體管</b>的結構和作用

    7納米工藝面臨的各種挑戰與解決方案

    來說,納米通常指的是晶體管的最小尺寸,或者是構成芯片中各個功能單元的最小結構尺寸。因此,7納米工藝指的是在芯片上制造出其最小結構為7納米的晶體管
    的頭像 發表于 12-17 11:32 ?1227次閱讀

    MOSFET晶體管工藝制造流程

    本文通過圖文并茂的方式生動展示了MOSFET晶體管工藝制造流程,并闡述了芯片的制造原理。 ? MOSFET的工藝流程 芯片制造工藝流程包括光刻、刻蝕、擴散、薄膜、離子注入、化學機械研
    的頭像 發表于 11-24 09:13 ?3848次閱讀
    MOSFET<b class='flag-5'>晶體管</b>的<b class='flag-5'>工藝</b>制造流程

    所謂的7nm芯片上沒有一圖形是7nm

    本身做過深入解釋和探討當然,關于國產7nm工藝技術的具體來源細節,我其實了解也不多,也不方便公開討論。但至少我覺得有必要寫些文字給非半導體制造行業的人士講解一下,一
    的頭像 發表于 10-08 17:12 ?732次閱讀
    所謂的<b class='flag-5'>7nm</b>芯片上沒有一<b class='flag-5'>個</b>圖形是<b class='flag-5'>7nm</b>的

    CMOS晶體管的尺寸規則

    CMOS晶體管尺寸規則是一復雜且關鍵的設計領域,它涉及到多個方面的考量,包括晶體管的性能、功耗、面積利用率以及制造工藝等。以下將從CMOS晶體管
    的頭像 發表于 09-13 14:10 ?3977次閱讀

    NMOS晶體管和PMOS晶體管的區別

    NMOS晶體管和PMOS晶體管是兩種常見的金屬氧化物半導體場效應晶體管(MOSFET)類型,它們在多個方面存在顯著的差異。以下將從結構、工作原理、性能特點、應用場景等方面詳細闡述NMOS晶體管
    的頭像 發表于 09-13 14:10 ?7412次閱讀

    GaN晶體管和SiC晶體管有什么不同

    GaN(氮化鎵)晶體管和SiC(碳化硅)晶體管作為兩種先進的功率半導體器件,在電力電子、高頻通信及高溫高壓應用等領域展現出了顯著的優勢。然而,它們在材料特性、性能表現、應用場景以及制造工藝
    的頭像 發表于 08-15 11:16 ?1626次閱讀

    芯片晶體管的深度和寬度有關系嗎

    一、引言 有關系。隨著集成電路技術的飛速發展,芯片晶體管作為電子設備的核心元件,其性能的優化和制造技術的提升成為了行業關注的焦點。在晶體管
    的頭像 發表于 07-18 17:23 ?1230次閱讀

    什么是光電晶體管?光電晶體管的工作原理和結構

    光電晶體管是具有三端子(發射極、基極和集電極)或兩端子(發射極和集電極)的半導體器件,并具有光敏基極區域。雖然所有晶體管都對光敏感,但光電晶體管
    的頭像 發表于 07-01 18:13 ?3818次閱讀
    什么是光電<b class='flag-5'>晶體管</b>?光電<b class='flag-5'>晶體管</b>的工作原理和結構

    什么是NPN晶體管?NPN晶體管的工作原理和結構

    NPN晶體管是最常用的雙極結型晶體管,通過將P型半導體夾在兩N型半導體之間而構成。 NPN 晶體管具有三端子:集電極、發射極和基極。 N
    的頭像 發表于 07-01 18:02 ?9140次閱讀
    什么是NPN<b class='flag-5'>晶體管</b>?NPN<b class='flag-5'>晶體管</b>的工作原理和結構

    PNP晶體管符號和結構 晶體管測試儀電路圖

    PNP晶體管是一種雙極性晶體管,用于電子電路中放大、開關和控制電流的器件。與NPN晶體管相對應,PNP晶體管的結構特點在于其三不同的半導體
    的頭像 發表于 07-01 17:45 ?4871次閱讀
    PNP<b class='flag-5'>晶體管</b>符號和結構 <b class='flag-5'>晶體管</b>測試儀電路圖