女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

具有FIFO(先進先出)設置的UARTJ串行接口控制

電子設計 ? 來源:瑞薩電子 ? 作者:瑞薩電子 ? 2021-04-22 14:51 ? 次閱讀

本應用筆記介紹了具有FIFO(先進先出)設置說明的UARTJ串行接口控制,以及使用示例的概述。該文檔還描述了使用環(huán)境,例如電路圖,開發(fā)環(huán)境,所使用的軟件以及帶有流程圖,主要處理,接收/發(fā)送中斷處理和寄存器設置的示例應用程序。

概述

本應用筆記舉例說明了UARTJ的用法示例。

該示例程序對V850E2 / MN4微控制器進行了基本的初始設置,例如時鐘頻率的選擇和端口I / O的設置。初始化結束后的主要處理將執(zhí)行UARTJ1和UART3之間的串行通信。UARTJ1發(fā)送數據,而UARTJ3接收數據。

該軟件的要點如下所示。

o4YBAGCBHKmAfWczAAGQQwSu8Ps698.png

UARTJ軟件處理

主循環(huán)處理

主循環(huán)處理主要分為兩個。它反復控制發(fā)送/接收,并等待發(fā)送/接收結束。如果在設置了UARTJ的操作之后將發(fā)送數據寫入URTJnFTX寄存器,則將數據寫入發(fā)送FIFO。存儲在發(fā)送FIFO中的數據被傳送到發(fā)送移位寄存器,然后通過TXDnF引腳開始串行發(fā)送。

在此示例程序中,發(fā)送UARTJ1發(fā)送16字節(jié)數據,接收UARTJ3從UARJ1接收16字節(jié)數據。內部RAM具有16字節(jié)(一個字節(jié)(一個塊數據)?16)的用戶發(fā)送陣列來存儲發(fā)送數據,而16字節(jié)的用戶接收陣列來存儲接收數據。

當在主循環(huán)處理期間發(fā)生發(fā)送/接收中斷或狀態(tài)中斷時,將執(zhí)行相應的中斷處理。在此示例程序中,中斷在以下列出的時間發(fā)生。

發(fā)送中斷:當發(fā)送FIFO為空時

接收中斷:當接收FIFO滿時

狀態(tài)中斷:在接收或發(fā)送過程中發(fā)生錯誤時

發(fā)展

必須安裝下面列出的通行費才能運行示例程序。

CubeSuite +
瑞薩電子的集成開發(fā)環(huán)境CubeSuite +提供了用戶開發(fā)應用程序所需的各種軟件開發(fā)工具。用戶可以在各種開發(fā)階段無縫,輕松地使用這些工具,包括編碼,匯編,編譯,使用仿真器模擬器進行調試以及Flash編程

MINICUBE
MINICUBE是瑞薩電子的通用在線仿真器,它采用JTAG接口系統(tǒng)。它允許用戶調試板載真實處理器,并提供高度透明和穩(wěn)定的仿真功能。需要適配器才能將TB板連接到MINICUBE。

狀態(tài)中斷處理

在發(fā)送/接收過程中發(fā)生錯誤時,會發(fā)生狀態(tài)中斷請求。

數據一致性錯誤

超時錯誤

取景錯誤

奇偶校驗錯誤

溢出錯誤

溢出錯誤

pIYBAGCBHLaAF-F7AACf8tgyLLE340.png

狀態(tài)中斷處理

當在發(fā)送/接收期間檢測到錯誤時,URTJnSTR1和URTJnFSTR1寄存器中的相應錯誤標志將設置為1。然后,UARTJ狀態(tài)中斷處理將清除發(fā)送/接收FIFO。通過等待相當于傳輸16字節(jié)數據所需的時間來清除發(fā)送FIFO。通過從中讀取所有接收到的數據來清除接收FIFO。內部RAM中的發(fā)送標志和接收標志設置為1。通過URTJnSTC和URTJnFSTC寄存器清除SFR錯誤標志,并清除發(fā)送/接收中斷請求或狀態(tài)中斷請求。UARTJ1和UARTJ3暫時停止并返回主循環(huán)(在主循環(huán)處理中恢復發(fā)送/接收)。

編輯:hfy

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • 微控制器
    +關注

    關注

    48

    文章

    7900

    瀏覽量

    153645
  • 寄存器
    +關注

    關注

    31

    文章

    5416

    瀏覽量

    123224
  • 串行通信
    +關注

    關注

    4

    文章

    586

    瀏覽量

    36001
  • 接口控制
    +關注

    關注

    0

    文章

    11

    瀏覽量

    8822
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    MAX9268多媒體串行鏈路解串器,具有LVDS系統(tǒng)接口技術手冊

    MAX9268解串器采用Maxim吉比特多媒體串行鏈路(GMSL)技術,具有LVDS系統(tǒng)接口,可有效減少引腳數、縮小封裝面積,器件可以與任意一款GMSL串行器配合使用,構成完整的數字
    的頭像 發(fā)表于 05-28 16:38 ?55次閱讀
    MAX9268多媒體<b class='flag-5'>串行</b>鏈路解串器,<b class='flag-5'>具有</b>LVDS系統(tǒng)<b class='flag-5'>接口</b>技術手冊

    MAX3107SPI/I2C UART,具有128字FIFO技術手冊

    MAX3107是一款高級通用異步收發(fā)器(UART),接收、發(fā)送通道具有128字長的先入/先出(FIFO)數據緩沖器,可通過I2C或高速SPI?接口
    的頭像 發(fā)表于 05-22 11:24 ?95次閱讀
    MAX3107SPI/I2C UART,<b class='flag-5'>具有</b>128字<b class='flag-5'>FIFO</b>技術手冊

    MAX14830四通道串行UART,具有128字FIFO技術手冊

    MAX14830是一款先進的四通道通用異步收發(fā)器(UART),每路UART帶有128字先入/先出(FIFO)接收和發(fā)送緩存器,以及高速串行外設接口
    的頭像 發(fā)表于 05-22 10:14 ?101次閱讀
    MAX14830四通道<b class='flag-5'>串行</b>UART,<b class='flag-5'>具有</b>128字<b class='flag-5'>FIFO</b>技術手冊

    MAX3108 SPI/I2C UART,具有128字FIFO,WLP封裝技術手冊

    MAX3108為小尺寸通用異步收發(fā)器(UART),每路接收和發(fā)送FIFO具有128個字,通過串行I2C或SPI控制接口
    的頭像 發(fā)表于 05-22 10:00 ?86次閱讀
    MAX3108 SPI/I2C UART,<b class='flag-5'>具有</b>128字<b class='flag-5'>FIFO</b>,WLP封裝技術手冊

    MAX3109雙通道串行UART,帶有128字FIFO技術手冊

    MAX3109先進的雙通道通用異步收發(fā)器(UART)具有128字收發(fā)先進/先出(FIFO)堆棧和高速SPI?或I2C
    的頭像 發(fā)表于 05-22 09:26 ?93次閱讀
    MAX3109雙通道<b class='flag-5'>串行</b>UART,帶有128字<b class='flag-5'>FIFO</b>技術手冊

    基于FPGA的FIFO實現

    FIFO(First in First out)為先進先出隊列,具有存儲功能,可用于不同時鐘域間傳輸數據以及不同的數據寬度進行數據匹配。如其名稱,數據傳輸為單向,從一側進入,再從另一側出來,出來的順序和進入的順序相同。
    的頭像 發(fā)表于 04-09 09:55 ?424次閱讀
    基于FPGA的<b class='flag-5'>FIFO</b>實現

    【瑞薩RA2L1入門學習】+Uasrt輸出

    發(fā)生器的脈沖同步之下,經過移位寄存器移位變換為并行數據保存到接收緩沖器中。發(fā)送器/接收器可采用先進先出FIFO)模式或普通模式。 2.與PC通信 當MCU與PC端進行通信時,需要使用TTL-USB模塊
    發(fā)表于 03-31 13:47

    AXI接口FIFO簡介

    AXI接口FIFO是從Native接口FIFO派生而來的。AXI內存映射接口提供了三種樣式:AXI4、AXI3和AXI4-Lite。除了Na
    的頭像 發(fā)表于 03-17 10:31 ?801次閱讀
    AXI<b class='flag-5'>接口</b><b class='flag-5'>FIFO</b>簡介

    電容屏串行接口

    帝晶智慧屏電容屏串行接口
    的頭像 發(fā)表于 03-11 17:21 ?1277次閱讀

    SDRAM控制器的設計——Sdram_Control.v代碼解析(異步FIFO讀寫模塊、讀寫SDRAM過程)

    前言 SDRAM控制器里面包含5個主要的模塊,分別是PLL模塊,異步FIFO 寫模塊,異步FIFO讀模塊,SDRAM接口控制模塊,SDRAM
    的頭像 發(fā)表于 03-04 10:49 ?1294次閱讀
    SDRAM<b class='flag-5'>控制</b>器的設計——Sdram_Control.v代碼解析(異步<b class='flag-5'>FIFO</b>讀寫模塊、讀寫SDRAM過程)

    串行接口的工作方式有幾種,串行接口的RXD1和TXD1是什么端口

    在數字通信領域,串行接口作為一種高效的數據傳輸方式,廣泛應用于各種電子設備之間的數據交換。串行接口不僅具有結構簡單、傳輸距離遠、抗干擾能力強
    的頭像 發(fā)表于 01-29 16:51 ?945次閱讀

    嵌入式環(huán)形隊列與消息隊列的實現原理

    嵌入式環(huán)形隊列,也稱為環(huán)形緩沖區(qū)或循環(huán)隊列,是一種先進先出FIFO)的數據結構,用于在固定大小的存儲區(qū)域中高效地存儲和訪問數據。其主要特點包括固定大小的數組和兩個指針(頭指針和尾指針),分別指向隊列的起始位置和結束位置。
    的頭像 發(fā)表于 09-02 15:29 ?1048次閱讀

    AMC80 具有雙線制和 SMBus 串行接口的系統(tǒng)硬件監(jiān)控器數據表

    電子發(fā)燒友網站提供《AMC80 具有雙線制和 SMBus 串行接口的系統(tǒng)硬件監(jiān)控器數據表.pdf》資料免費下載
    發(fā)表于 08-13 10:30 ?0次下載
    AMC80 <b class='flag-5'>具有</b>雙線制和 SMBus <b class='flag-5'>串行</b><b class='flag-5'>接口</b>的系統(tǒng)硬件監(jiān)控器數據表

    陀螺儀LSM6DSOW開發(fā)(3)----FIFO數據讀取與配置

    本文檔旨在詳細介紹如何配置和讀取LSM6DSOW傳感器的FIFO數據。LSM6DSOW是一款高性能的6軸IMU(慣性測量單元),集成了三軸加速度計和三軸陀螺儀。FIFO先進先出)緩沖區(qū)是LSM6DSOW的重要功能之一,它能夠有
    的頭像 發(fā)表于 08-05 10:03 ?2591次閱讀
    陀螺儀LSM6DSOW開發(fā)(3)----<b class='flag-5'>FIFO</b>數據讀取與配置

    同步FIFO和異步FIFO區(qū)別介紹

    1. FIFO簡介 FIFO是一種先進先出數據緩存器,它與普通存儲器的區(qū)別是沒有外部讀寫地址線,使用起來非常簡單,缺點是只能順序讀寫,而不能隨機讀寫。 2. 使用場景 數據緩沖:也就是數據寫入過快
    的頭像 發(fā)表于 06-04 14:27 ?2477次閱讀
    同步<b class='flag-5'>FIFO</b>和異步<b class='flag-5'>FIFO</b>區(qū)別介紹