女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

畫PCB必須要知道的十大布線規(guī)則

454398 ? 來源:alpha007 ? 作者:alpha007 ? 2022-11-28 16:32 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

來源:羅姆半導(dǎo)體社區(qū)

PCB布線,即鋪設(shè)通電信號的道路以連接各個器件,這就好比通過修路來連接各個城市通車。在PCB設(shè)計中,布線是完成產(chǎn)品設(shè)計的重要步驟,同時也是技巧最細(xì)、限定最高的步驟,甚至有些有經(jīng)驗的工程師也對布線頗為頭疼。下面是PCB布線的一些常用規(guī)則,無論你是小白還是已入行的工程師,都應(yīng)該掌握。

1、走線的方向控制規(guī)則

輸入和輸出端的導(dǎo)線應(yīng)盡量避免相鄰平行。在 PCB 布線時,相鄰層的走線方向成正交結(jié)構(gòu),避免將不同的信號線在相鄰層走成同一方向,以減少不必要的層間竄擾。當(dāng) PCB 布線受到結(jié)構(gòu)限制(如某些背板)難以避免出現(xiàn)平行布線時,特別是在信號速率較高時,應(yīng)考慮用地平面隔離各布線層,用地線隔離各信號線。。

2、走線的開環(huán)檢查規(guī)則

在PCB布線時,為了避免布線產(chǎn)生的“天線效應(yīng)”,減少不必要的干擾輻射和接收,一般不允許出現(xiàn)一端浮空的布線形式,否則可能帶來不可預(yù)知的結(jié)果。

3、走線長度控制規(guī)則

即短線規(guī)則,在設(shè)計時應(yīng)該盡量讓布線長度盡量短,以減少由于走線過長帶來的干擾問題,特別是一些重要信號線,如時鐘線,務(wù)必將其振蕩器放在離器件很近的地方。對驅(qū)動多個器件的情況,應(yīng)根據(jù)具體情況決定采用何種網(wǎng)絡(luò)拓?fù)浣Y(jié)構(gòu)。

4、阻抗匹配檢查規(guī)則

同一網(wǎng)絡(luò)的布線寬度應(yīng)保持一致,線寬的變化會造成線路特性阻抗的不均勻,當(dāng)傳輸?shù)乃俣容^高時會產(chǎn)生反射,在設(shè)計中應(yīng)該盡量避免這種情況。在某些條件下,如接插件引出線,BGA封裝的引出線類似的結(jié)構(gòu)時,可能無法避免線寬的變化,應(yīng)該盡量減少中間不一致部分的有效長度。

5、倒角規(guī)則

在PCB布線時,走線拐彎是不可避免的,當(dāng)走線出現(xiàn)直角拐角時,在拐角處會產(chǎn)生額外的寄生電容和寄生電感?走線拐彎的拐角應(yīng)避免設(shè)計成銳角和直角形式,以免產(chǎn)生不必要的輻射,同時銳角和直角形式的工藝性能也不好?要求所有線與線的夾角應(yīng)大于等于135°?在走線確實需要直角拐角的情況下,可以采取兩種改進方法:一種是將90°拐角變成兩個45°拐角;另一種是采用圓角?圓角方式是最好的,45°拐角可以用到10GHz頻率上?對于45°拐角走線,拐角長度最好滿足L≥3W?

6、器件去耦規(guī)則

A.在印制版上增加必要的去耦電容,濾除電源上的干擾信號,使電源信號穩(wěn)定。在多層板中,對去耦電容的位置一般要求不太高,但對雙層板,去藕電容的布局及電源的布線方式將直接影響到整個系統(tǒng)的穩(wěn)定性,有時甚至關(guān)系到設(shè)計的成敗。

B.在雙層板設(shè)計中,一般應(yīng)該使電流先經(jīng)過濾波電容濾波再供器件使用。

C.在高速電路設(shè)計中,能否正確地使用去耦電容,關(guān)系到整個板的穩(wěn)定性。

7、3W規(guī)則

為了減少線間串?dāng)_,應(yīng)保證線間距足夠大,當(dāng)線中心間距不少于3倍線寬時,則可保持70%的電場不互相干擾,稱為3W規(guī)則。如要達到98%的電場不互相干擾,可使用10W的間距。

8、地線回路規(guī)則

環(huán)路最小規(guī)則,即信號線與其回路構(gòu)成的環(huán)面積要盡可能小,環(huán)面積越小,對外的輻射越少,接收外界的干擾也越小。

9、屏蔽保護

對應(yīng)地線回路規(guī)則,實際上也是為了盡量減小信號的回路面積,多見于一些比較重要的信號,如時鐘信號,同步信號;對一些特別重要,頻率特別高的信號,應(yīng)該考慮采用銅軸電纜屏蔽結(jié)構(gòu)設(shè)計,即將所布的線上下左右用地線隔離,而且還要考慮好如何有效的讓屏蔽地與實際地平面有效結(jié)合。

10、走線的諧振規(guī)則

主要針對高頻信號設(shè)計而言,即布線長度不得與其波長成整數(shù)倍關(guān)系,以免產(chǎn)生諧振現(xiàn)象。

審核編輯黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4365

    文章

    23482

    瀏覽量

    409303
  • 布線
    +關(guān)注

    關(guān)注

    9

    文章

    797

    瀏覽量

    85088
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線層規(guī)則6、1/4波長規(guī)則7、芯片引腳
    的頭像 發(fā)表于 05-28 19:34 ?1170次閱讀
    高速<b class='flag-5'>PCB</b>布局/<b class='flag-5'>布線</b>的原則

    PCB布局與布線規(guī)則

    獲取完整文檔資料可下載附件哦!!!!如果內(nèi)容有幫助可以關(guān)注、點贊、評論支持一下哦~
    發(fā)表于 05-26 16:44

    時源芯微 PCB 布線規(guī)則詳解

    PCB 布線規(guī)則詳解 走線方向控制規(guī)則 相鄰布線層的走線方向應(yīng)采用正交結(jié)構(gòu),避免不同信號線在相鄰層沿同一方向走線,以此降低不必要的層間串?dāng)_。若因 P
    的頭像 發(fā)表于 05-20 16:28 ?314次閱讀

    高層數(shù)層疊結(jié)構(gòu)PCB布線策略

    高層數(shù) PCB布線策略豐富多樣,具體取決于 PCB 的功能。這類電路板可能涉及多種不同類型的信號,從低速數(shù)字接口到具有不同信號完整性要求的多個高速數(shù)字接口。從布線規(guī)劃和為各接口分配
    的頭像 發(fā)表于 05-07 14:50 ?605次閱讀
    高層數(shù)層疊結(jié)構(gòu)<b class='flag-5'>PCB</b>的<b class='flag-5'>布線</b>策略

    PCB設(shè)計布線規(guī)范總結(jié)

    但實際上,布線的好壞,直接決定了電路的性能、工藝良率和長期可靠性!
    的頭像 發(fā)表于 04-24 11:25 ?848次閱讀
    <b class='flag-5'>PCB</b>設(shè)計<b class='flag-5'>布線規(guī)</b>范總結(jié)

    Altium Designer中PCB設(shè)計規(guī)則設(shè)置

    在使用 Altium Designer 進行PCB設(shè)計時,除了電氣間距(Clearance)等基礎(chǔ)規(guī)則外, 導(dǎo)線寬度、阻焊層、內(nèi)電層連接、銅皮敷設(shè)等規(guī)則也同樣重要 。這些設(shè)置不僅影響布線
    的頭像 發(fā)表于 04-17 13:54 ?3409次閱讀
    Altium Designer中<b class='flag-5'>PCB</b>設(shè)計<b class='flag-5'>規(guī)則</b>設(shè)置

    使用轉(zhuǎn)輪流量計必須要知道的事!

    流量計
    華泰天科
    發(fā)布于 :2025年03月11日 17:46:47

    高速信號線走線規(guī)則有哪些

    在高速數(shù)字電路設(shè)計中,信號完整性(SI)是確保系統(tǒng)性能和可靠性的核心要素。高速信號線的走線規(guī)則對于維持信號質(zhì)量、減少噪聲干擾以及優(yōu)化時序性能至關(guān)重要。本文將深入探討高速信號線走線的關(guān)鍵規(guī)則,旨在為工程師提供全面的設(shè)計指導(dǎo)和實踐建議。
    的頭像 發(fā)表于 01-30 16:02 ?1358次閱讀

    104條關(guān)于PCB布局布線的小技巧

    在電子產(chǎn)品設(shè)計中,PCB布局布線是重要的一步,PCB布局布線的好壞將直接影響電路的性能。 現(xiàn)在,雖然有很多軟件可以實現(xiàn)PCB自動布局
    的頭像 發(fā)表于 01-07 09:21 ?1086次閱讀
    104條關(guān)于<b class='flag-5'>PCB</b>布局<b class='flag-5'>布線</b>的小技巧

    PCB布線和布局電路設(shè)計規(guī)則

    常用的PCB設(shè)計規(guī)則
    發(fā)表于 11-09 14:10 ?111次下載

    PCB可制造性設(shè)計:開啟高效生產(chǎn)的鑰匙

    設(shè)計規(guī)則方面 1.布線規(guī)則 ①.線寬和間距需要合理設(shè)置。線寬要根據(jù)電流大小確定,以避免線路過熱。同時,線間距應(yīng)考慮電氣絕緣要求和制造工藝能力,防止短路。例如,在高密度布線區(qū)域,線間距不能過小,否則會增加制造難度。 ②.
    的頭像 發(fā)表于 11-05 13:49 ?564次閱讀

    了解TI基于PCB布線規(guī)則的DDR時序規(guī)范

    電子發(fā)燒友網(wǎng)站提供《了解TI基于PCB布線規(guī)則的DDR時序規(guī)范.pdf》資料免費下載
    發(fā)表于 10-15 11:47 ?3次下載
    了解TI基于<b class='flag-5'>PCB</b><b class='flag-5'>布線規(guī)則</b>的DDR時序規(guī)范

    貼片電容型號除了要知道參數(shù)規(guī)格外還有哪些要知道

    在選擇貼片電容型號時,除了要知道其參數(shù)規(guī)格(如尺寸、容量、電壓、精度等)外,還需要考慮以下幾個方面。
    的頭像 發(fā)表于 09-21 14:58 ?632次閱讀

    如何理解PCB設(shè)計的爬電距離?

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計爬電距離要求與走線規(guī)則有哪些?PCB設(shè)計爬電距離要求與走線規(guī)則。在PCB設(shè)計中,爬電距離和走
    的頭像 發(fā)表于 08-15 09:23 ?2404次閱讀

    非常實用的PCB布局布線規(guī)則,畫出美而高性能的板子

    無法避免線寬的變化,應(yīng)該盡量減少中間不一致部分的有效長度。 (4)走線長度控制規(guī)則 即短線規(guī)則,在設(shè)計時應(yīng)該盡量讓布線長度盡量短,以減少由于走線過長帶來的干擾問題,特別是一些重要信號線,如時鐘線
    發(fā)表于 07-17 15:43