女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

減少晶圓損失和成本的測試方法!

電子工程師 ? 來源:半導體測試 ? 作者:半導體測試 ? 2020-09-26 10:49 ? 次閱讀

01 案例重點

通過部署在線電氣測試,測量和分析,減少晶圓損失和成本

使用24個專用的并行SMU通道(每一個探針一個通道),以較小的尺寸將制造周期縮短3 倍

使用軟件包開發靈活的測試和測量例程,進一步提高系統功能

晶圓/芯片工藝過程從空白的硅晶圓開始到最終制成電子功能芯片終結,整個過程需要依次執行數百個專業的工藝步驟(稱為工藝流程)。但是,考慮到R&D環境的性質以及各個工藝步驟的復雜性,如果在某個工藝流程中出現問題,可能導致功能器件的良率大幅下降。 在工藝流程的早期對晶圓上的單個芯片/器件進行電子測試,有助于了解片上設備的性能和執行早期的半導體工藝監管。目前已有具備在線測試功能的大型設備,但是對于之前的fab工廠來說,若沒有在其中嵌入在線(in-line)電氣測試系統,就無法獲得工藝流程中關鍵點的反饋。因此不得不從fab廠中取出晶圓,然后使用現有的參數測試儀對其進行測試,這就會導致整個流程中斷。而且,由于污染問題,從fab廠取出來的晶圓無法返回進行進一步加工,就會損失大量的晶圓,制造周期大大增長,項目交付時間也大大延遲了。

圖1.半導體制造工藝流程簡圖 工廠研發的測試芯片系統由數千個具有各種尺寸和架構的晶體管電阻器電容器組成。其中可能包含小型演示電路,我們需要測試所有這些器件,以正確分析特定的半導體制造工藝。 如果有一套工廠內部半導體自動測試設備(ATE),能夠24/7全天候執行測試操作,就可以大大減少研發項目的交付時間并降低總體成本。因此我們需要一種多功能的測試系統,可以快速、準確地執行測試,以支持我們的各種行業聯盟計劃。并要求該系統需要能夠滿足所有的參數和功能IC測試需求,而且可以輕松擴展來滿足未來半導體制造工業技術的測試需求。

02 第一階段測試

為了減少晶圓檢測的成本就需要更高效的替代解決方案。但是市場上的測試系統不是專注于參數測試,就是專注于功能測試,無法兼顧。而且,傳統的參數測試儀利用開關矩陣來共享SMU,數字萬用表(DMM)和LCR測試儀等資源,這會降低信號的完整性并使操作順序化,無法并行執行。此外這些儀器通常需要花費很長時間來進行編程序,而且采用固定密封裝,缺乏靈活的性,價格也很昂貴。

自發展至今,PXI被各行各業廣泛采用,可有效的幫助企業降低成本、提高績效,同時具有強大的經濟實力,可以更輕松地幫助各個企業度過不同的產業波動期。最終選擇了一種高精度的每通道SMU儀器;除了PXI儀器外,還配備了自動晶圓加工系統的探針臺,該系統可以在無人值守的情況下運行;開發了一個定制的探針卡,并將所有晶圓探測組件連接到一個容納PXI儀器的19英寸機架中。測試系統包括PXI SMU與DMM、LCR儀表和第三方低泄漏開關矩陣,他們在測試點之間共享資源。如圖2所示。

接著利用軟件,在使用PXI模塊化儀器的ATE上開發并部署了一個參數測試例程庫,并對其進行了基準測試,最終對過程監控結構進行了測量。實現了全自動、無人值守的晶圓測試,并順利地將電氣數據覆蓋為其他在線(光學)計量數據,進行深入地進行過程分析。

圖2.第一階段測試系統框架圖

圖3.相對于傳統測試方法的改進

通過fab工廠內部ATE,我們可以執行以前的不可能完成的實驗或晶圓成本很高的實驗。作為一個獨立的研究機構,這些新的實驗為研發的半導體工藝技術提供了非常有價值的信息。圖3顯示的是實驗中一些非常重要的改進。

03 第二階段測試

將ATE系統的硬件配置為兩臺菊花鏈式PXI機箱,25個PXIeSMU(其中24個連接到與晶圓前端接觸的探針,一個連接到吸盤觸點),以及一個功能強大的機架式控制器。探針臺和晶圓上料設備通過GPIB-USB接口進行控制,軟件包依然作為軟件架構的核心。 這種每針SMU方法的性能非常驚人,大大減少了測試時間,這對于大型的傳統臺式SMU來說是不可能的。由于這一方法可實現高度并行測量,不需要按順序進行測量,節省了中間的切換步驟,因此總測試時間減少到僅為測試一個測試點的時間。

圖4.第二階段測試系統框架

假設一個探針墊模塊具有24個焊盤和12個二極管;每個二極管連接到兩個焊盤。對于fA級的二極管泄漏測量,我們需要較長的測試積分(孔徑)時間來抑制測量噪聲。這一個積分時間可能會超過32個電源周期(PLC),相當于640 ms(32 PLC x 20 ms/PLC)。在采用開關矩陣的傳統順序測試中,開關和建立時間大約為10 ms,這也是一個重要的影響因素。關于這一點,在第1階段的系統中,每一個探針墊模塊塊的開關和建立時間大約為7.92 s。而對于高度并行的配置,測試時間有效地減少到一個二極管的測量時間(640毫秒),快了12倍。

04 總結

根據多個應用程序的測試時間數據,并綜合考慮了探針的步進時間之后,可以發現測試速度提高了 3.35倍,過去的測試時間為每晶圓67分鐘,而現在采用并行測試后,每晶圓的測試時間減少為20分鐘。因此可以肯定地說,從第一階段到第二階段,測試吞吐量增加了三倍!在工藝制造周期日益縮短的情況下,吞吐量的增加將有助于于我們更加快速地交付研發成果 。此外,還可以在工藝流程的早期提取大量數據,進行晶圓級可靠性研究。

總而言之,基于PXI的模塊化測試儀器可以有效降低檢測成本、提高檢測速率。

原文標題:降低芯片測試成本的有效手段!

文章出處:【微信公眾號:半導體測試】歡迎添加關注!文章轉載請注明出處。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    459

    文章

    52160

    瀏覽量

    436055
  • 晶圓
    +關注

    關注

    52

    文章

    5117

    瀏覽量

    129159

原文標題:降低芯片測試成本的有效手段!

文章出處:【微信號:gh_7b104c88257c,微信公眾號:半導體測試】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    wafer厚度(THK)翹曲度(Warp)彎曲度(Bow)等數據測量的設備

    成本控制的核心參數。通過WD4000幾何形貌測量系統在線檢測,可減少其對芯片性能的影響。 WD4000
    發表于 05-28 16:12

    提高鍵合 TTV 質量的方法

    )增大,影響器件性能與良品率。因此,探索提高鍵合 TTV 質量的方法,對推動半導體產業發展具有重要意義。 二、提高鍵合 TTV 質量
    的頭像 發表于 05-26 09:24 ?96次閱讀
    提高鍵合<b class='flag-5'>晶</b><b class='flag-5'>圓</b> TTV 質量的<b class='flag-5'>方法</b>

    降低 TTV 的磨片加工方法

    摘要:本文聚焦于降低 TTV(總厚度偏差)的磨片加工方法,通過對磨片設備、工藝參數的優化以及研磨拋光流程的改進,有效控制 TTV 值
    的頭像 發表于 05-20 17:51 ?168次閱讀
    降低<b class='flag-5'>晶</b><b class='flag-5'>圓</b> TTV 的磨片加工<b class='flag-5'>方法</b>

    提供半導體工藝可靠性測試-WLR可靠性測試

    隨著半導體工藝復雜度提升,可靠性要求與測試成本及時間之間的矛盾日益凸顯。級可靠性(Wafer Level Reliability, WLR)技術通過直接在未封裝
    發表于 05-07 20:34

    半導體制造流程介紹

    本文介紹了半導體集成電路制造中的制備、制造和測試
    的頭像 發表于 04-15 17:14 ?443次閱讀
    半導體<b class='flag-5'>晶</b><b class='flag-5'>圓</b>制造流程介紹

    浸泡式清洗方法

    浸泡式清洗方法是半導體制造過程中的一種重要清洗技術,它旨在通過將浸泡在特定的化學溶液中,去除
    的頭像 發表于 04-14 15:18 ?219次閱讀

    一文看懂測試(WAT)

    隨著半導體技術的快速發展,接受測試(Wafer Acceptance Test,WAT)在半導體制造過程中的地位日益凸顯。WAT測試的核心目標是確保
    的頭像 發表于 01-23 14:11 ?3128次閱讀
    一文看懂<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>測試</b>(WAT)

    功率器件測試及封裝成品測試介紹

    ???? 本文主要介紹功率器件測試及封裝成品測試。?????? ?
    的頭像 發表于 01-14 09:29 ?975次閱讀
    功率器件<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>測試</b>及封裝成品<b class='flag-5'>測試</b>介紹

    背面涂敷工藝對的影響

    工藝中常用的材料包括: 芯片粘結劑:作為漿料涂覆到背面,之后再烘干。采用這種方法成本較低,同時可以控制鍵合層厚度并且提高單位時間產量。 WBC膠水:其成分
    的頭像 發表于 12-19 09:54 ?620次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b>背面涂敷工藝對<b class='flag-5'>晶</b><b class='flag-5'>圓</b>的影響

    高臺階基底貼蠟方法

    高臺階基底貼蠟方法是半導體制造中的一個關鍵步驟,特別是在處理具有高階臺金屬結構的時。以下是一種有效的高臺階基底
    的頭像 發表于 12-18 09:47 ?406次閱讀
    高臺階基底<b class='flag-5'>晶</b><b class='flag-5'>圓</b>貼蠟<b class='flag-5'>方法</b>

    #高溫CV測試 探索極限,駕馭高溫挑戰!

    武漢普賽斯儀表有限公司
    發布于 :2024年12月10日 16:46:11

    WAT接受測試簡介

    WAT是英文 Wafer Acceptance Test 的縮寫,意思是接受測試,業界也稱WAT 為工藝控制監測(Process Control Monitor,PCM)。
    的頭像 發表于 11-25 15:51 ?1293次閱讀
    WAT<b class='flag-5'>晶</b><b class='flag-5'>圓</b>接受<b class='flag-5'>測試</b>簡介

    表面污染及其檢測方法

    表面潔凈度會極大的影響后續半導體工藝及產品的合格率。在所有產額損失中,高達50%是源自于表面污染。 能夠導致器件電氣性能或器件制造過
    的頭像 發表于 11-21 16:33 ?1389次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b>表面污染及其檢測<b class='flag-5'>方法</b>

    是德科技發布3kV高壓測試系統

    是德科技近日推出了全新的4881HV高壓測試系統,進一步豐富了其半導體測試產品線。
    的頭像 發表于 10-14 17:03 ?733次閱讀