完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>
AD807可提供四種接收器功能:數(shù)據(jù)量化、信號電平檢測、時鐘恢復(fù)和數(shù)據(jù)重定時,適用于155 Mbps NRZ數(shù)據(jù)。該器件連同PIN二極管/前置放大器組合,可以用于高度集成、低成本、低功耗SONET OC-3或SDH STM-1光纖接收器。???????????????????????????????????
當(dāng)輸入信號電平降至用戶可調(diào)閾值以下時,接收器前端信號電平檢測電路會予以提示。該閾值通過一個外部電阻設(shè)置。信號電平檢測電路的3 dB光學(xué)遲滯可防止信號電平檢測輸出顫振。
PLL具有經(jīng)工廠調(diào)整的VCO中心頻率和頻率采集控制環(huán)路,二者配合可保證頻率采集無假鎖。這樣便無需依賴晶振或SAW濾波器等外部器件來協(xié)助頻率采集。
AD807利用兩個控制環(huán)路采集輸入數(shù)據(jù)的頻率和相位鎖定,無需外部控制。首先由頻率采集控制環(huán)路采集輸入數(shù)據(jù)的頻率,無需前同步碼便可采集到隨機或加擾數(shù)據(jù)的頻率鎖定。在鎖頻狀態(tài),頻率誤差為0,鑒頻器無進一步影響。然后,相位采集控制環(huán)路開始工作,確保輸出相位跟蹤輸入相位。所用鑒相器已取得專利,幾乎可消除AD807整個器件的碼抖動。
VCO采用環(huán)形振蕩器結(jié)構(gòu)以及低噪聲專利設(shè)計技術(shù)。抖動為2.0°(均方根)。正是采用完全差分信號結(jié)構(gòu),電源抑制比電路,以及使IC不受外來信號干擾的介質(zhì)隔離工藝才得以實現(xiàn)低抖動特性。該器件可承受數(shù)百毫伏的電源噪聲,而抖動性能則不受影響。
環(huán)路阻尼由阻尼系數(shù)電容的值決定,用戶通過選擇該電容設(shè)置PLL的抖動峰值和采集時間。當(dāng)阻尼系數(shù)為5或更大時,可輕松滿足CCITT G.958 A型抖動傳遞要求。
器件設(shè)計可保證在無輸入數(shù)據(jù)轉(zhuǎn)換時,時鐘輸出頻率的漂移小于20%。將阻尼系數(shù)電容CD短路,可使時鐘輸出頻率變?yōu)閂CO中心頻率。
AD807采用+5 V或–5.2 V單電源供電,功耗為140 mW。