女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

AD9523-1 低抖動時鐘發生器,提供14路LVPECL/LVDS/HSTL輸出或29路LVCMOS輸出

數據:

優勢和特點

  • 輸出頻率范圍:<1 MHz至1 GHz
  • 啟動頻率精度:<±100 ppm(由VCXO參考精度決定)
  • 零延遲操作
    輸入至輸出邊沿時序:<150 ps
  • 兩個VCO分頻器
  • 14 路輸出:可配置為LVPECL、LVDS、HSTL和LVCMOS
  • 14 個具有零抖動可調延遲的專用輸出分頻器
  • 可調延遲:63個分辨率步進,步長等于VCO輸出分頻器的?周期
  • 輸出間偏斜:<50 ps
  • 針對奇數分頻器設置提供占空比校正
  • 上電時所有輸出自動同步
  • 絕對輸出抖動:<150 fs(122.88 MHz時) 積分范圍:12 kHz至20 MHz
  • 欲了解更多特性,請參考數據手冊

產品詳情

AD9523-1提供低功耗、多路輸出時鐘分配功能,具有低抖動性能,還配有片內PLL、VCO和兩個VCO分頻器。片內VCO的調諧頻率范圍為2.94 GHz至3.1 GHz。

AD9523-1旨在滿足長期演進(LTE)和多載波GSM基站設計的時鐘要求。它依靠外部VCXO清除參考抖動,以滿足嚴格的低相位噪聲要求,從而獲得可接受的數據轉換器信噪比(SNR)性能。

輸入接收器、振蕩器和零延遲接收器支持單端和差分兩種操作。當連接到恢復的系統參考時鐘和VCXO時,器件產生1 MHz至1 GHz范圍內的14路低噪聲輸出,以及一路來自輸入PLL (PLL1)的專用緩沖輸出。一路時鐘輸出相對于另一路時鐘輸出的頻率和相位可通過分頻器相位選擇功能改變,該功能用作無抖動的時序粗調,其調整增量相當于VCO輸出信號的半個周期。

通過串行接口可以對封裝內EEPROM進行編程,以存儲用于上電和芯片復位的用戶定義寄存器設置。


應用
- LTE 和多載波GSM基站
- 無線和寬帶基礎設施
- 醫療儀器
- 為高速ADC、DAC、DDS、DDC、DUC、MxFE提供時鐘
- 低抖動、低相位噪聲時鐘分配
- SONET、10Ge、10G FC和其它10 Gbps協議的時鐘產生和轉換
- 前向糾錯(G.710)
- 高性能無線收發器
- 自動測試設備(ATE)和高性能儀器儀表

方框圖





技術文檔

數據手冊(1)
元器件購買 AD9523-1 相關庫存

相關閱讀