女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

新思科技設計平臺 支持臺積電先進的SoIC芯片堆疊技術

電子工程師 ? 來源:YXQ ? 2019-05-18 11:28 ? 次閱讀

對全新芯片堆疊技術的全面支持確保實現最高性能的3D-IC解決方案

解決方案包括多裸晶芯片版圖設計實現、寄生參數提取和時序分析,以及物理驗證

幫助早期合作伙伴加速高度集成的新一代產品投放市場

新思科技(Synopsys, Inc. 納斯達克股票代碼:SNPS)近日宣布,新思科技設計平臺已通過臺積電(TSMC)最新系統整合單晶片(TSMC-SoIC?)3D芯片堆疊技術認證。該平臺將全面支持這一技術,并與高度靈活的設計參考流程相結合,可立即為用戶部署高性能、高連接性的多裸晶芯片技術解決方案,涵蓋移動計算、網絡通信、消費和汽車電子等多種應用。

以新思科技設計實現和signoff解決方案為中心,高容量設計參考方法包括先進的電介質通孔(TDV)建模、多裸晶芯片版圖繪制、物理布局規劃和實現、寄生參數提取和時序分析,以及高度可擴展的物理驗證。

新思科技設計平臺

支持臺積電先進的SoIC芯片堆疊技術

其主要產品和功能包括:

●IC Compiler? II布局布線:用于高度復雜的多裸晶芯片IC(集成電路)的高效設計繪制和靈活規劃。高質量的布線支持包括硅通孔(TSV)、TDV,凸塊(Bump)和再分布引線層(RDL)連接解決方案。

●PrimeTime?時序signoff:全系統靜態時序分析,支持多裸晶芯片靜態時序分析(STA)。

●StarRC?提取signoff:3D-IC設計方法包含先進功能,可處理多裸晶芯片寄生參數交互以及新的TDV和TSV建模。

●IC Validator物理signoff:DRC和LVS驗證,包括對SoIC跨裸晶芯片接口DRC/LVS檢查的支持。

“系統帶寬不斷提高,加上日益增加的復雜性需要我們拿出新的創新方案。因此,臺積電再次以全新的3D集成技術和極高的實現效率,幫助用戶將高度差異化的產品推向市場。我們一直保持與新思科技的良好合作,由此打造出以臺積電創新SoIC先進芯片堆疊技術為支撐的可擴展的設計方法。我們期待雙方用戶都能從這些先進的技術和服務中受益,真正實現系統級封裝?!?/p>

——Suk Lee

臺積電設計基礎架構市場部高級總監

“與臺積電最新合作成果有望在系統規模和系統有效性能方面取得突破性進展。新思科技數字設計平臺和共同開發出的相關方法學將幫助設計人員在部署新一代多裸晶芯片解決方案時更有把握地滿足時間進度要求?!?/p>

——Sassine Ghazi

新思科技芯片設計事業部聯席總經理

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 臺積電
    +關注

    關注

    44

    文章

    5738

    瀏覽量

    168928
  • 新思科技
    +關注

    關注

    5

    文章

    853

    瀏覽量

    51197

原文標題:新思科技設計平臺通過臺積電創新SoIC芯片堆疊技術認證

文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    思科技攜手公司開啟埃米級設計時代

    思科技近日宣布持續深化與公司的合作,為公司的先進工藝和
    的頭像 發表于 05-27 17:00 ?384次閱讀

    最大先進封裝廠AP8進機

    。改造完成后AP8 廠將是目前最大的先進封裝廠,面積約是此前 AP5 廠的四倍,無塵室面積達 10 萬平方米。
    的頭像 發表于 04-07 17:48 ?1046次閱讀

    加速美國先進制程落地

    制程技術方面一直處于行業領先地位,此次在美國建設第三廠,無疑將加速其先進制程技術在當地的落地。魏哲家透露,按照
    的頭像 發表于 02-14 09:58 ?363次閱讀

    擴大先進封裝設施,南科等地將增建新廠

    為了滿足市場上對先進封裝技術的強勁需求,正在加速推進其CoWoS(Chip-on-Wafer-on-Substrate)等
    的頭像 發表于 01-23 10:18 ?420次閱讀

    美國芯片量產!臺灣對先進制程放行?

    來源:半導體前線 在美國廠的4nm芯片已經開始量產,而中國臺灣也有意不再對臺
    的頭像 發表于 01-14 10:53 ?459次閱讀

    4nm芯片量產

    據臺灣《聯合報》的消息,美國商務部長雷蒙多近日對英國路透社透露,最近幾周已開始在美國亞利桑那州廠為美國客戶生產先進的4納米芯片。雷蒙多
    的頭像 發表于 01-13 15:18 ?703次閱讀

    消息稱完成CPO與先進封裝技術整合,預計明年有望送樣

    計算(HPC)或ASIC等AI芯片整合。 值得注意的是,由于CPO模組當中封裝程序相當復雜及良率仍偏低,未來CPO當中的部分OE(光學引擎)封裝訂單亦有可能從分出到其他封測廠。
    的頭像 發表于 12-31 11:15 ?387次閱讀

    CoWoS封裝A1技術介紹

    進步,先進封裝行業的未來非?;钴S。簡要回顧一下,目前有四大類先進封裝。 3D = 有源硅堆疊在有源硅上——最著名的形式是利用
    的頭像 發表于 12-21 15:33 ?2266次閱讀
    <b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>CoWoS封裝A1<b class='flag-5'>技術</b>介紹

    先進封裝產能加速擴張

    作為晶圓代工領域的領頭羊,正加速其產能擴張步伐,以應對日益增長的人工智能市場需求。據摩根士丹利最新發布的投資報告“高資本支出與持續性的成長”顯示,
    的頭像 發表于 09-27 16:45 ?793次閱讀

    CoWoS產能將提升4倍

    在近日于臺灣舉行的SEMICON Taiwan 2024國際半導體展會上,展示了其在先進封裝技術領域的雄心壯志。據
    的頭像 發表于 09-06 17:20 ?906次閱讀

    布局FOPLP技術,推動芯片封裝新變革

    近日,業界傳來重要消息,已正式組建專注于扇出型面板級封裝(FOPLP)的團隊,并規劃建立小型試產線(mini line),標志著這家全球領先的半導體制造企業在芯片封裝
    的頭像 發表于 07-16 16:51 ?1232次閱讀

    SoIC技術助力蘋果M5芯片,預計2025年量產

    在半導體行業的最新動態中,再次展示了其在制程技術和封裝技術方面的領先地位。本周,
    的頭像 發表于 07-16 10:28 ?1330次閱讀

    SoIC封裝技術再獲蘋果青睞,2025年或迎量產新篇章

    在半導體行業的持續演進與技術創新浪潮中,再次成為焦點。據業界最新消息透露,其先進的封裝技術
    的頭像 發表于 07-05 10:41 ?1000次閱讀

    探索先進芯片封裝技術:矩形基板引領創新

    在全球半導體產業日新月異的今天,(TSMC)再次站在了技術革新的前沿。據外媒最新報道,這家全球知名的芯片制造商正在研究一種新的
    的頭像 發表于 06-24 10:54 ?1009次閱讀

    加速先進封裝產能建設應對AI芯片需求

    隨著英偉達、AMD等大廠AI芯片熱銷,先進封裝產能成為市場緊俏資源。據悉,南科嘉義園區的CoWoS新廠已進入環差審查階段,并開始采購設
    的頭像 發表于 06-13 09:38 ?702次閱讀