女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

揭秘Intel 10nm工藝,晶體管密度是三星10nm工藝的兩倍

半導(dǎo)體動態(tài) ? 來源:網(wǎng)絡(luò)整理 ? 作者:工程師吳畏 ? 2018-06-15 15:53 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作為科技行業(yè)著名的“牙膏廠”,英特爾一直走在所有廠商前面。因為它的10nm制程已經(jīng)跳票三年之久,每當(dāng)一款新的處理器發(fā)布,眾人翹首以待10nm的到來,可英特爾還是給用戶潑冷水,繼續(xù)跳票10nm工藝。

對于很多用戶而言,都在疑問為何英特爾一直跳票10nm呢?因為相比起同期的臺積電、三星等廠商,10nm工藝早已經(jīng)量產(chǎn)上市,并已推出蘋果A11、Exynos 9810等芯片,而作為PC領(lǐng)域中的大哥人物,為何英特爾跟不上潮流的發(fā)展呢?而今天,外媒TechInsight就給出了一份滿意的答復(fù)。

目前,Intel 10nm處理器已經(jīng)小批量出貨,已知產(chǎn)品只有一款低壓低功耗的Core i3-8121U,由聯(lián)想IdeaPad 330筆記本首發(fā)。

TechInsight分析了這顆處理器,獲得了一些驚人的發(fā)現(xiàn),直接證實了Intel新工藝的先進性。

分析發(fā)現(xiàn),Intel 10nm工藝使用了第三代FinFET立體晶體管技術(shù),晶體管密度達到了每平方毫米1.008億個(符合官方宣稱),是目前14nm的足足2.7倍!

作為對比,三星10nm工藝晶體管密度不過每平方毫米5510萬個,僅相當(dāng)于Intel的一半多,7nm則是每平方毫米1.0123億個,勉強高過Intel 10nm。

至于臺積電、GF兩家的7nm,晶體管密度比三星還要低一些。

換言之,僅晶體管集成度而言,Intel 10nm的確和對手的7nm站在同一檔次上,甚至還要更好!

另外,Intel 10nm的最小柵極間距(Gate Pitch)從70nm縮小到54nm,最小金屬間距(Metal Pitch)從52nm縮小到36nm,同樣遠勝對手。

事實上與現(xiàn)有其他10nm以及未來的7nm相比,Intel 10nm擁有最好的間距縮小指標。

Intel 10nm的其他亮點還有:

-BEOL后端工藝中首次使用了金屬銅、釕(Ru),后者是一種貴金屬
-BEOL后端和接觸位上首次使用自對齊曝光方案(self-aligned patterning scheme)
-6.2-Track高密度庫實現(xiàn)超級縮放(Hyperscaling)
-Cell級別的COAG(Contact on active gate)技術(shù)

當(dāng)然了,技術(shù)指標再先進,最終也要轉(zhuǎn)換成有競爭力的產(chǎn)品才算數(shù)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 三星電子
    +關(guān)注

    關(guān)注

    34

    文章

    15888

    瀏覽量

    182340
  • intel
    +關(guān)注

    關(guān)注

    19

    文章

    3495

    瀏覽量

    188416
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    10018

    瀏覽量

    141594
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    三星代工大變革:2nm全力沖刺,1.4nm量產(chǎn)延遲至2029年

    在全球半導(dǎo)體代工領(lǐng)域的激烈競爭中,三星電子的戰(zhàn)略動向一直備受矚目。近期,有消息傳出,三星代工業(yè)務(wù)在制程技術(shù)推進方面做出重大調(diào)整,原本計劃于2027年量產(chǎn)的1.4nm制程工藝,將推遲至2
    的頭像 發(fā)表于 07-03 15:56 ?210次閱讀

    下一代高速芯片晶體管解制造問題解決了!

    10埃)開始一直使用到A7代。 從這些外壁叉片晶體管的量產(chǎn)中獲得的知識可能有助于下一代互補場效應(yīng)晶體管(CFET)的生產(chǎn)。 目前,領(lǐng)先的芯片制造商——英特爾、臺積電和三星——正在利用
    發(fā)表于 06-20 10:40

    無結(jié)場效應(yīng)晶體管器件結(jié)構(gòu)與工藝

    現(xiàn)有的晶體管都是基于 PN 結(jié)或肖特基勢壘結(jié)而構(gòu)建的。在未來的幾年里,隨著CMOS制造技術(shù)的進步,器件的溝道長度將小于 10nm。在這么短的距離內(nèi),為使器件能夠工作,將采用非常高的摻雜濃度梯度。
    的頭像 發(fā)表于 06-18 11:43 ?281次閱讀
    無結(jié)場效應(yīng)<b class='flag-5'>晶體管</b>器件結(jié)構(gòu)與<b class='flag-5'>工藝</b>

    三星在4nm邏輯芯片上實現(xiàn)40%以上的測試良率

    較為激進的技術(shù)路線,以挽回局面。 4 月 18 日消息,據(jù)韓媒《ChosunBiz》當(dāng)?shù)貢r間 16 日報道,三星電子在其 4nm 制程 HBM4 內(nèi)存邏輯芯片的初步測試生產(chǎn)中取得了40% 的良率,這高于
    發(fā)表于 04-18 10:52

    千億美元打水漂,傳三星取消1.4nm晶圓代工工藝

    電子發(fā)燒友網(wǎng)綜合報道?據(jù)多方消息來源推測,三星電子可能取消原計劃于?2027?年量產(chǎn)的?1.4nm(FS1.4)晶圓代工工藝三星在?“Samsung?Foundry?Forum?20
    的頭像 發(fā)表于 03-23 11:17 ?1373次閱讀

    千億美元打水漂,傳三星取消1.4nm晶圓代工工藝?

    電子發(fā)燒友網(wǎng)綜合報道 據(jù)多方消息來源推測,三星電子可能取消原計劃于 2027 年量產(chǎn)的 1.4nm(FS1.4)晶圓代工工藝三星在 “Samsung Foundry Forum 20
    的頭像 發(fā)表于 03-22 00:02 ?1895次閱讀

    三星已量產(chǎn)第四代4nm芯片

    據(jù)外媒曝料稱三星已量產(chǎn)第四代4nm芯片。報道中稱三星自從2021年首次量產(chǎn)4nm芯片以來,每年都在改進技術(shù)。三星現(xiàn)在使用的是其最新的第四代4
    的頭像 發(fā)表于 03-12 16:07 ?1.2w次閱讀

    英特爾18A與臺積電N2工藝各有千秋

    TechInsights分析,臺積電N2工藝晶體管密度方面表現(xiàn)突出,其高密度(HD)標準單元的晶體管
    的頭像 發(fā)表于 02-17 13:52 ?499次閱讀

    三星電子否認1b DRAM重新設(shè)計報道

    據(jù)報道,三星電子已正式否認了有關(guān)其將重新設(shè)計第五代10nm級DRAM(即1b DRAM)的傳聞。這一否認引發(fā)了業(yè)界對三星電子內(nèi)存產(chǎn)品策略的新一輪關(guān)注。 此前有報道指出,三星電子為應(yīng)對其
    的頭像 發(fā)表于 01-23 15:05 ?573次閱讀

    三星否認重新設(shè)計1b DRAM

    據(jù)DigiTimes報道,三星電子對重新設(shè)計其第五代10nm級DRAM(1b DRAM)的報道予以否認。 此前,ETNews曾有報道稱,三星電子內(nèi)部為解決12nm級DRAM內(nèi)存產(chǎn)品面臨
    的頭像 發(fā)表于 01-23 10:04 ?967次閱讀

    三星重啟1b nm DRAM設(shè)計,應(yīng)對良率與性能挑戰(zhàn)

    近日,據(jù)韓媒最新報道,三星電子在面對其12nm級DRAM內(nèi)存產(chǎn)品的良率和性能雙重困境時,已于2024年底作出了重要決策。為了改善現(xiàn)狀,三星決定在優(yōu)化現(xiàn)有1b nm
    的頭像 發(fā)表于 01-22 14:04 ?838次閱讀

    創(chuàng)飛芯90nm BCD工藝OTP IP模塊規(guī)模量產(chǎn)

    實現(xiàn)了量產(chǎn)。90nm BCD 工藝將高密度低壓邏輯晶體管與經(jīng)過優(yōu)化的高壓晶體管相結(jié)合,創(chuàng)飛芯 OTP 技術(shù)的加入,使 90
    的頭像 發(fā)表于 01-20 17:27 ?929次閱讀

    臺積電分享 2nm 工藝深入細節(jié):功耗降低 35% 或性能提升15%!

    下),同時其晶體管密度是上一代3nm制程的1.15。這些顯著優(yōu)勢主要得益于臺積電的全柵極(Gate-All-Around, GAA)納米片晶體管
    的頭像 發(fā)表于 12-16 09:57 ?811次閱讀
    臺積電分享 2<b class='flag-5'>nm</b> <b class='flag-5'>工藝</b>深入細節(jié):功耗降低 35% 或性能提升15%!

    三星電子:18FDS將成為物聯(lián)網(wǎng)和MCU領(lǐng)域的重要工藝

    電子發(fā)燒友網(wǎng)報道(文/吳子鵬)今年上半年,三星在FD-SOI工藝上面再進一步。3月份,意法半導(dǎo)體(STMicroelectronics)宣布與三星聯(lián)合推出18nm FD-SOI
    發(fā)表于 10-23 11:53 ?631次閱讀
    <b class='flag-5'>三星</b>電子:18FDS將成為物聯(lián)網(wǎng)和MCU領(lǐng)域的重要<b class='flag-5'>工藝</b>

    三星電子計劃在2026年推出最后一代10nm工藝1d nm

    三星電子在最新的內(nèi)存產(chǎn)品路線圖中透露了未來幾年的技術(shù)布局。據(jù)透露,三星計劃在2024年率先推出基于1c nm制程的DDR內(nèi)存,該制程將支持高達32Gb的顆粒容量,標志著內(nèi)存性能與密度
    的頭像 發(fā)表于 09-09 17:45 ?905次閱讀