女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

XC7VX690T板卡設計原理圖:270-VC709E基于FMC接口的Virtex7 XC7VX690T PCIeX8 接口卡

何艷艷 ? 來源:hexiaoyan2020 ? 作者:hexiaoyan2020 ? 2023-08-17 11:12 ? 次閱讀

VC709E 基于FMC接口的Virtex7 XC7VX690T PCIeX8 接口卡

一、板卡概述

本板卡基于Xilinx公司的FPGA XC7VX690T-FFG1761 芯片,支持PCIeX8、兩組 64bit DDR3容量8GByte,HPC的FMC連接器,板卡支持各種FMC子卡擴展。軟件支持windows,Linux操作系統。

二、功能和技術指標:

pYYBAGMJtWqAThGdAABhjE4eGDQ923.gif

wKgZomTdjy6AZNXOAAIPYxAY_II626.png

板卡功能

參數內容

處理器

XC7V690T-2FFG1761I

板卡標準

PCI EXPRESS CARD SPECIFICATION, REV. 1.1

電氣規范

PCIe包括2.0、3.0版本

FMC規范

FMC ANSI/VITA 57.1 – 2008 ,ASP-134486-01

HPC中LA,HA,HB全部接口和DP0~DP7 8路高速接口

板載緩存

兩組DDR3 每組容量2GB,64bit @800MHz

加載Flash

BPI Flash 128Mbyte, PC28F00AG18FE

高速接口

1路QSFP+ @4X10Gbps, 1路SFP+ @10Gbps

PCIe X8

低速接口

12路 IO 1.8V IO

板卡尺寸

板卡重量

(含散熱片)

板卡供電

+12V@5A

板卡功耗

50W

工作溫度

Industrial -20℃到+70℃

三、接口測試軟件:

板卡功能

參數內容

主處理器

XC7V690T-2FFG1761I

軟件版本

Vivado 2017.4

編程語言

Verilog

板卡接口測試程序

DDR測試、光纖測試、PCIe IO模式測試

板卡接口應用程序

PCIe V3.0 XDMA 測試FPGA程序,

Windows 7,Linux驅動程序

板載FMC測試程序

根據子卡型號提供對應的測試接口程序

四、應用領域

軟件無線電處理平臺

圖形圖像硬件加速器

Net FPGA

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 原理圖
    +關注

    關注

    1322

    文章

    6411

    瀏覽量

    239135
  • 連接器
    +關注

    關注

    99

    文章

    15222

    瀏覽量

    139292
  • 接口
    +關注

    關注

    33

    文章

    8941

    瀏覽量

    153197
  • Xilinx
    +關注

    關注

    73

    文章

    2182

    瀏覽量

    124342
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    全國產V7-690T FPGA核心板/算法驗證板設計

    配JFM7VX690、SMQ7VX690TXC7VX690T DDR3:兩組獨立64bit寬,容量4Gbyte,速率1600MT/s 兩個FMC+ 連接器,共80路GTH、68對LV
    發表于 04-09 11:25

    DAC38J82讀取DAC的config100~config107寄存器報fifo is empty錯誤怎么解決?

    DAC使用DAC38J82,FPGA使用Xilinx XC7VX690T。 DAC設置為dual dac,LMF配置的是841,DAC與FPGA有8條LANE連接在一起 dacclk為
    發表于 12-25 07:01

    高速圖像采集設計方案:204-基于Xilinx Virtex-6 XC6VLX240T 和TI DSP TMS320C6678的信號處理板

    板卡由我公司自主研發,基于VPX架構,主體芯片為兩片 TI DSP TMS320C6678,兩片Virtex-6 XC6VLX240T-ff1156 FPGA,1個RapidIO Switch。FPGA連接
    的頭像 發表于 12-19 11:09 ?713次閱讀
    高速圖像采集<b class='flag-5'>卡</b>設計方案:204-基于Xilinx <b class='flag-5'>Virtex</b>-6 <b class='flag-5'>XC6VLX240T</b> 和TI DSP TMS320C6678的信號處理板

    FMC設計方案:202-基于TI DSP TMS320C6678、Xilinx K7 FPGA XC7K325T的高速數據處理核心板

    AD FMC , FMC , FMC模塊 , X
    的頭像 發表于 12-16 16:02 ?1010次閱讀
    <b class='flag-5'>FMC</b>子<b class='flag-5'>卡</b>設計方案:202-基于TI DSP TMS320C6678、Xilinx K<b class='flag-5'>7</b> FPGA <b class='flag-5'>XC7K325T</b>的高速數據處理核心板

    XC7VX690T FPGA 接收ADC12J4000數據,FPGA端GTH端口收不到數據是怎么回事?

    XC7VX690TFPGA接收ADC12J4000數據,模式DDC BYPASS模式,SYNC一直是低,但FPGA端 GTH端口收不到K28.5,采樣率3.2G3.6G4.0G都試過,還是收不到。這是怎么回事? SYSREF=15.625M
    發表于 12-12 06:58

    6U CPCI板卡設計方案:8-基于雙TMS320C6678 + XC7K420T的6U CPCI Express高速數據處理平臺

    C6678 , C6678板卡 , C6678圖像處理板 , 高速數據處理平臺 , XC7K420T處理板
    的頭像 發表于 12-09 11:15 ?671次閱讀
    6U CPCI<b class='flag-5'>板卡</b>設計方案:<b class='flag-5'>8</b>-基于雙TMS320C6678 + <b class='flag-5'>XC7K420T</b>的6U CPCI Express高速數據處理平臺

    【米爾-Xilinx XC7A100T FPGA開發板試用】測試一

    感謝米爾電子和電子發燒友提供的米爾-Xilinx XC7A100T FPGA開發板。 MYD-J7A100T用的 FPGA 為 XILINX 公司 ARTIX-7 系列的 XC
    發表于 12-08 08:48

    dac38j82 IOUTx為什么沒有波形輸出?

    DAC使用DAC38J82,FPGA使用Xilinx XC7VX690T。 DAC設置為dual dac,LMFS配置的是8212,DAC與FPGA有8條LANE連接在一起 dacclk為
    發表于 12-06 07:19

    XC7A100T板卡設計原理圖:297-基于XC7A100T的PCIe千兆電口以太網收發卡

    XCVU13P , 光電脈沖采集處理 , 模擬計算板卡 , 千兆電口以太網收發卡 , XC7A100T板卡
    的頭像 發表于 12-02 18:19 ?778次閱讀
    <b class='flag-5'>XC7A100T</b><b class='flag-5'>板卡</b>設計<b class='flag-5'>原理圖</b>:297-基于<b class='flag-5'>XC7A100T</b>的PCIe千兆電口以太網收發卡

    模擬計算板卡設計方案:429-基于XC7Z035+ADS5474的2路400Msps AD 光電脈沖采集處理

    模擬計算板卡 , XC7Z035板卡 , ADS5474處理板 , 光電脈沖采集處理
    的頭像 發表于 11-27 10:04 ?657次閱讀
    模擬計算<b class='flag-5'>板卡</b>設計方案:429-基于<b class='flag-5'>XC7</b>Z035+ADS5474的2路400Msps AD 光電脈沖采集處理<b class='flag-5'>卡</b>

    ADC12DL3200的測試模式下數據采集不正確的原因?怎么處理?

    0xh00 0x06C 0xh01 當ADC處于測試模式時,ADC會發送固定的Pattern值,但其中一組信號無論我怎么調節IDELAY的Tap值都無法實現數據正確采集,使用的FPGA是XC7VX690T
    發表于 11-13 07:38

    【米爾-Xilinx XC7A100T FPGA開發板試用】+01.開箱(zmj)

    成了XC7A100T-2FGG484I、DDR3、EEPROM、QSPI FLASH、DC-DC電源管理等電路。 【板卡資源框架示意 【板卡
    發表于 11-12 15:45

    基于DSP TMS320C6678+FPGA XC7V690T的6U VPX信號處理

    XC7V690T-2FFG1761I作為主處理器,Xilinx 的Aritex XC7A200T作為輔助處理器。XC7A200T負責管理板卡的上電時序,時鐘配置,系統及模塊復位,程序
    的頭像 發表于 11-08 16:38 ?877次閱讀
    基于DSP TMS320C6678+FPGA <b class='flag-5'>XC7V690T</b>的6U VPX信號處理<b class='flag-5'>卡</b>

    基于6U VPX XCVU9P+XCZU7EV的雙FMC信號處理板卡

    板卡基于6U VPX標準結構,包含一個XCVU9P 高性能FPGA,一片XCZU7EV FPGA,用于 IO擴展接口,雙路HPC FMC擴展高速AD、DA、光纖
    的頭像 發表于 11-07 11:50 ?1301次閱讀
    基于6U VPX XCVU9P+XCZU<b class='flag-5'>7</b>EV的雙<b class='flag-5'>FMC</b>信號處理<b class='flag-5'>板卡</b>

    圖形圖像硬件加速器設計原理圖270-VC709E 基于FMC接口Virtex7 XC7VX690T PCIeX8 接口卡

    板卡基于Xilinx公司的FPGA?XC7VX690T-FFG1761?芯片,支持PCIeX8、兩組?64bit?DDR3容量8GByte,HPC的
    的頭像 發表于 08-06 10:16 ?826次閱讀
    圖形圖像硬件加速器<b class='flag-5'>卡</b>設計<b class='flag-5'>原理圖</b>:<b class='flag-5'>270-VC709E</b> 基于<b class='flag-5'>FMC</b><b class='flag-5'>接口</b>的<b class='flag-5'>Virtex7</b> <b class='flag-5'>XC7VX690T</b> <b class='flag-5'>PCIeX8</b> <b class='flag-5'>接口卡</b>