女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Cadence定制設計遷移流程加快臺積電N3E和N2工藝技術的采用速度

Cadence楷登 ? 來源:Cadence楷登 ? 2023-05-06 15:02 ? 次閱讀

內容提要:

Cadence Virtuoso Design Platform 助力 IC 設計自動遷移到臺積電的最新工藝技術

新的生成式設計技術可將設計遷移時間縮短 2.5 倍

相應的 PDK 支持節點到節點設計和版圖的輕松遷移

楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布推出基于 Cadence Virtuoso Design Platform 的節點到節點設計遷移流程,能兼容所有的臺積電先進節點,包括最新的 N3E 和 N2 工藝技術。這一新的生成式設計遷移流程由 Cadence 和臺積電共同開發,旨在實現定制和模擬 IC 設計在臺積電工藝技術之間的自動遷移。與人工遷移相比,已使用該流程的客戶成功地將遷移時間縮短了 2.5 倍。

Virtuoso Design Platform 可自動將原理圖單元、參數、引腳和連線從一個臺積電工藝節點遷移到另一個工藝節點。之后,Virtuoso ADE Product Suite仿真和電路優化環境對新原理圖進行調整和優化,確保設計達到所有要求的規格和測量結果。

得益于采用模板的 Virtuoso Layout Suite 生成式設計技術、Virtuoso Design Platform 的臺積電模擬映射和布線技術,Cadence 和臺積電的客戶可以自動識別和提取現有版圖中的器件組,并將其應用于新版圖中的相似組。

“隨著應用需求的增長,許多客戶希望將傳統的集成電路設計遷移到我們更先進的節點,例如 N3E 和 N2,以充分利用臺積電最新技術的更高性能和更低功耗,”臺積電設計基礎設施管理部負責人 Dan Kochpatcharin表示,“我們與 Cadence 持續合作,對 PDK 和方法進行改進,簡化和加快了設計遷移過程,最終縮短上市時間?!?/p>

“通過與臺積電的最新合作,雙方的共同客戶可以受益于我們的先進技術,使定制/模擬設計遷移變得更簡單、更省時,”Cadence 公司高級副總裁兼定制 IC、IC 封裝、PCB 和系統分析事業部總經理 Tom Beckley說道,“Virtuoso Design Platform 的節點到節點生成式設計遷移技術可以將復雜的集成電路設計在節點之間的遷移用時縮短數周,這在競爭激烈的芯片設計市場中至關重要?!?/p>

Cadence Virtuoso Design Platform 支持 Cadence 智能系統設計(Intelligent System Design)戰略,助力實現系統級芯片(SoC)的卓越設計。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 臺積電
    +關注

    關注

    44

    文章

    5734

    瀏覽量

    168690
  • IC設計
    +關注

    關注

    38

    文章

    1345

    瀏覽量

    105127
  • Cadence
    +關注

    關注

    65

    文章

    954

    瀏覽量

    143671

原文標題:Cadence 定制設計遷移流程加快臺積電 N3E 和 N2 工藝技術的采用速度

文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    西門子與合作推動半導體設計與集成創新 包括N3P N3C A14技術

    西門子和在現有 N3P 設計解決方案的基礎上,進一步推進針對臺
    發表于 05-07 11:37 ?100次閱讀

    AMD實現首個基于N2制程的硅片里程碑

    基于先進2nm(N2)制程技術的高性能計算產品。這彰顯了AMD與
    的頭像 發表于 05-06 14:46 ?113次閱讀
    AMD實現首個基于<b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b><b class='flag-5'>N2</b>制程的硅片里程碑

    英特爾18A與N2工藝各有千秋

    TechInsights分析,N2工藝在晶體管密度方面表現突出,其高密度(HD)標準單元的晶體管密度高達313MTr/mm2,遠超英特
    的頭像 發表于 02-17 13:52 ?374次閱讀

    蘋果M5芯片量產,采用N3P制程工藝

    工藝——N3P。與前代工藝相比,N3P在性能上實現了約5%的提升,同時在功耗方面降低了5%至10%。這一顯著的進步意味著,搭載M5芯片的設備將能夠提供更強大的處理能力,同時擁有更出色的
    的頭像 發表于 02-06 14:17 ?509次閱讀

    設立2nm試產線

    設立2nm試產線 已開始在新竹寶山晶圓廠
    的頭像 發表于 01-02 15:50 ?725次閱讀

    2nm工藝將量產,蘋果iPhone成首批受益者

    。然而,最新的供應鏈消息卻透露了一個不同的方向。據悉,A19系列芯片將采用的第三代3nm工藝
    的頭像 發表于 12-26 11:22 ?593次閱讀

    2納米制程技術細節公布:性能功耗雙提升

    在近日于舊金山舉行的IEEE國際電子器件會議(IEDM)上,全球領先的晶圓代工企業揭曉了其備受期待的2納米(N2)制程
    的頭像 發表于 12-19 10:28 ?616次閱讀

    2nm制成細節公布:性能提升15%,功耗降低35%

    12月17日消息,在于舊金山舉行的 IEEE 國際電子器件會議 (IEDM) 上,全球晶圓代工巨頭公布了其備受矚目的2納米(N2)制程
    的頭像 發表于 12-18 16:15 ?483次閱讀

    2納米制程技術細節公布

    近日,在舊金山舉辦的IEEE國際電子器件會議(IEDM)上,全球領先的晶圓代工企業揭示了其備受期待的2納米(N2)制程
    的頭像 發表于 12-18 10:35 ?619次閱讀

    分享 2nm 工藝深入細節:功耗降低 35% 或性能提升15%!

    下),同時其晶體管密度是上一代3nm制程的1.15倍。這些顯著優勢主要得益于的全柵極(Gate-All-Around, GAA)納米片晶體管、
    的頭像 發表于 12-16 09:57 ?630次閱讀
    <b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>分享 <b class='flag-5'>2</b>nm <b class='flag-5'>工藝</b>深入細節:功耗降低 35% 或性能提升15%!

    N2安變頻器的應用及參數設置

    詳細介紹N2安變頻器的應用及參數設置
    發表于 11-16 13:44 ?0次下載

    谷歌Tensor G系列芯片代工轉向

    近日,谷歌Tensor G4將成為該公司最后一款由三星代工的手機芯片。從明年的Tensor G5開始,谷歌將選擇作為其新的代工伙伴,并采用
    的頭像 發表于 10-24 09:58 ?689次閱讀

    2nm制程近況佳,N3X、N2P以及A16節點已在規劃中

    聯合首席運營官張曉強進一步指出,2nm制程的研發正處于“非常順利”的狀態:納米片的“轉換效果”已達預定目標中的90%,良率亦超過80%。
    的頭像 發表于 05-24 16:38 ?1106次閱讀

    3nm工藝節點步入正軌,N3P預計2024年下半年量產

    N3P上,公司利用之前的N3E工藝節點進行優化升級,以提升整體能效及晶體管密度。據介紹,N3E工藝節點的良率已達到與5納米成熟
    的頭像 發表于 05-17 14:56 ?1252次閱讀

    N3P工藝新品投產,性能提質、成本減負

    N3E工藝的批量生產預期如期進行,其缺陷密度與2020年量產的N5工藝相當。
    的頭像 發表于 05-17 09:17 ?1604次閱讀