女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何降低PCB互連設計中的RF效應呢?

liuhezhineng ? 來源:PCB電子電路技術 ? 作者:PCB電子電路技術 ? 2023-03-08 17:01 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

導讀:本文將介紹電路板系統的芯片到電路板、PCB板內互連以及PCB與外部器件之間的三類互連設計的各種技巧,包括器件安裝、布線的隔離以及減少引線電感的措施等,以幫助設計師降低PCB互連設計中的RF效應。

電路板系統的互連包括:芯片到電路板、PCB板內互連以及PCB與外部器件之間的三類互連。在RF設計中,互連點處的電磁特性是工程設計面臨的主要問題之一,本文介紹上述三類互連設計的各種技巧,內容涉及器件安裝方法、布線的隔離以及減少引線電感的措施等等。

目前有跡象表明,印刷電路板設計的頻率越來越高。隨著數據速率的不斷增長,數據傳送所要求的帶寬也促使信號頻率上限達到1GHz,甚至更高。這種高頻信號技術雖然遠遠超出毫米波技術范圍(30GHz),但的確也涉及RF和低端微波技術。

RF工程設計方法必須能夠處理在較高頻段處通常會產生的較強電磁場效應。這些電磁場能在相鄰信號線或PCB線上感生信號,導致令人討厭的串擾(干擾及總噪聲),并且會損害系統性能?;負p主要是由阻抗失配造成,對信號產生的影響如加性噪聲和干擾產生的影響一樣。

高回損有兩種負面效應:

1.信號反射回信號源會增加系統噪聲,使接收機更加難以將噪聲和信號區分開來;

2.任何反射信號基本上都會使信號質量降低,因為輸入信號的形狀出現了變化。

盡管由于數字系統只處理1和0信號并具有非常好的容錯性,但是高速脈沖上升時產生的諧波會導致頻率越高信號越弱。盡管前向糾錯技術可以消除一些負面效應,但是系統的部分帶寬用于傳輸冗余數據,從而導致系統性能的降低。一個較好的解決方案是讓RF效應有助于而非有損于信號的完整性。建議數字系統頻率處(通常是較差數據點)的回損總值為-25dB,相當于VSWR為1.1.

PCB設計的目標是更小、更快和成本更低。對于RFPCB而言,高速信號有時會限制PCB設計的小型化。目前,解決串擾問題的主要方法是進行接地層管理,在布線之間進行間隔和降低引線電感(studcapacitance)。降低回損的主要方法是進行阻抗匹配。此方法包括對絕緣材料的有效管理以及對有源信號線和地線進行隔離,尤其在狀態發生跳變的信號線和地之間更要進行間隔。

由于互連點是電路鏈上為薄弱的環節,在RF設計中,互連點處的電磁性質是工程設計面臨的主要問題,要考察每個互連點并解決存在的問題。電路板系統的互連包括芯片到電路板、PCB板內互連以及PCB與外部裝置之間信號輸入/輸出等三類互連。

一、芯片到PCB板間的互連

Pentium IV以及包含大量輸入/輸出互連點的高速芯片已經面世。就芯片本身而言,其性能可靠,并且處理速率已經能夠達到1GHz.在近GHz互連研討會上,令人激動之處在于:處理I/O數量和頻率不斷增長問題的方法已經廣為人知。芯片與PCB互連的主要問題是互連密度太高會導致PCB材料的基本結構成為限制互連密度增長的因素。會議上提出了一個創新的解決方案,即采用芯片內部的本地無線發射器將數據傳送到鄰近的電路板上。無論此方案是否有效,與會人員都非常清楚:就高頻應用而言,IC設計技術已遠遠于PCB設計技術。

二、PCB板內互連

進行高頻PCB設計的技巧和方法如下:

1. 傳輸線拐角要采用45°角,以降低回損(圖1);

2b02bf32-bbdb-11ed-bfe3-dac502259ad0.jpg

圖1:高頻PCB設計的技巧:傳輸拐角采用45°角

2. 要采用絕緣常數值按層次嚴格受控的高性能絕緣電路板。這種方法有利于對絕緣材料與鄰近布線之間的電磁場進行有效管理。

3. 要完善有關高精度蝕刻的PCB設計規范。要考慮規定線寬總誤差為+/-0.0007英寸、對布線形狀的下切(undercut)和橫斷面進行管理并指定布線側壁電鍍條件。對布線(導線)幾何形狀和涂層表面進行總體管理,對解決與微波頻率相關的趨膚效應問題及實現這些規范相當重要。

4. 突出引線存在抽頭電感,要避免使用有引線的組件。高頻環境下,使用表面安裝組件。

5. 對信號過孔而言,要避免在敏感板上使用過孔加工(pth)工藝,因為該工藝會導致過孔處產生引線電感。如一個20層板上的一個過孔用于連接1至3層時,引線電感可影響4到19層。

6. 要提供豐富的接地層。要采用模壓孔將這些接地層連接起來防止3維電磁場對電路板的影響。

7. 要選擇非電解鍍鎳或浸鍍金工藝,不要采用HASL法進行電鍍。這種電鍍表面能為高頻電流提供更好的趨膚效應(圖2)。此外,這種高可焊涂層所需引線較少,有助于減少環境污染。

2b1a46e8-bbdb-11ed-bfe3-dac502259ad0.jpg

圖2:高頻PCB設計的技巧:趨膚效應

8. 阻焊層可防止焊錫膏的流動。但是,由于厚度不確定性和絕緣性能的未知性,整個板表面都覆蓋阻焊材料將會導致微帶設計中的電磁能量的較大變化。一般采用焊壩(solderdam)來作阻焊層。

如果你不熟悉這些方法,可向曾從事過軍用微波電路板設計的經驗豐富的設計工程師咨詢。你還可同他們討論一下你所能承受的價格范圍。例如,采用背面覆銅共面(copper-backedcoplanar)微帶設計比帶狀線設計更為經濟,你可就此同他們進行討論以便得到更好的建議。的工程師可能不習慣考慮成本問題,但是其建議也是相當有幫助的?,F在要盡量對那些不熟悉RF效應、缺乏處理RF效應經驗的年輕工程師進行培養,這將會是一項長期工作。

此外,還可以采用其他解決方案,如改進計算機型,使之具備RF效應處理能力。

三、PCB與外部裝置互連

現在可以認為我們解決了板上以及各個分立組件互連上的所有信號管理問題。那么怎么解決從電路板到連接遠端器件導線的信號輸入/輸出問題呢?同軸電纜技術的創新者TrompeterElectronics公司正致力于解決這個問題,并已經取得一些重要進展(圖3)。 另外,看一下圖4中給出的電磁場。這種情況下,我們管理著微帶到同軸電纜之間的轉換。在同軸電纜中,地線層是環形交織的,并且間隔均勻。在微帶中,接地層在有源線之下。這就引入了某些邊緣效應,需在設計時了解、預測并加以考慮。當然,這種不匹配也會導致回損,必須減小這種不匹配以避免產生噪音和信號干擾。

2b369604-bbdb-11ed-bfe3-dac502259ad0.jpg

2b51ee2c-bbdb-11ed-bfe3-dac502259ad0.jpg

圖3、4:PCB與外部裝置互連技巧

電路板內阻抗問題的管理并不是一個可以忽略的設計問題。阻抗從電路板表層開始,然后通過一個焊點到接頭,終結于同軸電纜處。由于阻抗隨頻率變化,頻率越高,阻抗管理越難。在寬帶上采用更高頻率來傳輸信號的問題看來是設計中面臨的主要問題。


審核編輯:劉清

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4367

    文章

    23485

    瀏覽量

    409531
  • IC設計
    +關注

    關注

    38

    文章

    1358

    瀏覽量

    105740
  • RF
    RF
    +關注

    關注

    65

    文章

    3175

    瀏覽量

    168966
  • 電磁場
    +關注

    關注

    0

    文章

    800

    瀏覽量

    48157
  • 無線發射器
    +關注

    關注

    0

    文章

    11

    瀏覽量

    3207

原文標題:降低PCB互連設計RF效應小技巧

文章出處:【微信號:PCB電子電路技術,微信公眾號:PCB電子電路技術】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    互連層RC延遲的降低方法

    隨著集成電路技術節點的不斷減小以及互連布線密度的急劇增加,互連系統電阻、電容帶來的 RC耦合寄生效應迅速增長,影響了器件的速度。圖2.3比較了不同技術節點下門信號延遲(gate de
    的頭像 發表于 05-23 10:43 ?281次閱讀
    <b class='flag-5'>互連</b>層RC延遲的<b class='flag-5'>降低</b>方法

    PCB互連應力測試與溫度沖擊測試的區別

    在當今復雜且精密的PCB實際應用場景,確保其可靠性至關重要。互連應力測試(IST)與溫度沖擊測試(TC)作為可靠性評估的常用手段,二者在測試對象、原理機制、適配場景以及所遵循的標準規范等維度,都有著極為明顯的區別。
    的頭像 發表于 04-18 10:29 ?331次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>互連</b>應力測試與溫度沖擊測試的區別

    高密度互連:BGA封裝PCB設計要點

    在現代電子設備,PCB芯片封裝技術如同一位精巧的建筑師,在方寸之間搭建起芯片與外部世界的橋梁。捷多邦小編認為,這項技術不僅關乎電子產品的性能,更直接影響著設備的可靠性和成本。 芯片封裝是將裸露
    的頭像 發表于 03-10 15:06 ?359次閱讀

    hdi高密度互連PCB電金適用性

    高密度互連(HDI)PCB因其細線、更緊密的空間和更密集的布線等特點,在現代電子設備得到了廣泛應用。 一、HDI PCB具有以下顯著優勢: 細線和高密度布線:允許更快的電氣連接,同時
    的頭像 發表于 01-10 17:00 ?736次閱讀
    hdi高密度<b class='flag-5'>互連</b><b class='flag-5'>PCB</b>電金適用性

    如何有效應對植保無人機電池出現記憶效應

    導語 在植保無人機的日常使用,電池作為無人機的核心動力源,其性能直接影響到無人機的作業效率和飛行時間。然而,隨著時間的推移,不少植保無人機電池開始出現記憶效應,導致電池容量下降,充電效率降低
    的頭像 發表于 12-20 14:10 ?855次閱讀
    如何有<b class='flag-5'>效應</b>對植保無人機電池出現記憶<b class='flag-5'>效應</b>

    效應管驅動電路設計 如何降低效應管的噪聲

    在設計場效應管驅動電路時,降低效應管的噪聲是至關重要的。以下是一些有效的措施來降低效應管的噪聲: 一、電源噪聲的抑制 選擇穩定的電源 :
    的頭像 發表于 12-09 16:17 ?1307次閱讀

    效應管在 RF 電路的應用

    射頻(RF)電路是電子工程的一個重要分支,它涉及到無線電波的發射、接收和處理。隨著無線通信技術的飛速發展,RF電路的設計和性能要求越來越高。場效應管(FET)因其高頻率響應、低噪聲特
    的頭像 發表于 12-09 16:01 ?914次閱讀

    基板互連的形成

    具有挑戰性的要求。 隨著玻璃芯基板取代有機基板的出現,迄今為止需要基本印刷電路板 (PCB) 技術的各種工藝都進入了新的階段,復雜性顯著提高。本篇討論了基板互連的形成,無論這些互連
    的頭像 發表于 11-27 10:11 ?696次閱讀
    基板<b class='flag-5'>中</b><b class='flag-5'>互連</b>的形成

    集成電路的互連線材料及其發展

    尤其是當電路的特征尺寸越來越小的時候,互連線引起的各種效應是影響電路性能的重要因素。本文闡述了傳統金屬鋁以及合金到現在主流的銅以及正在發展的新型材料———碳納米管作為互連線的優劣,并對新型光
    的頭像 發表于 11-01 11:08 ?2143次閱讀

    PCB常見的15種電路效應,你知道幾種?

    1、吊橋效應:在高密度布線的情況下,當兩條線路之間沒有足夠的空間時,可能出現一種線路懸空于另一條線路上的情況,類似吊橋形狀。吊橋效應通常在PCB設計中出現,特別是在需要布置大量信號線路且空間有限
    的頭像 發表于 10-18 08:02 ?1103次閱讀
    <b class='flag-5'>PCB</b>常見的15種電路<b class='flag-5'>效應</b>,你知道幾種?

    霍爾效應磁場怎么產生的

    在霍爾效應,磁場的產生是外部提供的,而不是由霍爾效應本身產生的。具體來說,磁場通常由外部電源提供的勵磁電流產生。 磁場產生的方式 在霍爾效應實驗
    的頭像 發表于 10-15 09:46 ?1488次閱讀

    PCB設計怎么降低EMC

    PCB(印刷電路板)設計降低電磁兼容性(EMC)問題是一個至關重要的環節。EMC問題主要涉及電磁干擾(EMI)和電磁敏感度(EMS)兩個方面,其中EMI是指設備或系統在其正常工作
    的頭像 發表于 10-09 11:47 ?958次閱讀

    哪些PCB表面處理工藝適合量產

    哪些PCB表面處理工藝適合量產
    的頭像 發表于 09-30 15:52 ?691次閱讀

    通過PCB布局技術降低振鈴

    電子發燒友網站提供《通過PCB布局技術降低振鈴.pdf》資料免費下載
    發表于 08-26 14:26 ?0次下載
    通過<b class='flag-5'>PCB</b>布局技術<b class='flag-5'>降低</b>振鈴

    pcb射頻天線的邊際效應有哪些

    信號。然而,在設計、制造和使用過程PCB射頻天線可能會受到多種邊際效應的影響,這些效應可能會降低天線的性能,甚至導致系統失效。邊際
    的頭像 發表于 07-19 10:01 ?1211次閱讀