女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

淺析高端SerDes集成到FPGA中的挑戰(zhàn)

摩爾學(xué)堂 ? 來源:摩爾學(xué)堂 ? 2023-02-22 13:43 ? 次閱讀

在過去的幾十年里,電子通信行業(yè)一直是 FPGA 市場增長背后的重要推動力,并將繼續(xù)保持下去。這背后的一個主要原因是 FPGA 中內(nèi)置了許多不同的高速接口,以支持各種通信標準/協(xié)議。實現(xiàn)這些標準所涉及的底層輸入-輸出 PHY 技術(shù)是串行器-解串器 (SerDes) 技術(shù)。FPGA 作為一項技術(shù)從一開始就很復(fù)雜且具有挑戰(zhàn)性,甚至在考慮高速接口之前也是如此。

SerDes PHY 設(shè)計本身就很復(fù)雜且具有挑戰(zhàn)性。當這兩者結(jié)合在一起時,實施會變得更加棘手,這通常是將最先進的 SerDes 設(shè)計整合到 FPGA 中的原因。但如果現(xiàn)狀可以改變呢?這是 Alphawave IP 和 Achronix 之間合作努力的目標,其結(jié)果于 10 月在臺積電 OIP 論壇上公布。

將高端 SerDes 集成到 FPGA 中的挑戰(zhàn)

SerDes 和 FPGA 結(jié)構(gòu)之間的相互依賴性可能會給集成芯片帶來布局規(guī)劃挑戰(zhàn)。除了布局挑戰(zhàn)之外,即使結(jié)構(gòu)和 SerDes 之間金屬堆疊選擇的微小差異也可能對這些組件中的任何一個的功率、性能和面積 (PPA) 產(chǎn)生不利影響。

FPGA 必須支持大量線路速率和協(xié)議以及具有不同電氣通道要求的協(xié)議變體。線路速率范圍從 1Gbps 到 112Gbps,使用 NRZ 或 PAM4 信號方案來提供速度性能。這種組合要求給用于模擬的建模帶來了沉重的負擔(dān)。每個線路速率/協(xié)議組合都需要根據(jù)高精度模型在硅前和硅后進行驗證。

成功集成的要求

無論是 SerDes 還是 FPGA 結(jié)構(gòu),都會進行架構(gòu)增強,這將影響 SerDes 與 FPGA 結(jié)構(gòu)的集成。為避免在集成時出現(xiàn)意外,需要盡早討論架構(gòu)并達成一致,以便可以開發(fā)適當?shù)哪M模型進行驗證。過于樂觀的模型會迫使架構(gòu)發(fā)生根本變化,而悲觀的模型會提供 PPA 無競爭力的解決方案。這兩種情況都不可取。

SerDes IP 供應(yīng)商和 FPGA 集成商之間的密切合作需要盡早開發(fā)準確的模型。還需要密切合作以確保最佳布局規(guī)劃、電源規(guī)劃、凸點圖規(guī)劃、時序等。

Alphawave IP 和 Achronix 合作的范圍

Achronix 的高端 FPGA 支持 1GbE 到 400GbE、PCIe Gen5 等多標準協(xié)議,包括支持非標準速度(例如 82Gbps)的自定義協(xié)議。SerDes 112 Gbps 使用與 56Gbps SerDes 不同的架構(gòu),并使用 PAM4 信令方案。該設(shè)計使用數(shù)字 ADC,并且是圍繞基于 DSP 的架構(gòu)構(gòu)建的。

e67848c4-b26f-11ed-bfe3-dac502259ad0.png

e75ccd50-b26f-11ed-bfe3-dac502259ad0.png

合作的目標是實現(xiàn) Alphawave IP 的 AlphaCORE100 多標準 SerDes 與 Achronix 的 Speedster7t FPGA 結(jié)構(gòu)的成功集成。

測試芯片

構(gòu)建了一個測試芯片來驗證早期的 sim 模型。測試芯片采用 TSMC 的 N7 工藝實現(xiàn),包括四個數(shù)據(jù)通道、完整的 AFE、數(shù)字 PLL 和 DLL、BIST 以及用于表征的附加測試電路。

成功的結(jié)果

如下圖所示,基于通過協(xié)作開發(fā)的早期模型的仿真結(jié)果與實驗室中的測試芯片測量結(jié)果非常相關(guān)。高精度模型使 Achronix 能夠使用 Alphawave IP 的 AlphaCore100 SerDes IP 生產(chǎn)一次成功的 Speedster7t FPGA,以支持 PCIe Gen5x16 和 Gen5x8 以及 400GbE。

e78476a2-b26f-11ed-bfe3-dac502259ad0.png

完整仿真的結(jié)果也與實驗室針對各種信道損耗條件的 BER 測量結(jié)果密切相關(guān)。





審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1643

    文章

    21967

    瀏覽量

    614173
  • 解串器
    +關(guān)注

    關(guān)注

    1

    文章

    133

    瀏覽量

    13988
  • SerDes
    +關(guān)注

    關(guān)注

    7

    文章

    210

    瀏覽量

    35593
  • PAM
    PAM
    +關(guān)注

    關(guān)注

    2

    文章

    53

    瀏覽量

    13623

原文標題:高端 SerDes集成到FPGA中的挑戰(zhàn)!

文章出處:【微信號:moorexuetang,微信公眾號:摩爾學(xué)堂】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦
    熱點推薦

    基于京微雅格低功耗FPGA的8b/10b SERDES的接口設(shè)計

    隨著系統(tǒng)帶寬不斷增加至多吉比特范圍,并行接口已經(jīng)被高速串行鏈接,或SERDES (串化器/ 解串器)所取代。起初, SERDES 是獨立的ASSP 或ASIC 器件。在過去幾年中已經(jīng)看到有內(nèi)置SERDES
    發(fā)表于 02-02 17:32 ?2469次閱讀
    基于京微雅格低功耗<b class='flag-5'>FPGA</b>的8b/10b <b class='flag-5'>SERDES</b>的接口設(shè)計

    高端SerDes集成FPGA挑戰(zhàn)

    挑戰(zhàn)性。當這兩者結(jié)合在一起時,實施會變得更加棘手,這通常是將最先進的 SerDes 設(shè)計整合到 FPGA 的原因。但如果現(xiàn)狀可以改變呢?這是 Alphawave IP 和 Achro
    的頭像 發(fā)表于 02-22 13:37 ?1837次閱讀

    高端FPGA如何選擇

    隨著國產(chǎn)FPGA的崛起,中低端產(chǎn)品,很多國產(chǎn)FPGA都是不錯的選擇,性價比很高。高端FPGA
    發(fā)表于 04-24 15:09

    ASP4644在FPGA SERDES供電的應(yīng)用

    ASP4644是一款高集成度、四輸出的降壓型模組穩(wěn)壓器,專為需要低紋波和高效率的供電場合設(shè)計,如FPGASERDES供電。本文將探討如何利用ASP4644的特性實現(xiàn)FPGA
    發(fā)表于 08-16 14:55

    FPGA SERDES接口電路怎么實現(xiàn)?

    的ASSP 或ASIC 器件。在過去幾年中已經(jīng)看到有內(nèi)置SERDESFPGA 器件系列,但多見于高端FPGA芯片中,而且價格昂貴。
    發(fā)表于 10-23 07:16

    請問超高速SerDes在芯片設(shè)計挑戰(zhàn)是什么?

    請問超高速SerDes在芯片設(shè)計挑戰(zhàn)是什么?
    發(fā)表于 06-17 08:49

    SerDes是怎么工作的

    FPGA發(fā)展今天,SerDes(Serializer-Deserializer)基本上是標配了。從PCIPCI Express, 從ATA
    發(fā)表于 07-28 07:02

    SERDES在數(shù)字系統(tǒng)中高效時鐘設(shè)計方案

    SERDES在數(shù)字系統(tǒng)中高效時鐘設(shè)計方案,無論是在一個FPGA、SoC還是ASSP,為任何基于SERDES的協(xié)議選擇一個參考時鐘源都是非常具有挑戰(zhàn)
    發(fā)表于 02-16 11:23 ?6378次閱讀
    <b class='flag-5'>SERDES</b>在數(shù)字系統(tǒng)中高效時鐘設(shè)計方案

    教你如何進行Xilinx SerDes調(diào)試

    FPGA SERDES的應(yīng)用需要考慮板級硬件,SERDES參數(shù)和使用,應(yīng)用協(xié)議等方面。由于這種復(fù)雜性,SERDES的調(diào)試工作對很多工程師來
    發(fā)表于 03-15 14:55 ?1.1w次閱讀
    教你如何進行Xilinx <b class='flag-5'>SerDes</b>調(diào)試

    基于FPGA芯片的SERDES接口電路設(shè)計

    本方案是以CME最新的低功耗系列FPGA的HR03為平臺,實現(xiàn)8/10b的SerDes接口,包括SERDES收發(fā)單元,通過完全數(shù)字化的方法實現(xiàn)SERDES的CDR(Clock Data
    發(fā)表于 05-24 15:33 ?5076次閱讀
    基于<b class='flag-5'>FPGA</b>芯片的<b class='flag-5'>SERDES</b>接口電路設(shè)計

    FPGA與IOT的快速發(fā)展 SerDes接口技術(shù)大顯身手

    總線而成為高速接口設(shè)計的主流。 如今,隨著SerDes接口的廣泛應(yīng)用,許多高端FPGA都內(nèi)嵌有SerDes接口硬核。在FPGA
    發(fā)表于 07-28 12:05 ?1442次閱讀

    Xilinx 7 系列FPGASerdes總結(jié)

    本文檔的主要內(nèi)容詳細介紹的是Xilinx 7 系列FPGASerdes總結(jié)。
    發(fā)表于 12-31 17:30 ?25次下載

    淺析在低功耗應(yīng)用克服低IQ挑戰(zhàn)

    淺析在低功耗應(yīng)用克服低IQ挑戰(zhàn)
    發(fā)表于 02-10 09:56 ?2次下載

    SerDes的基本結(jié)構(gòu)

    FPGA發(fā)展今天,SerDes(Serializer-Deserializer)基本上是標配了。
    的頭像 發(fā)表于 10-31 11:28 ?2229次閱讀

    基于FPGA芯片的SERDES接口電路設(shè)計

    的ASSP 或ASIC 器件。在過去幾年中已經(jīng)看到有內(nèi)置SERDESFPGA 器件系列,但多見于高端FPGA芯片中,而且價格昂貴。 本方案是以CME的低功耗系列
    的頭像 發(fā)表于 07-27 16:10 ?3384次閱讀
    基于<b class='flag-5'>FPGA</b>芯片的<b class='flag-5'>SERDES</b>接口電路設(shè)計