女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

基于FPGA芯片的SERDES接口電路設計

FPGA設計論壇 ? 來源:未知 ? 2023-07-27 16:10 ? 次閱讀

串行接口常用于芯片至芯片和電路板至電路板之間的數(shù)據(jù)傳輸。隨著系統(tǒng)帶寬不斷增加至多吉比特范圍,并行接口已經(jīng)被高速串行鏈接,或SERDES (串化器/ 解串器)所取代。起初, SERDES 是獨立的ASSP 或ASIC 器件。在過去幾年中已經(jīng)看到有內置SERDES 的FPGA 器件系列,但多見于高端FPGA芯片中,而且價格昂貴。
本方案是以CME的低功耗系列FPGA的HR03為平臺,實現(xiàn)8/10b的SerDes接口,包括SERDES收發(fā)單元,通過完全數(shù)字化的方法實現(xiàn)SERDES的CDR(Clock Data Recovery,時鐘數(shù)據(jù)恢復),完成100~200Mhz的板間SERDES單通道通信,該SERDES接口方案具有成本低、靈活性高、研發(fā)周期短等特點。
1 硬件接口:

wKgaomToNgSAZJo-AABjkHvFT18775.jpg

硬件的接口如上圖所示,主要包括發(fā)送與接收模塊。
發(fā)送模塊包括8b/10b編碼器,并串轉換器,鎖相環(huán)(PLL)頻率合成器和發(fā)送器,接收模塊包括 8b/10b解碼器,Comma 檢測器,串并轉換器,時鐘數(shù)據(jù)恢復器(CDR)和接收器
8b/10b編碼器用于將從上層協(xié)議芯片發(fā)送過來的字節(jié)信號映射成直流平衡的 10 位8b/10b 編碼,并串轉換用于將 10 位編碼結果串行化,并串轉換所需的高速、低抖動時鐘由鎖相環(huán)提供,發(fā)送器用于將 CMOS 電平的高速串行碼流轉換成抗噪聲能力較強的差分信號,經(jīng)背板連接或光纖信道發(fā)送到接收機。
在接收端,接收器將接收到的低擺幅差分信號還原為 CMOS 電平的串行信號,CDR 從串行信號中抽取時鐘信息,完成對串行數(shù)據(jù)的采樣,串并轉換利用 CDR 恢復的時鐘,將串行信號轉換成 10 位的并行數(shù)據(jù),Comma 檢測器檢測特殊的 Comma 字符,調整字邊界,字邊界正確的并行數(shù)據(jù)經(jīng)過 8b/10b 解碼,還原為字節(jié)信號,傳送到上層協(xié)議芯片,完成整個信息傳輸過程。
實際的設計中,CDR部分是由純邏輯電路完成的,為設計的的部分,下面將介紹數(shù)字CDR在HR03的實現(xiàn)方案。
2 數(shù)字CDR:
CDR模塊作用是從數(shù)據(jù)中恢復嵌入的時鐘,然后接收器按照恢復的時鐘進行數(shù)據(jù)位對齊并通過comma進行字對齊。,將數(shù)據(jù)進行8b/10b解碼,供系統(tǒng)使用。
本方案采用同頻多相的時鐘采樣方法,具體實現(xiàn)過程利用PLL產生4個時鐘頻率相同,相位相差90度的時鐘,分別為clk0、clk90、clk180、clk270,這四個時鐘輸出完全同步,利用4個時鐘對數(shù)據(jù)進行采樣,以獲得4倍過采樣的效果,具體的實現(xiàn)過程如下圖所示:

wKgaomToNgSAGNj5AACLewpQejw193.jpg

在數(shù)據(jù)時鐘恢復時,將到來的數(shù)據(jù)分別輸入到四個觸發(fā)器,分別用4個不同的相位進行采樣,要注意保證從輸入引腳到四個觸發(fā)器的延遲基本一致。
列觸發(fā)器的觸發(fā)分別由時鐘CLK0、CLK90、CLK180、CLK270的上升沿觸發(fā),按照這樣的方式來觸發(fā)就可以得到四個數(shù)據(jù)采樣點。這樣就將原始時鐘周期分成了四個單獨的90度的區(qū)域,如果系統(tǒng)時鐘為200MHz,上圖所示的電路就相當于產生了800MHz 的采樣速率。
僅通過一階的觸發(fā)器,輸出的采樣數(shù)據(jù)存在亞穩(wěn)態(tài)的問題,因此需對采樣點作進一步的處理。這里可將四個采樣點通過進一步的觸發(fā),除掉亞穩(wěn)態(tài)的問題,從而使采樣點移到下一個相同的時鐘域。通常,亞穩(wěn)態(tài)的去除要經(jīng)過兩三級的處理,這就使得在有效數(shù)據(jù)輸出前會有數(shù)位無效的數(shù)據(jù),在數(shù)據(jù)采樣的個階段,電路檢測數(shù)據(jù)線上數(shù)據(jù)的傳輸。當檢測到有數(shù)據(jù)傳輸時,對傳輸數(shù)據(jù)的有效性進行確認。確認數(shù)據(jù)有效后,輸出高電平來指示采樣點有數(shù)據(jù)傳輸。

wKgaomToNgSAKGFGAABxpVYRnE4419.jpg

因為終有四個輸出,所以需要一個復用器來選擇數(shù)據(jù)。發(fā)送數(shù)據(jù)與采樣時鐘的對應關系如上圖所示,其對應關系分為4種情況,每種情況下對應一個的采樣時鐘,系統(tǒng)通過對數(shù)據(jù)邊沿位置信息的判斷,來確定哪路時鐘為采樣時鐘,并利用復用器從選定的時鐘域中選擇數(shù)據(jù)位,例如檢測電路確定從時鐘域A中采樣的數(shù)據(jù)有效,那么將時鐘域A中采樣的數(shù)據(jù)通過輸出端輸出。
3 結束語:
通過對純數(shù)字電路的CDR電路,在沒有硬核的支持下,完成了FPGA上SERDES的接口設計,并通過實驗的傳輸測試,在HR03的FPGA上,可完成100~200Mbps的數(shù)據(jù)傳輸。

wKgaomToNgSAG8M9AAAJM7aZU1A921.png ? ?

wKgaomToNgSASjcnAABUdafP6GM431.jpg

掃碼加微信邀請您加入FPGA學習交流群

wKgaomToNgWAKTLRAAACXWrmhKE281.png

歡迎加入至芯科技FPGA微信學習交流群,這里有一群優(yōu)秀的FPGA工程師、學生、老師、這里FPGA技術交流學習氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!

點個在看你最好看


原文標題:基于FPGA芯片的SERDES接口電路設計

文章出處:【微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1643

    文章

    21956

    瀏覽量

    614016

原文標題:基于FPGA芯片的SERDES接口電路設計

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    SerDes到SoC,全場景適配的FCom差分晶振設計全解

    芯片匹配方案 在差分晶體振蕩器的系統(tǒng)設計中,確保時鐘信號與接收芯片的電氣特性完美匹配,是保證整體時序穩(wěn)定與抖動抑制的關鍵。FCom在長期產品應用過程中,歸納出覆蓋SerDes、高速ADC/DAC
    發(fā)表于 05-30 11:53

    FPGA從0到1學習資料集錦

    多個乘加器并行工作的速度可以遠遠超過一個高速乘加器。 SERDES:高速串行接口。將來 PCI-E、XAUI、HT、S-ATA 等高速串行接口會越來越多。有了 SERDES 模塊,
    發(fā)表于 05-13 15:41

    車載SerDes重大突破,業(yè)內首款雙協(xié)議芯片誕生!

    電子發(fā)燒友網(wǎng)報道(文/梁浩斌)首傳微在最近宣布在旗下的SerDes芯片產品上實現(xiàn)了技術重大突破,開創(chuàng)性地實現(xiàn)了在同一產品中融合MIPI A-PHY和HSMT雙協(xié)議標準,大大提高了產品在車載應用中
    的頭像 發(fā)表于 04-25 00:25 ?2934次閱讀

    什么是SerDesSerDes有哪些應用?

    SerDes是一種功能塊,用于對高速芯片間通信中使用的數(shù)字化數(shù)據(jù)進行序列化和反序列化。用于高性能計算(HPC)、人工智能(AI)、汽車、移動和物聯(lián)網(wǎng)(IoT)應用的現(xiàn)代片上系統(tǒng)(SoC)都實現(xiàn)了
    的頭像 發(fā)表于 03-27 16:18 ?1184次閱讀
    什么是<b class='flag-5'>SerDes</b>?<b class='flag-5'>SerDes</b>有哪些應用?

    JESD204B有專用于ADC/DAC和FPGA或ASIC的接口嗎?

    請問各位大俠:JESD204B專用于ADC/DAC和FPGA或ASIC的接口嗎,該接口同Rapid/PCIe的物理層Serdes接口有何區(qū)
    發(fā)表于 02-08 09:10

    使用FPGA對40G以太網(wǎng)接口芯片Serdes進行測試的方法

    Serdes的高速以太網(wǎng)接口流片后如果功能不正常,可以采用帶有相同接口類型的FPGA進行測試定位問題。本文簡單的介紹一種通過FPGA來對基
    的頭像 發(fā)表于 01-09 16:10 ?1685次閱讀
    使用<b class='flag-5'>FPGA</b>對40G以太網(wǎng)<b class='flag-5'>接口</b><b class='flag-5'>芯片</b><b class='flag-5'>Serdes</b>進行測試的方法

    使用FPGA的LVDS_serdes模式驅動DP83867E,可以不使用PHY芯片上自帶的SGMII_SCO(625MHz)的時鐘嗎?

    使用FPGA的LVDS_serdes模式驅動這個PHY芯片,但是可以不使用PHY芯片上自帶的SGMII_SCO(625MHz)的時鐘嗎?現(xiàn)在我用的是CYCLONE 10GX的
    發(fā)表于 11-29 08:07

    lvds接口和HDMI的區(qū)別 lvds接口電路設計技巧

    接口)在多個方面存在顯著差異,同時LVDS接口電路設計也有其特定的技巧。 LVDS接口與HDMI的區(qū)別 信號傳輸方式 : LVDS接口采用低
    的頭像 發(fā)表于 11-21 16:06 ?2266次閱讀

    DS1302芯片FPGA之間SPI通信原理

    本文通過以DS1302芯片為基礎,介紹該芯片FPGA之間SPI通信原理,詳細描述硬件設計原理及FPGA SPI接口驅動設計。
    的頭像 發(fā)表于 10-24 14:16 ?1314次閱讀
    DS1302<b class='flag-5'>芯片</b>與<b class='flag-5'>FPGA</b>之間SPI通信原理

    國科微斬獲“強芯中國創(chuàng)新IC”獎項,車載SerDes芯片漸入佳境

    科微車載SerDes芯片榮獲“強芯中國2024新銳產品”獎。這一榮譽不僅表明國科微車載SerDes芯片在汽車電子市場嶄露頭角,也傳遞了國科微構建第二增長曲線的戰(zhàn)略轉型路徑漸入佳境。 “
    的頭像 發(fā)表于 09-30 11:45 ?697次閱讀
    國科微斬獲“強芯中國創(chuàng)新IC”獎項,車載<b class='flag-5'>SerDes</b><b class='flag-5'>芯片</b>漸入佳境

    接口芯片的譯碼電路設計一般采用什么方法

    接口芯片的譯碼電路設計是數(shù)字電路設計中的一個重要部分,它涉及到將輸入信號轉換為特定的輸出信號,以便于后續(xù)電路的處理。譯碼
    的頭像 發(fā)表于 09-30 11:32 ?698次閱讀

    ASP4644在FPGA SERDES供電中的應用

    ASP4644是一款高集成度、四輸出的降壓型模組穩(wěn)壓器,專為需要低紋波和高效率的供電場合設計,如FPGASERDES供電。本文將探討如何利用ASP4644的特性實現(xiàn)FPGASERDES
    發(fā)表于 08-16 14:55

    SerDes芯片SCS5501/SCS5502兼容MAX9295A/MAX96717

    SerDes芯片SCS5501/SCS5502兼容MAX9295A/MAX96717
    的頭像 發(fā)表于 07-29 17:37 ?1274次閱讀
    <b class='flag-5'>SerDes</b><b class='flag-5'>芯片</b>SCS5501/SCS5502兼容MAX9295A/MAX96717

    解讀MIPI A-PHY與車載Serdes芯片技術與測試

    上一期,《汽車芯片標準體系建設指南》技術解讀與功率芯片測量概覽中,我們給大家介紹了工信部印發(fā)的《汽車芯片標準體系建設指南》涉及到的重點芯片與測試領域解讀,本期繼續(xù)給大家做延展,我們解讀
    的頭像 發(fā)表于 07-24 10:14 ?4052次閱讀
    解讀MIPI A-PHY與車載<b class='flag-5'>Serdes</b><b class='flag-5'>芯片</b>技術與測試

    FPGA電路設計的一些技巧

    設計  FPGA芯片在選擇時要盡可能挑選兼容性好的封裝。那么,在硬件電路設計時,還要考慮到怎樣兼容多種多芯片的難題。比如,EP2C8Q208C8和EP2C5Q208 這兩個規(guī)格型號的
    發(fā)表于 07-21 20:20