女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

可用的SRIO RapidIO (SRIO)驗證平臺

xines ? 來源:xines ? 作者:xines ? 2022-11-08 17:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一、SRIO協(xié)議與PCIe的區(qū)別

典型的PCIe結(jié)構(gòu)定義了一個以單個中央處理器為核心的計算機系統(tǒng),如常見的工控機、PXIe機箱控制器、服務(wù)器內(nèi)的IO設(shè)備。從系統(tǒng)架構(gòu)來看,這個結(jié)構(gòu)的優(yōu)勢在于可有統(tǒng)一的軟件驅(qū)動,軟件模型,設(shè)備間具備優(yōu)異的兼容性。兼容性才是王道,廠商就可以用一個標準包打天下。

pYYBAGNqHOaANbsFAADJTAREzZQ575.png

圖1 PCIe 互聯(lián)架構(gòu)

PCIe 的幀格式如下圖所示。

幀由 1 字節(jié)的幀起始、2 字節(jié)的序列號、16 或 20 字節(jié)的報頭、0 到 4096 字節(jié)的數(shù)據(jù)字段、0 到 4 字節(jié)的 ECRC 字段、4 字節(jié)的 LCRC、和 1 字節(jié)的幀結(jié)束。

數(shù)據(jù)字段中傳輸?shù)奈粩?shù)越少,開銷就越大。零字節(jié)數(shù)據(jù)字段會導(dǎo)致 100% 的開銷,因為沒有傳輸數(shù)據(jù)。

poYBAGNqHTmAB0z7AAAPFVJZjxk002.png

圖 2 PCIe 的幀格式

二、RapidIO

RapidIO定義了一種高性能、分組交換互連技術(shù),用于在微處理器DSP通信和網(wǎng)絡(luò)處理器、系統(tǒng)內(nèi)存和外圍設(shè)備之間傳遞數(shù)據(jù)和控制信息。

RapidIO 適用于點對點的設(shè)備間通訊,不需要經(jīng)過一個中央處理器進行調(diào)度,就可以完成設(shè)備間的通訊,并且包長度簡單,效率相對于PCIe要更高,有效數(shù)據(jù)傳輸速度更快。

但是RapidIO沒有定義標準的軟件模型,這就導(dǎo)致廠家之間的設(shè)備大概率無法兼容,從而只能在某些領(lǐng)域進行部署,不易推廣。 RapidIO 由于比PCIe更簡單、更高效、延遲更低等特點,已經(jīng)在嵌入式領(lǐng)域、圖像處理、通訊系統(tǒng)、軍工航天有了大量的應(yīng)用。

在實際的應(yīng)用場景中,例如醫(yī)學(xué)影像等圖像處理領(lǐng)域,經(jīng)常需要擴展單塊DSP、FPGA的計算能力,這時候需要將多個DSP或者FPGA通過高速串口進行互聯(lián),此時RapidIO就是當前互換性最好的一個最佳選擇,因為PCIe太過復(fù)雜,Xilinx的Auraro效率也不滿足要求,并且互換性不好。

三、可用的SRIO驗證硬件

目前具備SRIO接口的硬件不多,

推薦廣州星嵌電子科技有限公司開發(fā)的DSP+FPGA+RAM開發(fā)板

也可用于評估EMIF等接口。

XQ6657Z35/45-EVM評估板,由廣州星嵌電子科技有限公司采用核心板+底板架構(gòu)設(shè)計。

DSP選用TI TMS320C6657 雙核C66x 定點/浮點,主頻 1.25GHz/核;

FPGA選用Xilinx Zynq SoC處理器采用的XC7Z035-2FFG676I 或 XC7Z045-2FFG676I。

poYBAGNqHg2ATmDvAAPamnUvFcU706.png

SRIO測試截圖

pYYBAGNqHjOAd4DHAAgitosBb4U589.png

多核DSP C6657+ZYNQ7035工業(yè)核心板

poYBAGNiGESAadT0AArRXCUXsNg939.png

多核DSP C6657+ZYNQ7035評估板正面俯視圖

poYBAGNiGEyAPavgAAPXGB9YXYY304.png

多核DSP C6657+ZYNQ7035評估板側(cè)面圖1

pYYBAGNiGFeAXJ1vAAQ5Sub8Uaw242.png

多核DSP C6657+ZYNQ7035評估板側(cè)面圖2

審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • sRIO
    +關(guān)注

    關(guān)注

    1

    文章

    31

    瀏覽量

    21304
  • PCIe
    +關(guān)注

    關(guān)注

    16

    文章

    1341

    瀏覽量

    85135
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    推動硬件輔助驗證平臺增長的關(guān)鍵因素

    硬件加速和基于FPGA的原型設(shè)計誕生于1980年代中期,開發(fā)者將當時初露頭角的現(xiàn)場可編程門陣列(FPGA)率先應(yīng)用于硅前設(shè)計的原型驗證,由此催生了一種全新的驗證工具,打破了軟件仿真的主導(dǎo)局面。
    的頭像 發(fā)表于 06-11 14:42 ?422次閱讀
    推動硬件輔助<b class='flag-5'>驗證</b><b class='flag-5'>平臺</b>增長的關(guān)鍵因素

    超大規(guī)模芯片驗證:基于AMD VP1902的S8-100原型驗證系統(tǒng)實測性能翻倍

    引言隨著AI、HPC及超大規(guī)模芯片設(shè)計需求呈指數(shù)級增長原型驗證平臺已成為芯片設(shè)計流程中驗證復(fù)雜架構(gòu)、縮短迭代周期的核心工具。然而,傳統(tǒng)原型驗證系統(tǒng)受限于單芯片容量(通常
    的頭像 發(fā)表于 06-06 13:13 ?522次閱讀
    超大規(guī)模芯片<b class='flag-5'>驗證</b>:基于AMD VP1902的S8-100原型<b class='flag-5'>驗證</b>系統(tǒng)實測性能翻倍

    MYSQL集群高可用和數(shù)據(jù)監(jiān)控平臺實現(xiàn)方案

    該項目共分為2個子項目,由MYSQL集群高可用和數(shù)據(jù)監(jiān)控平臺兩部分組成。
    的頭像 發(fā)表于 05-28 10:10 ?561次閱讀
    MYSQL集群高<b class='flag-5'>可用</b>和數(shù)據(jù)監(jiān)控<b class='flag-5'>平臺</b>實現(xiàn)方案

    概倫電子先進PDK驗證平臺PQLab介紹

    PQLab是一款技術(shù)先進的PDK(半導(dǎo)體工藝設(shè)計套件)驗證平臺。隨著半導(dǎo)體工藝快速發(fā)展,PDK的規(guī)模和復(fù)雜度也在極速加大,以至于PDK的驗證難度越來越高,耗時越來越長,為解決這一困境,概倫電子憑借豐富的先進工藝PDK開發(fā)和
    的頭像 發(fā)表于 04-16 09:44 ?315次閱讀
    概倫電子先進PDK<b class='flag-5'>驗證</b><b class='flag-5'>平臺</b>PQLab介紹

    概倫電子集成電路工藝與設(shè)計驗證評估平臺ME-Pro介紹

    ME-Pro是概倫電子自主研發(fā)的用于聯(lián)動集成電路工藝與設(shè)計的創(chuàng)新性驗證評估平臺,為集成電路設(shè)計、CAD、工藝開發(fā)、SPICE模型和PDK專業(yè)從業(yè)人員提供了一個共用平臺
    的頭像 發(fā)表于 04-16 09:34 ?872次閱讀
    概倫電子集成電路工藝與設(shè)計<b class='flag-5'>驗證</b>評估<b class='flag-5'>平臺</b>ME-Pro介紹

    IC驗證平臺優(yōu)勢明顯,這家本土EDA公司如何御風(fēng)先行?

    部署方式為降低成本提供了有效途徑;產(chǎn)業(yè)協(xié)作方面,云平臺打破地域限制,極大促進了 EDA 生態(tài)的協(xié)同發(fā)展。 隨著半導(dǎo)體制造工藝不斷精進,驗證已成為 IC 設(shè)計的瓶頸,而 IC 驗證平臺
    的頭像 發(fā)表于 03-10 08:44 ?1866次閱讀
    IC<b class='flag-5'>驗證</b>云<b class='flag-5'>平臺</b>優(yōu)勢明顯,這家本土EDA公司如何御風(fēng)先行?

    西門子Veloce硬件輔助驗證平臺升級

    西門子數(shù)字化工業(yè)軟件日前宣布擴展其 Veloce? 硬件輔助驗證平臺以支持 1.6 Tbps 以太網(wǎng)。作為西門子軟件/硬件和系統(tǒng)驗證平臺的核心組件,Veloce 提供完整的虛擬模型,支
    的頭像 發(fā)表于 02-10 10:13 ?591次閱讀

    憶聯(lián)天工平臺:加速SSD產(chǎn)品驗證,釋放超凡產(chǎn)能

    深刻理解產(chǎn)品測試驗證的重要性。為此,公司投入大量精力,專為PCIe Gen5 SSD產(chǎn)線量產(chǎn)測試量身打造了天工裝備測試平臺(簡稱“天工平臺”)。 天工平臺以其卓越的性能,顯著加速了SS
    的頭像 發(fā)表于 02-07 11:26 ?548次閱讀

    憶聯(lián)企業(yè)級測試驗證平臺 以天工之智加速產(chǎn)品驗證,釋放超凡產(chǎn)能

    在SSD產(chǎn)品從概念設(shè)計到市場投放的復(fù)雜過程中,產(chǎn)品測試驗證環(huán)節(jié)不僅是確保產(chǎn)品質(zhì)量的堅固防線,更是推動SSD性能邁向新高度的核心驅(qū)動力。作為固態(tài)存儲解決方案提供商,憶聯(lián)深知產(chǎn)品測試驗證環(huán)節(jié)的重要性
    的頭像 發(fā)表于 01-24 16:26 ?463次閱讀
    憶聯(lián)企業(yè)級測試<b class='flag-5'>驗證</b><b class='flag-5'>平臺</b> 以天工之智加速產(chǎn)品<b class='flag-5'>驗證</b>,釋放超凡產(chǎn)能

    DS64MB201在做自檢的時候,另外一個通路(正常通信)與板外依然保持LINK么?

    用DS64MB201做SRIO開關(guān),1:2 輸出Switch和2:1輸入Switch切換,其中1組作為板外正常通信通路,1組做板內(nèi)自環(huán)自檢同路,那么請問:1、在做自檢的時候,另外一個通路(正常通信
    發(fā)表于 01-03 07:33

    TMS320C645x DSP串行RapidIO用戶指南

    電子發(fā)燒友網(wǎng)站提供《TMS320C645x DSP串行RapidIO用戶指南.pdf》資料免費下載
    發(fā)表于 12-16 10:16 ?0次下載
    TMS320C645x DSP串行<b class='flag-5'>RapidIO</b>用戶指南

    求助,關(guān)于TMS320C6678 datasheet問題求解

    得到1600的DDR3工作頻率應(yīng)該如何推算輸入時鐘呢,同理PCIE、SRIO和HYPERLINK都沒有找到 相應(yīng)的公式和表格,他們的控制寄存其中PLLD,PLLM在復(fù)位后都是固定的值嗎? ③在243頁
    發(fā)表于 12-13 07:21

    Nordic推出最新物聯(lián)網(wǎng)原型驗證平臺Thingy:91 X

    近日,全球低功耗無線連接解決方案的領(lǐng)軍企業(yè)Nordic Semiconductor正式推出了其最新的物聯(lián)網(wǎng)原型驗證平臺——Thingy:91 X。該平臺專為LTE-M、NB-IoT、Wi-Fi
    的頭像 發(fā)表于 12-11 10:13 ?1525次閱讀

    SRIO介紹及xilinx的vivado 2017.4中生成srio例程代碼解釋

    1. 概述 本文是用于記錄srio的學(xué)習(xí)情況,以及一些對xilinx的vivado 2017.4中生成srio例程代碼的解釋。 2. 參考文件 《pg007_srio_gen2》 3. SRI
    的頭像 發(fā)表于 12-10 16:24 ?2831次閱讀
    <b class='flag-5'>SRIO</b>介紹及xilinx的vivado 2017.4中生成<b class='flag-5'>srio</b>例程代碼解釋

    快速部署原型驗證:從子卡到調(diào)試的全方位優(yōu)化

    引言原型驗證是一種在FPGA平臺驗證芯片設(shè)計的過程,通過在FPGA上實現(xiàn)芯片的設(shè)計原型,使得開發(fā)人員可以在硬件完成之前提前開始軟件開發(fā)和系統(tǒng)驗證。然而,如何快速確保在原型
    的頭像 發(fā)表于 09-30 08:04 ?1109次閱讀
    快速部署原型<b class='flag-5'>驗證</b>:從子卡到調(diào)試的全方位優(yōu)化