女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Cadence Voltus-XFi可用于Samsung Foundry的先進 5LPE 工藝技術

Cadence楷登 ? 來源:Cadence楷登 ? 作者:Cadence楷登 ? 2022-10-14 14:42 ? 次閱讀

Cadence 和 Samsung Foundry 持續合作,致力于實現低功耗 IC 設計和驗證

中國上海,2022 年 10 月 14 日 —— 楷登電子(美國 Cadence 公司,NASDAQ:CDNS)今日宣布,Cadence Voltus-XFi Custom Power Integrity Solution 現已經過優化和認證,可用于 Samsung Foundry 的先進 5LPE 工藝技術。雙方的共同客戶可以放心地將 Cadence Voltus-XFi 解決方案與 Samsung Foundry 的 PDK 集成,為下一代超大規模計算、移動、汽車和人工智能應用打造卓越的集成電路

這一最新認證是 Cadence 和 Samsung Foundry 之間持續合作的成果,確保客戶能夠獲得所需的先進設計軟件,利用半導體代工技術的最新進展打造新的集成電路。Voltus-XFi 解決方案支持 Cadence 智能系統設計(Intelligent System Design)戰略,旨在實現卓越設計。

Cadence 推出 Voltus-XFi 解決方案,旨在幫助客戶有效地提取、仿真、分析和調試集成電路設計。利用 Samsung Foundry 推薦的設置,整合后的 EM-IR 集控中心為客戶提供了一個完整的工作流程——從 Cadence 的 Quantus Extraction Solution、Spectre X Simulator 和 Virtuoso ADE Product Suite,到 Virtuoso Layout Suite。

Voltus-XFi 解決方案配備直觀的 EM-IR 結果瀏覽器,可以匯總 EM-IR 信息,高亮顯示違規行為,以及詳細的電阻值、金屬層、寬度和長度信息。之后,可在 Virtuoso Layout 中直接標注 EM-IR 結果,方便工程師識別和修復問題區域。

“通過與 Cadence 的長期合作,我們可以為客戶提供強大、領先的集成電路設計工具,以便在我們最先進的代工工藝上快速、高效地開發芯片,”三星電子代工設計技術團隊副總裁 Sang-Yun Kim 說,“Cadence 和三星之間的合作確保客戶能夠借助 Voltus-XFi 解決方案,利用我們最新的 5LPE 技術加速完成設計。”

“我們將繼續與 Samsung Foundry 密切合作,為客戶提供先進的半導體設計、驗證和制造技術,幫助他們打造出滿足新興應用需求的集成電路,”Cadence公司高級副總裁兼定制 IC 與 PCB 事業部總經理 Tom Beckley 說,“Voltus-XFi 解決方案通過了三星的認證,今后客戶可以利用三星先進的 5LPE 代工技術的高性能和低能耗優勢,設計出創新的新型集成電路。”

審核編輯:彭靜
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 半導體
    +關注

    關注

    335

    文章

    28563

    瀏覽量

    232232
  • Cadence
    +關注

    關注

    66

    文章

    963

    瀏覽量

    143791
  • 人工智能
    +關注

    關注

    1804

    文章

    48677

    瀏覽量

    246276

原文標題:Cadence Voltus-XFi 定制化電源完整性解決方案獲得 Samsung Foundry 認證,可用于5LPE工藝技術

文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    Cadence攜手臺積公司,推出經過其A16和N2P工藝技術認證的設計解決方案,推動 AI 和 3D-IC芯片設計發展

    同時宣布針對臺積公司 N3C 工藝的工具認證完成,并基于臺積公司最新 A14 技術展開初步合作 中國上海,2025 年 5 月 23 日——楷登電子(美國 Cadence 公司,NAS
    的頭像 發表于 05-23 16:40 ?497次閱讀

    BiCMOS工藝技術解析

    一、技術定義與核心特性 BiCMOS(Bipolar-CMOS)?是一種將?雙極型晶體管(BJT)?與?CMOS晶體管?集成在同一芯片上的混合工藝技術,通過結合兩者的優勢實現高性能與低功耗的平衡
    的頭像 發表于 04-17 14:13 ?315次閱讀

    Cadence UCIe IP在Samsung Foundry5nm汽車工藝上實現流片成功

    我們很高興能在此宣布,Cadence 基于 UCIe 標準封裝 IP 已在 Samsung Foundry5nm 汽車工藝上實現首次流
    的頭像 發表于 04-16 10:17 ?196次閱讀
    <b class='flag-5'>Cadence</b> UCIe IP在<b class='flag-5'>Samsung</b> <b class='flag-5'>Foundry</b>的<b class='flag-5'>5</b>nm汽車<b class='flag-5'>工藝</b>上實現流片成功

    陶瓷基板五大工藝技術深度剖析:DPC、AMB、DBC、HTCC與LTCC的卓越表現

    在電子封裝技術的快速發展中,陶瓷基板因其出色的電絕緣性、高熱導率和良好的機械性能,成為了高端電子設備中不可或缺的關鍵材料。為了滿足不同應用場景的需求,陶瓷基板工藝技術不斷演進,形成了DPC、AMB、DBC、HTCC與LTCC這五大核心
    的頭像 發表于 03-31 16:38 ?676次閱讀
    陶瓷基板五大<b class='flag-5'>工藝技術</b>深度剖析:DPC、AMB、DBC、HTCC與LTCC的卓越表現

    柵極技術的工作原理和制造工藝

    本文介紹了集成電路制造工藝中的柵極的工作原理、材料、工藝,以及先進柵極工藝技術
    的頭像 發表于 03-27 16:07 ?477次閱讀
    柵極<b class='flag-5'>技術</b>的工作原理和制造<b class='flag-5'>工藝</b>

    芯片制造中的淺溝道隔離工藝技術

    淺溝道隔離(STI)是芯片制造中的關鍵工藝技術用于在半導體器件中形成電學隔離區域,防止相鄰晶體管之間的電流干擾。本文簡單介紹淺溝道隔離技術的作用、材料和步驟。
    的頭像 發表于 03-03 10:00 ?1325次閱讀
    芯片制造中的淺溝道隔離<b class='flag-5'>工藝技術</b>

    IEDM 2024先進工藝探討(三):2D材料技術的進展及所遇挑戰

    晶體管技術先進存儲、顯示、傳感、MEMS、新型量子和納米級器件、光電子、能量采集器件、高速器件以及工藝技術和設備建模和仿真等領域。 2024 IEDM會議的焦點主要有三個:邏輯器件的先進
    的頭像 發表于 02-14 09:18 ?776次閱讀
    IEDM 2024<b class='flag-5'>先進</b><b class='flag-5'>工藝</b>探討(三):2D材料<b class='flag-5'>技術</b>的進展及所遇挑戰

    ALD和ALE核心工藝技術對比

    ALD 和 ALE 是微納制造領域的核心工藝技術,它們分別從沉積和刻蝕兩個維度解決了傳統工藝在精度、均勻性、選擇性等方面的挑戰。兩者既互補又相輔相成,未來在半導體、光子學、能源等領域的聯用將顯著加速
    的頭像 發表于 01-23 09:59 ?802次閱讀
    ALD和ALE核心<b class='flag-5'>工藝技術</b>對比

    安森美推出基于BCD工藝技術的Treo平臺

    近日,安森美(onsemi,納斯達克股票代號:ON)宣布推出Treo平臺,這是一個采用先進的65nm節點的BCD(Bipolar–CMOS-DMOS)工藝技術構建的模擬和混合信號平臺。該平臺為安森美
    的頭像 發表于 11-12 11:03 ?768次閱讀

    晶圓鍵合工藝技術詳解(69頁PPT)

    共讀好書歡迎掃碼添加小編微信掃碼加入知識星球,領取公眾號資料 原文標題:晶圓鍵合工藝技術詳解(69頁
    的頭像 發表于 11-01 11:08 ?629次閱讀

    金線鍵合工藝技術詳解(69頁PPT)

    金線鍵合工藝技術詳解(69頁PPT)
    的頭像 發表于 11-01 11:08 ?2600次閱讀
    金線鍵合<b class='flag-5'>工藝技術</b>詳解(69頁PPT)

    CadenceSamsung Foundry開展廣泛合作

    楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布與 Samsung Foundry 開展廣泛合作,旨在推動技術進步,包括加快
    的頭像 發表于 08-29 09:24 ?855次閱讀

    雙極型工藝制程技術簡介

    本章主要介紹了集成電路是如何從雙極型工藝技術一步一步發展到CMOS 工藝技術以及為了適應不斷變化的應用需求發展出特色工藝技術的。
    的頭像 發表于 07-17 10:09 ?1987次閱讀
    雙極型<b class='flag-5'>工藝</b>制程<b class='flag-5'>技術</b>簡介

    SamsungCadence在3D-IC熱管理方面展開突破性合作

    解決了先進封裝的關鍵挑戰,還為半導體行業設立了新標準。本文將深入探討3D-IC 熱管理的重要性,以及 SamsungCadence 的協同合作如何為未來的技術進步鋪平道路。 3D
    的頭像 發表于 07-16 16:56 ?1118次閱讀

    Cadence與Intel Foundry的戰略合作取得重大成果

    中國上海,2024 年 6 月 26 日——楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布其與 Intel Foundry 的戰略合作取得了重大成果。從 Intel 18A
    的頭像 發表于 06-26 11:24 ?1057次閱讀