女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

新思科技推出硬件仿真與原型驗證統一系統

新思科技 ? 來源:新思科技 ? 作者:新思科技 ? 2022-09-29 09:44 ? 次閱讀

新思科技新一代Zebu EP1系統提供靈活的容量,既可為硬件驗證提供更快的編譯,又可為軟件開發提供更佳的性能。

新思科技(Synopsys)近日宣布推出業內首款基于其ZeBu EP1硬件仿真系統的硬件仿真與原型驗證統一硬件系統,致力于為SoC驗證和前期軟件開發提供更高水平的性能和靈活性。新思科技ZeBu EP1是業內領先的十億門級硬件仿真系統,添加原型驗證功能后,客戶可借助此單一硬件系統滿足整個芯片開發周期的驗證需求。

隨著軟件內容和硬件復雜性的持續增加,SoC開發團隊一直在尋求更高、更快的仿真與原型驗證能力,以實現硬件驗證和軟件開發目標。新思科技ZeBu EP1系統是硬件驗證領域的一次重大突破性創新,它提供了一個支持硬件仿真和原型驗證的單一系統,能夠實現更高的性能和更快的仿真編譯時間。借助新思科技ZeBu EP1系統,多家業界領先的公司實現了19-MHz硬件仿真和100-MHz原型驗證時鐘性能,以確保在流片前就能夠運行大量的軟件,從而加快項目進度。

Rohit Vora

系統設計事業部研發高級副總裁

新思科技

硬件仿真與原型驗證統一系統優勢

硬件驗證團隊需要硬件仿真系統加快SoC設計的驗證,而軟件開發團隊則需要通過原型驗證技術實現更高的性能。然而,對于芯片和系統開發團隊來說,預先確定硬件仿真和原型驗證的硬件容量的最佳平衡是長久以來的挑戰。新思科技新一代ZeBu EP1系統具有靈活的硬件功能,可以輕松解決以上難題。因此,開發團隊將不再受固定硬件的限制,可以根據自身的硬件驗證和軟件開發需求,來決定如何以及何時在硬件仿真和原型驗證功能之間進行切換,而不是必須在早期預估每種資源的潛在用量。

該統一硬件系統提供了一個易于啟動的高性能硬件仿真流程,并支持完整的調試可見性。驗證和軟件開發團隊可以借助ZeBu EP1系統的原型驗證流程,以盡可能高的性能針對真實世界的接口進行驗證。此外,得益于新思科技創新的快速編譯技術,與上一代編譯技術相比,該統一硬件系統可將編譯時間縮短3倍。

基于ZeBu EP1的新思科技協議解決方案通過以下方式提供了廣泛的連接選項,不僅能夠執行復雜的軟件堆棧,并且能夠支持諸多先進的接口協議,包括PCI Express (PCIe) 5.0/6.0、USB 4、HBM3和Universal Chiplet Interconnect Express (UCIe):

與協議接口卡的高速連接

協議事務處理器(Transactors),包括用于虛擬接口連接的虛擬測試儀

用于在線硬件仿真(ICE)的速度適配器

新思科技IP原型設計套件,用于快速的IP集成、軟件開發和系統驗證

結合新思科技Virtualizer虛擬原型設計工具,軟件開發者可使用統一的硬件進行混合仿真與原型驗證,從而能夠為軟件開發和測試提供一個快速的硬件目標。

行業領袖洞見

計算正在變得越來越復雜,我們必須攜手應對硬件和軟件的挑戰,為創新之路創造更好的條件。隨著越來越多的基于Arm架構的軟件密集型應用在移動圖形、汽車、5G和高性能計算(HPC)等領域中進行開發,對于硬件仿真和原型驗證能力的需求也持續增長。新思科技ZeBu EP1系統通過提供性能卓越、功能靈活的統一硬件,能夠滿足更多驗證周期的需求。

Tran Nguyen

設計服務高級總監

Arm

新思科技持續對其驗證硬件系列產品進行創新,并推出了全新一代新思科技ZeBu EP1系統,這是業界首個用于擴展硬件仿真和原型驗證功能的統一硬件。隨著英偉達不斷加快在GPUAIADAS等計算密集型領域的創新步伐,我們與新思科技的長期合作使得我們能夠滿足目前乃至未來的芯片設計的驗證需求。

Narendra Konda

硬件工程副總裁

英偉達

新思科技新一代ZeBu EP1系統現已上市。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 新思科技
    +關注

    關注

    5

    文章

    853

    瀏覽量

    51197
  • 硬件系統
    +關注

    關注

    0

    文章

    49

    瀏覽量

    11612
  • 硬件仿真
    +關注

    關注

    1

    文章

    31

    瀏覽量

    19425

原文標題:新思科技推出業界首款硬件仿真與原型驗證統一系統,持續引領軟硬件驗證創新

文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    電磁環境仿真驗證系統軟件

    電磁環境仿真驗證系統軟件
    的頭像 發表于 04-29 16:59 ?164次閱讀
    電磁環境<b class='flag-5'>仿真</b>與<b class='flag-5'>驗證</b><b class='flag-5'>系統</b>軟件

    思科推出全新HAPS-200原型驗證系統和ZeBu仿真系統

    思科技近日宣布,全面升級其高性能硬件輔助驗證(HAV)產品組合,推出全新代HAPS-200原型
    的頭像 發表于 04-03 14:22 ?658次閱讀
    新<b class='flag-5'>思科</b>技<b class='flag-5'>推出</b>全新HAPS-200<b class='flag-5'>原型</b><b class='flag-5'>驗證</b><b class='flag-5'>系統</b>和ZeBu<b class='flag-5'>仿真</b><b class='flag-5'>系統</b>

    大規模硬件仿真系統的編譯挑戰

    引言隨著集成電路設計復雜度的不斷提升,硬件仿真系統在現代芯片設計流程中扮演著越來越重要的角色。基于FPGA(現場可編程門陣列)的商用硬件仿真
    的頭像 發表于 03-31 16:11 ?748次閱讀
    大規模<b class='flag-5'>硬件</b><b class='flag-5'>仿真</b><b class='flag-5'>系統</b>的編譯挑戰

    思科推出Virtualizer原生運行虛擬仿真技術

    思科推出面向Arm架構設備的Virtualizer原生運行虛擬仿真技術(Virtualizer Native Execution)。這項開創性的虛擬原型技術將改變邊緣設備及應用的軟
    的頭像 發表于 03-26 14:41 ?475次閱讀

    思科推出基于Arm服務器原生運行的Virtualizer虛擬仿真技術

    思科技近日宣布在基于Arm服務器上推出思科技Virtualizer 原生運行虛擬仿真技術(Synopsys Virtualizer Native Execution on Arm-
    的頭像 發表于 03-17 17:45 ?564次閱讀

    思科推出基于AMD芯片的新原型驗證系統

    近日,新思科技宣布推出全新基于AMD Versal? Premium VP1902自適應系統級芯片(SoC)的HAPS?原型驗證
    的頭像 發表于 02-19 17:12 ?594次閱讀

    思科推出全新硬件輔助驗證產品組合

    思科技近日宣布,推出基于全新AMD Versal Premium VP1902自適應系統級芯片(SoC)的HAPS原型驗證
    的頭像 發表于 02-18 17:30 ?554次閱讀

    思科技全新升級業界領先的硬件輔助驗證產品組合,助力下代半導體與設計創新

    和ZeBu?仿真系統,全新升級其業界領先的硬件輔助驗證(HAV)產品組合。全新代HAPS-200原型
    發表于 02-18 16:00 ?235次閱讀

    Nordic推出最新物聯網原型驗證平臺Thingy:91 X

    近日,全球低功耗無線連接解決方案的領軍企業Nordic Semiconductor正式推出了其最新的物聯網原型驗證平臺——Thingy:91 X。該平臺專為LTE-M、NB-IoT、Wi-Fi
    的頭像 發表于 12-11 10:13 ?1314次閱讀

    芯華章發布新代FPGA原型驗證系統HuaPro P3

    近日,芯華章正式推出了其新代高性能FPGA原型驗證系統——HuaPro P3。這款系統集成了最
    的頭像 發表于 12-11 09:52 ?539次閱讀

    芯華章推出新一代高性能FPGA原型驗證系統

    華章科技,也在不斷提升硬件驗證的對應方案和產品能力。 HuaPro P3作為芯華章第三代FPGA驗證系統產品,采用最新代可編程SoC芯片,
    發表于 12-10 10:49 ?532次閱讀
    芯華章<b class='flag-5'>推出新一</b>代高性能FPGA<b class='flag-5'>原型</b><b class='flag-5'>驗證</b><b class='flag-5'>系統</b>

    國產EDA公司芯華章科技推出新一代高性能FPGA原型驗證系統

    作為國產EDA公司的芯華章科技,也在不斷提升硬件驗證的對應方案和產品能力。 HuaPro P3作為芯華章第三代FPGA驗證系統產品,采用最新
    發表于 12-10 09:17 ?623次閱讀
    國產EDA公司芯華章科技<b class='flag-5'>推出新一</b>代高性能FPGA<b class='flag-5'>原型</b><b class='flag-5'>驗證</b><b class='flag-5'>系統</b>

    快速部署原型驗證:從子卡到調試的全方位優化

    引言原型驗證種在FPGA平臺上驗證芯片設計的過程,通過在FPGA上實現芯片的設計原型,使得開發人員可以在
    的頭像 發表于 09-30 08:04 ?1007次閱讀
    快速部署<b class='flag-5'>原型</b><b class='flag-5'>驗證</b>:從子卡到調試的全方位優化

    思科技PCIe 7.0驗證IP(VIP)的特性

    在近期的博文《新思科技率先推出PCIe 7.0 IP解決方案,加速HPC和AI等萬億參數領域的芯片設計》中,新思科技宣布推出綜合全面的PCIe Express Gen 7(PCIe 7
    的頭像 發表于 07-24 10:11 ?1432次閱讀
    新<b class='flag-5'>思科</b>技PCIe 7.0<b class='flag-5'>驗證</b>IP(VIP)的特性

    龍芯CPU統一系統架構規范及參考設計下載

    *附件:LoongArch 系統調用(syscall)ABI.pdf *附件:龍芯 CPU 統一系統架構規范(適用于 LA 架構通用 PC、服務器系列)-v4.1.0.pdf *附件:龍芯CPU統一系統
    發表于 06-20 14:42