女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

DDR3系列之時鐘信號的差分電容

微云疏影 ? 來源:一博科技 ? 作者:一博科技 ? 2022-04-18 10:33 ? 次閱讀

差分電容?沒看錯吧,有這種電容嗎?當然是沒有的,只是這個電容并聯(lián)在差分信號P/N中間,所以我們習慣性的叫它差分電容罷了。如下圖一中紅色框中所示即我們今天的主角,下面容我慢慢給大家介紹。

pYYBAGJczfqATtWQAACKTXw3sOU639.jpg

圖一

大家看到它是否有種似曾相識又不曾見過的感覺?確實,它只不過是一個普普通通的不起眼的電容罷了!但是,如果它真的只是一個普通的電容,高速先生也不屑拿出來和大家講了,其實它普通的表面隱藏著很深的道道。到底有什么呢?噓!一般人我不告訴他!

圖一是Intel平臺設計指導上經(jīng)常可以看到的DDR3時鐘拓撲結(jié)構(gòu),我們也經(jīng)常會在仿真實踐中去人為的添加這個差分電容,如下圖二時鐘信號一拖四所示為我們在設計中看到的一個真實案例。

poYBAGJczfqAev7AAABRNCuPMz0564.jpg

pYYBAGJczfuAAJFpAABzijnFj8A471.jpg

圖二 無差分電容的時鐘信號拓撲及波形

雖然看起來這個波形還湊合,沒有太大的問題,但還是有優(yōu)化的余地(工程師的強迫癥又來了,真是傷不起啊!),可以通過在前端并聯(lián)一個電容來優(yōu)化,如下圖三所示為并聯(lián)了2.2pF差分電容后的拓撲結(jié)構(gòu)和仿真波形。

poYBAGJczfuAe5OHAABLNUTmYCs121.jpg

pYYBAGJczfuAQ20bAAB4AHLaU0Y927.jpg

圖三 有差分電容的拓撲結(jié)構(gòu)和波形

在前端加了差分電容后,雖然上升沿有微小的變緩,但波形真的是呈現(xiàn)了一個完美的正弦波曲線,振蕩消除了,實在是苦逼的工程師們居家(埋頭實驗室)旅行(客戶現(xiàn)場出差)、殺人滅口(消除反射等)之必備良方。此優(yōu)化設計也已經(jīng)投入使用,在加了這個電容后系統(tǒng)能穩(wěn)定運行在800MHz的頻率,如果沒有焊接這個電容,系統(tǒng)只能穩(wěn)定運行在667MHz,運行到800MHz時系統(tǒng)時有錯誤發(fā)生。

看到這里,一些腦洞大開的工程師可能會問,這個電容的位置有什么講究嗎?我可不可以把這個電容放在最后面那個顆粒?高速先生就喜歡有人提這種高質(zhì)量的問題。下面還是看看仿真結(jié)果吧。

首先看看將電容放在第一個顆粒處的仿真結(jié)果,如下圖四所示。

poYBAGJczfyAIuhJAABLJfdY5oU414.jpg

pYYBAGJczfyAcEZIAAB9BoLvCHI457.jpg

圖四、電容在第一個顆粒處的拓撲和波形

可以看出此時波形已經(jīng)沒有放在前端(靠近發(fā)送芯片端)時的完美了,甚至出現(xiàn)了振蕩的小苗頭。接著把電容放在最后一片顆粒處,仿真結(jié)果如下圖五所示。

poYBAGJczf2AWNwAAABK93Xxcl4064.jpg

pYYBAGJczf2AbCyWAAB729H4zOo306.jpg

圖五 電容在最后處的拓撲和波形

此時波形振蕩甚至比沒有電容的效果還明顯,仿真結(jié)果表明此電容還是不要放在末端為好,最好的位置還是靠近發(fā)送端吧。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • DDR3
    +關(guān)注

    關(guān)注

    2

    文章

    283

    瀏覽量

    42947
  • 差分電容
    +關(guān)注

    關(guān)注

    0

    文章

    6

    瀏覽量

    8881
  • 時鐘信號
    +關(guān)注

    關(guān)注

    4

    文章

    465

    瀏覽量

    29082
收藏 人收藏

    評論

    相關(guān)推薦
    熱點推薦

    在Vivado調(diào)用MIG產(chǎn)生DDR3的問題解析

    下面是調(diào)用的DDR3模塊的,模塊的倒數(shù)第二行是,模塊的時鐘輸入,時鐘源來自PLL產(chǎn)生的系統(tǒng)時鐘的倍頻。
    的頭像 發(fā)表于 05-03 10:21 ?446次閱讀
    在Vivado調(diào)用MIG產(chǎn)生<b class='flag-5'>DDR3</b>的問題解析

    TPS51116 完整的DDRDDR2、DDR3DDR3L、LPDDR3DDR4 電源解決方案同步降壓控制器數(shù)據(jù)手冊

    TPS51116為 DDR/SSTL-2、DDR2/SSTL-18、DDR3/SSTL-15、DDR3L、LPDDR3
    的頭像 發(fā)表于 04-29 16:38 ?299次閱讀
    TPS51116 完整的<b class='flag-5'>DDR</b>、<b class='flag-5'>DDR</b>2、<b class='flag-5'>DDR3</b>、<b class='flag-5'>DDR3</b>L、LPDDR<b class='flag-5'>3</b> 和 <b class='flag-5'>DDR</b>4 電源解決方案同步降壓控制器數(shù)據(jù)手冊

    DDR模塊的PCB設計要點

    在高速PCB設計中,DDR模塊是絕對繞不過去的一關(guān)。無論你用的是DDRDDR2還是DDR3,只要設計不規(guī)范,后果就是——信號反射、時序混亂
    的頭像 發(fā)表于 04-29 13:51 ?850次閱讀
    <b class='flag-5'>DDR</b>模塊的PCB設計要點

    TPS51216-EP 增強型產(chǎn)品 完整的 DDR2、DDR3DDR3L 內(nèi)存電源解決方案 同步降壓控制器數(shù)據(jù)手冊

    TPS51216-EP 以最低的總成本和最小的空間為 DDR2、DDR3DDR3L 內(nèi)存系統(tǒng)提供完整的電源。它將同步降壓穩(wěn)壓控制器 (VDDQ) 與 2A 灌/拉跟蹤 LDO (VTT) 和緩
    的頭像 發(fā)表于 04-26 11:12 ?241次閱讀
    TPS51216-EP 增強型產(chǎn)品 完整的 <b class='flag-5'>DDR</b>2、<b class='flag-5'>DDR3</b> 和 <b class='flag-5'>DDR3</b>L 內(nèi)存電源解決方案 同步降壓控制器數(shù)據(jù)手冊

    DDR3 SDRAM配置教程

    DDR3 SDRAM(Double-Data-Rate ThreeSynchronous Dynamic Random Access Memory)是DDR SDRAM的第三代產(chǎn)品,相較于DDR2,
    的頭像 發(fā)表于 04-10 09:42 ?2127次閱讀
    <b class='flag-5'>DDR3</b> SDRAM配置教程

    燦芯半導體推出DDR3/4和LPDDR3/4 Combo IP

    燦芯半導體(上海)股份有限公司(燦芯股份,688691)宣布推出基于28HKD 0.9V/2.5V 平臺的DDR3/4, LPDDR3/4 Combo IP。該IP具備廣泛的協(xié)議兼容性,支持DDR3
    的頭像 發(fā)表于 03-21 16:20 ?366次閱讀

    普源DHO1072示波器DDR信號測試要點

    、準備工作 1.選擇合適的探頭:選擇具有高帶寬和低電容的探頭,以減少信號失真。對于DDR信號測試,通常推薦使用
    的頭像 發(fā)表于 03-14 12:06 ?283次閱讀
    普源DHO1072示波器<b class='flag-5'>DDR</b><b class='flag-5'>信號</b>測試要點

    三大內(nèi)存原廠或?qū)⒂?025年停產(chǎn)DDR3/DDR4

    據(jù)報道,業(yè)內(nèi)人士透露,全球三大DRAM內(nèi)存制造商——三星電子、SK海力士和美光,有望在2025年內(nèi)正式停產(chǎn)已有多年歷史的DDR3DDR4兩代內(nèi)存。 隨著技術(shù)的不斷進步和消費級平臺的更新?lián)Q代
    的頭像 發(fā)表于 02-19 11:11 ?1281次閱讀

    DDR3DDR4、DDR5的性能對比

    DDR3DDR4、DDR5是計算機內(nèi)存類型的不同階段,分別代表第三代、第四代和第五代雙倍數(shù)據(jù)速率同步動態(tài)隨機存取存儲器(SDRAM)。以下是它們之間的性能對比: 一、速度與帶寬 DDR3
    的頭像 發(fā)表于 11-29 15:08 ?8974次閱讀

    DDR內(nèi)存與SDRAM的區(qū)別 DDR4內(nèi)存與DDR3內(nèi)存哪個好

    系統(tǒng)總線同步工作,以提高數(shù)據(jù)傳輸效率。 DDR (Double Data Rate) :雙倍速率同步動態(tài)隨機存取存儲器,是SDRAM的后繼者,它通過在時鐘周期的上升沿和下降沿都進行數(shù)據(jù)傳輸來實現(xiàn)雙倍
    的頭像 發(fā)表于 11-29 14:57 ?3323次閱讀

    如何選擇DDR內(nèi)存條 DDR3DDR4內(nèi)存區(qū)別

    隨著技術(shù)的不斷進步,計算機內(nèi)存技術(shù)也在不斷發(fā)展。DDR(Double Data Rate)內(nèi)存條作為計算機的重要組成部分,其性能直接影響到電腦的運行速度和穩(wěn)定性。DDR3DDR4是目前市場上最常
    的頭像 發(fā)表于 11-20 14:24 ?5354次閱讀

    opa的電容和共模電容有什么區(qū)別?

    請教下opa的電容和共模電容有什么區(qū)別,在應用時,應該注意什么? 再衍生問下, 設計濾波器時,分帶寬 和共模帶寬 分部指的什么,
    發(fā)表于 09-20 08:06

    DDR3寄存器和PLL數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《DDR3寄存器和PLL數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 08-23 11:06 ?2次下載
    <b class='flag-5'>DDR3</b>寄存器和PLL數(shù)據(jù)表

    放大電路可以放大什么信號

    放大電路是一種廣泛應用于電子電路中的放大器,它能夠放大兩個輸入信號之間的差值。這種電路具有許多優(yōu)點,如高輸入阻抗、低噪聲、良好的線性度和穩(wěn)定性等。 一、
    的頭像 發(fā)表于 07-09 15:03 ?1396次閱讀

    基于FPGA的DDR3多端口讀寫存儲管理設計

    控制模塊用戶接口讀操作設計 用戶接口讀操作也分為地址系統(tǒng)和數(shù)據(jù)系統(tǒng)。用戶接口讀操作信號說明如表2所列。 表2 DDR3控制器用戶接口讀操作信號說明 地址系統(tǒng)與寫操作相同,在時鐘
    發(fā)表于 06-26 18:13