女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

一文了解DDR3系列之容性負載補償

微云疏影 ? 來源:一博科技 ? 作者:一博科技 ? 2022-04-04 09:22 ? 次閱讀

容性負載?是負載呈容性,還是帶容性的負載?呵呵,這不一個意思嘛,中國的語言,難怪老外覺得很難搞懂,自己人都被繞暈了。負載怎么會呈容性呢?這個主要是在多負載的情況下,如下圖一所示,由于分支和負載較多,不可避免的會增加過孔來連通信號,普通過孔是呈容性的,其次還有芯片封裝上的寄生電容(約0.33~0.44pF),另外還有Die上的寄生電容(約0.77~2.12pF),所有的這些電容會降低信號線的有效特征阻抗(請看高速先生前期的文章:PCB設計中關于反射的那些事系列)。

poYBAGJGxF6AYZJLAAA-4ZOjAxs616.jpg

圖一

過孔為什么會呈現容性?這和其本身的結構及尺寸有關,請看下面的近似計算。

以8mil孔徑,18mil pad,27mil反焊盤,1.6mm通孔為例計算過孔的參數。

? 過孔寄生電容 :

pYYBAGJGxF6AKHJtAAAgMFK0q84625.jpg

? 過孔寄生電感 :

poYBAGJGxF6AUlDvAAAaU1dnShk800.jpg

? 那么過孔的近似特征阻抗為:

poYBAGJGxF-AAl28AAAbaBQ89Ps057.jpg

此公式是將過孔等效為傳輸線的模型來計算的,如果常規我們單端信號是50歐姆的特征阻抗,過孔的阻抗如上計算約為45歐姆,拉低了整體的特征阻抗,所以說呈現容性效應。

同樣,如果再考慮封裝電容及Die電容的容性,那么整個負載的有效阻抗就會更低于PCB的設計阻抗,這樣就會導致整體的阻抗不連續。

通常我們有兩種方法來進行容性負載的補償(相對于單端50歐姆的目標阻抗來說),其一是減小主干線路(變粗)的阻抗,其二是加大分支處(變細)的線路阻抗,使得整體的負載阻抗維持在50歐姆左右。

好了,口說無憑,讓我們來聯系下實際吧。

還是拿芯片行業的龍頭老大來舉例,如果大家經常看Intel的設計指導,就會看到他們關于DDR3的主干線路阻抗(40歐姆左右)控制都比50歐姆小,而且通常這樣的設計負載又很多(DIMM條就更不用說了),這個不正是降低主干線路阻抗的一種印證嘛!請看如下表所示。

pYYBAGJGxF-AO25vAAA5SxFheSs384.jpg

出自Intel Romley PDG

第二種處理方式就是內存條的設計了,如下圖二為內存條的設計圖。

poYBAGJGxF-AXTkTAACjuVbrs9g881.jpg

圖二 內存條設計

從上圖可以看到,地址信號的主干線路線寬為7.5mil,而到了顆粒端就變成了3mil,除了布線密度上面的考慮外,主要還是為了補償容性負載。

同時,高速先生也做了仿真來驗證容性負載補償是否真的有效,拓撲結構如下圖三所示。

poYBAGJGxGCAdPhKAAA8qdbAUtY671.jpg

圖三 仿真拓撲結構

在正常控制PCB板上阻抗為50歐姆的情況下(不做容性負載補償),仿真波形如下圖所示。

poYBAGJGxGCAMF4UAADVg0Zu18Y988.jpg

將主干線路的阻抗控制為42歐姆(有容性負載補償),仿真波形如下圖所示。

pYYBAGJGxGGAV07ZAACxsXbeZ2Q796.jpg

為了方便比較所以采用眼圖的方法,可知做了補償的眼圖有更大的眼高,兩者相差180mV左右,相當于提升了12%的系統裕量。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 阻抗
    +關注

    關注

    17

    文章

    970

    瀏覽量

    47023
  • 寄生電容
    +關注

    關注

    1

    文章

    297

    瀏覽量

    19653
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    在Vivado調用MIG產生DDR3的問題解析

    下面是調用的DDR3模塊的,模塊的倒數第二行是,模塊的時鐘輸入,時鐘源來自PLL產生的系統時鐘的倍頻。
    的頭像 發表于 05-03 10:21 ?439次閱讀
    在Vivado調用MIG產生<b class='flag-5'>DDR3</b>的問題解析

    TPS51116 完整的DDRDDR2、DDR3DDR3L、LPDDR3DDR4 電源解決方案同步降壓控制器數據手冊

    TPS51116為 DDR/SSTL-2、DDR2/SSTL-18、DDR3/SSTL-15、DDR3L、LPDDR3
    的頭像 發表于 04-29 16:38 ?294次閱讀
    TPS51116 完整的<b class='flag-5'>DDR</b>、<b class='flag-5'>DDR</b>2、<b class='flag-5'>DDR3</b>、<b class='flag-5'>DDR3</b>L、LPDDR<b class='flag-5'>3</b> 和 <b class='flag-5'>DDR</b>4 電源解決方案同步降壓控制器數據手冊

    DDR3 SDRAM配置教程

    DDR3 SDRAM(Double-Data-Rate ThreeSynchronous Dynamic Random Access Memory)是DDR SDRAM的第三代產品,相較于DDR2,
    的頭像 發表于 04-10 09:42 ?2008次閱讀
    <b class='flag-5'>DDR3</b> SDRAM配置教程

    燦芯半導體推出DDR3/4和LPDDR3/4 Combo IP

    燦芯半導體(上海)股份有限公司(燦芯股份,688691)宣布推出基于28HKD 0.9V/2.5V 平臺的DDR3/4, LPDDR3/4 Combo IP。該IP具備廣泛的協議兼容,支持D
    的頭像 發表于 03-21 16:20 ?358次閱讀

    三大內存原廠或將于2025年停產DDR3/DDR4

    DDR5內存已成為市場主流,并逐步取代DDR4內存。值得注意的是,消費級平臺已不再支持DDR4,這使得DDR4內存開始加速向DDR3目前所
    的頭像 發表于 02-19 11:11 ?1244次閱讀

    感性負載,負載,阻負載介紹

    感性負載負載,阻負載的定義 線圈負載叫感性,
    的頭像 發表于 02-10 09:26 ?1234次閱讀
    感性<b class='flag-5'>負載</b>,<b class='flag-5'>容</b><b class='flag-5'>性</b><b class='flag-5'>負載</b>,阻<b class='flag-5'>性</b><b class='flag-5'>負載</b>介紹

    DDR3DDR4、DDR5的性能對比

    DDR3DDR4、DDR5是計算機內存類型的不同階段,分別代表第三代、第四代和第五代雙倍數據速率同步動態隨機存取存儲器(SDRAM)。以下是它們之間的性能對比: 、速度與帶寬
    的頭像 發表于 11-29 15:08 ?8846次閱讀

    如何選擇DDR內存條 DDR3DDR4內存區別

    見的兩種內存類型,它們在性能、功耗、容量和兼容等方面存在顯著差異。 DDR3DDR4內存的區別 1. 性能 DDR4內存條相較于DDR3
    的頭像 發表于 11-20 14:24 ?5276次閱讀

    什么是負載箱?

    負載箱是用于模擬電網中感性負載的裝置,通常由電容器、電抗器等元件組成。在電力系統中,負載箱被廣泛應用于測試和評估各種電氣設備的性能,如變
    發表于 09-25 10:51

    led燈是負載還是感性負載

    LED燈,即發光二極管燈,是種半導體照明設備,廣泛應用于各種照明場合。 負載與感性負載
    的頭像 發表于 09-19 11:03 ?6062次閱讀

    如果運放驅動大負載,該選擇什么運放呢?

    如果運放驅動大負載,該選擇什么運放呢?我看ADI公司有驅動“無限大”負載的運放,TI
    發表于 09-12 07:46

    DDR3寄存器和PLL數據表

    電子發燒友網站提供《DDR3寄存器和PLL數據表.pdf》資料免費下載
    發表于 08-23 11:06 ?2次下載
    <b class='flag-5'>DDR3</b>寄存器和PLL數據表

    OPA549能否帶負載

    我的客戶目前想用OPA549來做1路可調輸出電壓,輸出范圍1~24V,輸出電流8A,負載負載, 1)不知道這款芯片能否帶
    發表于 08-16 14:09

    負載導致運算放大器不穩定的解決辦法

    1、運算放大器為什么振蕩:兩種常見原因的直觀分析 第種情況與電容負載有關(圖 a)。電阻器是運算放大器的開環輸出電阻。電容器當然是負載電容。有些是需要驅動的
    發表于 08-07 07:11

    基于FPGA的DDR3多端口讀寫存儲管理設計

    今天給大俠帶來《基于FPGA的DDR3多端口讀寫存儲管理設計》,話不多說,上貨。 摘要 為了解決視頻圖形顯示系統中多個端口訪問DDR3時出現的數據存儲沖突問題,設計了種基于
    發表于 06-26 18:13