女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Vivado怎么快速找到schematic中的object

C29F_xilinx_inc ? 來源:賽靈思 ? 作者:賽靈思 ? 2022-02-26 17:08 ? 次閱讀
在Vivado中,可能由于某些邏輯輸入懸空而導致Implementation的opt_design時會錯,比如:
Vivado怎么快速找到schematic中的object

報的錯誤是dac_spi_i0/bit_cnt[4]_i_4的這個LUT有個輸入懸空了,這個工程的邏輯比較簡單,例化的嵌套也比較少,因此在schematic一層層找也很容易可以找到,但如果工程比較復雜,在很內部的一個LUT的輸入懸空了,找起來就很費勁了。

筆者碰到的問題是在vivado的axi-interconnect ip中報了這個錯誤,而且是ip內部套了好幾層的地方,如果再一層層往下找就比較麻煩了,不過vivado提供了tcl指令可以幫我們快速找到這個LUT在schematic中的位置:

show_schematic [get_cells dac_spi_i0/bit_cnt[4]_i_4]
就會快速定位到schematic中的位置:
Vivado怎么快速找到schematic中的object
審核編輯:湯梓紅
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 指令
    +關注

    關注

    1

    文章

    614

    瀏覽量

    36227
  • 邏輯
    +關注

    關注

    2

    文章

    834

    瀏覽量

    29694
  • Vivado
    +關注

    關注

    19

    文章

    828

    瀏覽量

    68207
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    如何使用One Spin檢查AMD Vivado Design Suite Synth的結果

    本文講述了如何使用 One Spin 檢查 AMD Vivado Design Suite Synth 的結果(以 Vivado 2024.2 為例)。
    的頭像 發表于 05-19 14:22 ?362次閱讀
    如何使用One Spin檢查AMD <b class='flag-5'>Vivado</b> Design Suite Synth的結果

    一文詳解Vivado時序約束

    Vivado的時序約束是保存在xdc文件,添加或創建設計的工程源文件后,需要創建xdc文件設置時序約束。時序約束文件可以直接創建或添加已存在的約束文件,創建約束文件有兩種方式:Constraints Wizard和Edit Timing Constraints,在綜合后
    的頭像 發表于 03-24 09:44 ?2590次閱讀
    一文詳解<b class='flag-5'>Vivado</b>時序約束

    Vivado FIR IP核實現

    Xilinx的FIR IP核屬于收費IP,但是不需要像 Quartus那樣通過修改license文件來破解。如果是個人學習,現在網絡上流傳的license破解文件在破解Vivado的同時也破解
    的頭像 發表于 03-01 14:44 ?1447次閱讀
    <b class='flag-5'>Vivado</b> FIR IP核實現

    使用DDS生成三個信號并在Vivado實現低通濾波器

    本文使用 DDS 生成三個信號,并在 Vivado 實現低通濾波器。低通濾波器將濾除相關信號。
    的頭像 發表于 03-01 14:31 ?1451次閱讀
    使用DDS生成三個信號并在<b class='flag-5'>Vivado</b><b class='flag-5'>中</b>實現低通濾波器

    AMD Vivado Design Suite IDE的設計分析簡介

    本文檔涵蓋了如何驅動 AMD Vivado Design Suite 來分析和改善您的設計。
    的頭像 發表于 02-19 11:22 ?480次閱讀
    AMD <b class='flag-5'>Vivado</b> Design Suite IDE<b class='flag-5'>中</b>的設計分析簡介

    詳解Object Detection Demo的移植

    繼上一篇移植了 Mediapipe 的 LLM Inference 后,這篇文章我們將繼續探索 Object Detection Demo 的移植。
    的頭像 發表于 02-05 13:42 ?378次閱讀
    詳解<b class='flag-5'>Object</b> Detection Demo的移植

    電腦相片云存儲位置,如何快速找到電腦相片云存儲位置

    在數字化時代,傳統的電腦已經無法滿足我們對高效、便捷計算的需求。云電腦以其強大的功能和靈活的使用方式,成為了新時代的寵兒。今天就為大家介紹如何快速找到電腦相片云存儲位置。 ? ?在現代辦公和生活
    的頭像 發表于 01-16 10:44 ?1544次閱讀
    電腦相片云存儲位置,如何<b class='flag-5'>快速</b><b class='flag-5'>找到</b>電腦相片云存儲位置

    Vivado Design Suite用戶指南:邏輯仿真

    電子發燒友網站提供《Vivado Design Suite用戶指南:邏輯仿真.pdf》資料免費下載
    發表于 01-15 15:25 ?0次下載
    <b class='flag-5'>Vivado</b> Design Suite用戶指南:邏輯仿真

    Xilinx_Vivado_SDK的安裝教程

    I Agree,然后點擊 Next: 選擇 Vivado HL System Edition(一般選擇這個設計套件比較完整,它比 Vivado HL Design Edition 多了一個 System Generator for DSP with Mat
    的頭像 發表于 11-16 09:53 ?4449次閱讀
    Xilinx_<b class='flag-5'>Vivado</b>_SDK的安裝教程

    每次Vivado編譯的結果都一樣嗎

    很多FPGA工程師都有這種困惑,Vivado每次編譯的結果都一樣嗎? 在AMD官網上,有這樣一個帖子: Are Vivado results repeatable for identical
    的頭像 發表于 11-11 11:23 ?1071次閱讀
    每次<b class='flag-5'>Vivado</b>編譯的結果都一樣嗎

    Schematic—TIDA-010239電路圖

    電子發燒友網站提供《Schematic—TIDA-010239電路圖.pdf》資料免費下載
    發表于 10-31 10:20 ?1次下載

    Vivado使用小技巧

    有時我們對時序約束進行了一些調整,希望能夠快速看到對應的時序報告,而又不希望重新布局布線。這時,我們可以打開布線后的dcp,直接在Vivado Tcl Console里輸入更新后的時序約束。如果調整
    的頭像 發表于 10-24 15:08 ?888次閱讀
    <b class='flag-5'>Vivado</b>使用小技巧

    TPA3118D2EVM Schematic輸出電感可用FB1812(貼片磁珠),貼片磁珠的參數規格型號和怎樣選?

    TPA3118D2EVM Schematic輸出電感可用FB1812(貼片磁珠),貼片磁珠的參數規格型號和怎樣選 請高手或TI工程師幫忙指教
    發表于 10-18 06:17

    Vivado 2024.1版本的新特性(2)

    從綜合角度看,Vivado 2024.1對SystemVerilog和VHDL-2019的一些特性開始支持。先看SystemVerilog。
    的頭像 發表于 09-18 10:34 ?1669次閱讀
    <b class='flag-5'>Vivado</b> 2024.1版本的新特性(2)

    Vivado 2024.1版本的新特性(1)

    Vivado 2024.1已正式發布,今天我們就來看看新版本帶來了哪些新特性。
    的頭像 發表于 09-18 10:30 ?2300次閱讀
    <b class='flag-5'>Vivado</b> 2024.1版本的新特性(1)