女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

先進工藝節點下的芯片設計需考慮更多變量

新思科技 ? 來源:新思科技 ? 作者:新思科技 ? 2021-05-06 11:12 ? 次閱讀

性能、功耗和面積 (PPA) 目標受多個靜態指標影響,包括時鐘和數據路徑時序、版圖規劃以及特定電壓水平下的功耗。這些指標會進一步推動技術庫的表征,設計優化和簽核收斂。

先進工藝節點設計,尤其是高性能計算 (HPC) 應用,對PPA提出更高要求,驅動著開發者們不斷挑戰物理極限。

追求更優PPA

隨著功耗和性能指標不斷變化,先進工藝節點下的芯片設計需要考慮更多變量。動態或翻轉功耗已經成為功耗優化的重點。盡管降低工作電壓可以直接降低動態功耗,但通常而言,工作電壓在設計流程中始終都是一項靜態指標。先進工藝節點下,更高的單元和功耗密度導致降低電壓水平的難度增加,而更低的電壓對于實現更低的每瓦性能至關重要。因此,PPA的優化可以從功耗入手。

在時序方面,可以采用靜態時序分析 (STA) 來分析每條時序路徑,并根據頻率對每條路徑進行檢查。由于先進工藝節點具有明顯的易變性,特別是在低電壓狀態下,這就需要分析因易變性引起的潛在性能瓶頸。通過確定所有關鍵路徑的統計相關性可以找出這些瓶頸,從而避免過度補償,同時改善PPA。因此,PPA的優化也體現在時序性能方面。

利用PrimeShield優化PPA

2017年,PrimeTime開發了經過代工廠認證的先進電壓調節技術,使開發者能夠在大范圍電壓區間內,對任一電壓進行精確分析。開發者能夠“掃描”電壓范圍,在不同的電壓水平下試運行相同的設計方案,并最終找到最優的PPA或每瓦性能目標。盡管PrimeTime解決方案準確且有效,但掃頻過程耗時較長,且需要消耗大量資源。

快速發展至今,為滿足客戶的需求,PrimeShield擴展了PrimeTime的核心技術,并引入了一種新的PPA簽核分析類型—— Vmin。Vmin表示在設計中,為滿足性能要求而為每個單元或每條路徑所配置的最低電壓。通過這種簽核分析,開發者可以高效地查明電壓瓶頸,以增強IR壓降的魯棒性,推動電壓裕量的均勻性,并找到可直接微調的工作電壓。可變電壓可作為一項PPA優化指標。

PrimeShield還創新性地采用了PrimeTime簽核的核心引擎作為快速統計引擎。利用機器學習技術,PrimeShield解決方案可在幾分鐘內完成對關鍵時序路徑執行快速蒙特卡洛統計仿真,而傳統統計仿真需耗費數天或數周時間。

通過統計相關性建模進行設計變量分析,這項技術已經獲得了專利,現在已無需受制于門級數量,可以對數十億門級的大型SoC進行分析和優化。統計性能瓶頸分析也已經成為一項可優化PPA的指標。

利用Fusion Compiler優化PPA

Fusion Compiler是業界唯一的數字設計實現解決方案,可在實現和優化PPA過程中部署新思科技最值得信任的黃金簽核解決方案。Fusion Compiler獨特的Advanced Fusion技術可無縫實現任何新的簽核分析,而不產生延時。

通過將簽核的精確分析與簽核驅動的強大優化技術相結合,Fusion Compiler 和PrimeShield重新定義了SoC先進工藝節點的PPA收斂和簽核,為PPA的優化提供助力,提升了PPA曲線,并提高了SoC設計的每瓦性能。Vmin分析和優化功能在實際應用中表現優異,可使總功耗降低15%,同時Vmin還可滿足超級過載條件,顯著提高標準操作模式中的每瓦性能。

原文標題:Fusion Compiler+PrimeShield,實現先進工藝芯片設計的最佳PPA

文章出處:【微信公眾號:新思科技】歡迎添加關注!文章轉載請注明出處。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    459

    文章

    52160

    瀏覽量

    436049
  • PPA
    PPA
    +關注

    關注

    0

    文章

    21

    瀏覽量

    7596

原文標題:Fusion Compiler+PrimeShield,實現先進工藝芯片設計的最佳PPA

文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    概倫電子先進高速FastSPICE仿真器NanoSpice Pro X介紹

    為了滿足工藝節點的演進和設計裕度的降低所帶來的更高精度要求,NanoSpice Pro X采用自適應雙引擎技術,無縫集成先進FastSPICE引擎和高精度NanoSpiceX模擬引擎,以確保高模擬
    的頭像 發表于 04-23 15:13 ?244次閱讀
    概倫電子<b class='flag-5'>先進</b>高速FastSPICE仿真器NanoSpice Pro X介紹

    華大九天版圖寄生參數分析工具Empyrean ADA介紹

    在集成電路設計中,寄生參數是決定芯片性能的關鍵因素之一,尤其是在先進工藝節點,其影響愈發顯著,甚至可能成為影響
    的頭像 發表于 04-19 11:31 ?615次閱讀
    華大九天版圖寄生參數分析工具Empyrean ADA介紹

    先進封裝工藝面臨的挑戰

    先進制程遭遇微縮瓶頸的背景先進封裝朝著 3D 異質整合方向發展,成為延續摩爾定律的關鍵路徑。3D 先進封裝技術作為未來的發展趨勢,使芯片
    的頭像 發表于 04-09 15:29 ?335次閱讀

    其利天下技術開發|目前先進芯片封裝工藝有哪些

    先進封裝是“超越摩爾”(MorethanMoore)時代的一大技術亮點。當芯片在每個工藝節點上的微縮越來越困難、也越來越昂貴之際,工程師們將多個芯片
    的頭像 發表于 01-07 17:40 ?1462次閱讀
    其利天下技術開發|目前<b class='flag-5'>先進</b>的<b class='flag-5'>芯片</b>封裝<b class='flag-5'>工藝</b>有哪些

    聯發科調整天璣9500芯片制造工藝

    近日,據外媒最新報道,聯發科正在積極籌備下一代旗艦級芯片——天璣9500,并計劃在今年末至明年初正式推出這款備受期待的芯片。 原本,聯發科有意采用臺積電最先進的2nm工藝來制造天璣95
    的頭像 發表于 01-06 13:48 ?467次閱讀

    先進封裝中RDL工藝介紹

    Hello,大家好,今天我們來聊聊,先進封裝中RDL工藝。 RDL:Re-Distribution Layer,稱之為重布線層。是先進封裝的關鍵互連工藝之一,目的是將多個
    的頭像 發表于 01-03 10:27 ?2188次閱讀
    <b class='flag-5'>先進</b>封裝中RDL<b class='flag-5'>工藝</b>介紹

    【「大話芯片制造」閱讀體驗】+ 芯片制造過程和生產工藝

    今天閱讀了最感興趣的部分——芯片制造過程章節,可以用下圖概括: 芯片的制造工序可分為前道工序和后道工序。前道工序占整個芯片制造80%的工作量,由數百道工藝組成,可見
    發表于 12-30 18:15

    SK海力士考慮提供2.5D后端工藝服務

    近日,據韓媒報道,SK海力士在先進封裝技術開發領域取得了顯著進展,并正在考慮將其技術實力拓展至對外提供2.5D后端工藝服務。 若SK海力士正式進軍以2.5D工藝為代表的
    的頭像 發表于 12-25 14:24 ?506次閱讀

    先進封裝技術-17硅橋技術()

    混合鍵合技術(先進封裝技術(Semiconductor Advanced Packaging) - 3 Chiplet 異構集成(上) 先進封裝技術(Semiconductor
    的頭像 發表于 12-24 10:59 ?1597次閱讀
    <b class='flag-5'>先進</b>封裝技術-17硅橋技術(<b class='flag-5'>下</b>)

    電源濾波器的散熱設計需要考慮哪些因素?

    電源濾波器散熱設計選耐高溫材料,優化散熱結構,應用先進散熱技術,加強熱仿真與測試。綜合考慮工作環境,優化設計確保穩定性和可靠性。
    的頭像 發表于 12-16 15:19 ?529次閱讀
    電源濾波器的散熱設計需要<b class='flag-5'>考慮</b>哪些因素?

    先進封裝中互連工藝凸塊、RDL、TSV、混合鍵合的新進展

    談一談先進封裝中的互連工藝,包括凸塊、RDL、TSV、混合鍵合,有哪些新進展?可以說,互連工藝先進封裝的關鍵技術之一。在市場需求的推動
    的頭像 發表于 11-21 10:14 ?2824次閱讀
    <b class='flag-5'>先進</b>封裝中互連<b class='flag-5'>工藝</b>凸塊、RDL、TSV、混合鍵合的新進展

    Linux環境變量配置方法

    Linux上環境變量配置分為設置永久變量和臨時變量兩種。環境變量設置方法同時要考慮環境Shell類型,不同類型的SHELL設置臨時
    的頭像 發表于 10-23 13:39 ?562次閱讀

    電子封裝 | Die Bonding 芯片鍵合的主要方法和工藝

    DieBound芯片鍵合,是在封裝基板上安裝芯片工藝方法。本文詳細介紹一幾種主要的芯片鍵合的方法和
    的頭像 發表于 09-20 08:04 ?1710次閱讀
    電子封裝 | Die Bonding <b class='flag-5'>芯片</b>鍵合的主要方法和<b class='flag-5'>工藝</b>

    新思科技探索AI+EDA的更多可能性

    芯片設計復雜性的快速指數級增長給開發者帶來了巨大的挑戰,整個行業不僅要向埃米級發展、Muiti-Die系統和工藝節點遷移所帶來的挑戰,還需要應對愈加緊迫的上市時間目標、不斷增加的制造測試成本以及人才短缺等問題。早在AI大熱之前,
    的頭像 發表于 08-29 11:19 ?758次閱讀

    飛凌 Elfboard硬件分享-高速 PCB 設計考慮因素

    用一句話介紹封裝,那肯定是:封裝是溝通芯片內部世界與外部電路的橋梁。試想一,如果芯片沒有封裝,我們該怎么用?芯片會變得無比脆弱,可能連最基礎的電路功能都實現不了。所以
    發表于 08-06 09:30