女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

在Vivado中使用SRIO高速串行協議的IP演示官方例程

電子工程師 ? 來源:FPGA探索者 ? 作者:FPGA探索者 ? 2021-04-15 15:19 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA開發過程中不可避免的要使用到一些IP,有些IP是很復雜的,且指導手冊一般是很長的英文,僅靠看手冊和網絡的一些搜索,對于復雜IP的應用可能一籌莫展。

這里以Xilinx為例,在Vivado中使用SRIO高速串行協議的IP演示如何使用官方例程和手冊進行快速使用,在仔細閱讀參考官方例程后進行一些修改就可以應用在實際項目中。

一、導入IP

點擊“IP Catalog”,選擇要使用的IP,雙擊3處配置IP。

5b12010a-9dac-11eb-8b86-12bb97331649.png

二、配置IP

點擊左上角可以閱讀官方的IP說明手冊、IP更新信息、常見問題及解決方式。根據實際的需求配置IP的參數,如工作時鐘等。

在“Shared Logic”選項中(SRIO、Aurora、JESD204等使用GT的IP核中常常有此選項),如果選擇“Include Shared Logic inExample Design”(推薦方式),則在IP核外部的示例工程中生成時鐘、復位等必要邏輯,且這些邏輯作為共享邏輯,加入使用多個IP核時,可以共享一些復位等信號,且這些時鐘、復位可以被使用者修改;

當選中“Include Shared Logic in Core”(簡單)選項時,時鐘、復位邏輯等邏輯被包含在IP核中,對其他的IP不可見,這些邏輯也不能被修改(Read-Only)。

5b4b3696-9dac-11eb-8b86-12bb97331649.png

下圖中左邊是“IncludeShared Logic in Example Design”,右邊是“Include Shared Logic in Core”,可見不同配置下IP對外呈現的時鐘、復位和GT的一些引腳是不同的。

5b8fd0a8-9dac-11eb-8b86-12bb97331649.png

三、閱讀手冊

點擊“Product Guide”可以轉到Xilinx的DocNav中,查看、閱讀、下載各FPGA器件手冊、開發板資料、IP手冊。Xilinx官方手冊和配套例程是最具參考價值的資料,沒有其他。雖然是英文版,但是借助翻譯軟件及關鍵詞查找,還是能夠進行閱讀。

5bab3a5a-9dac-11eb-8b86-12bb97331649.png

5c2c6efe-9dac-11eb-8b86-12bb97331649.png

四、生成例程

選擇OOC編譯,等編譯完成后,右鍵“Open IPExample Design”,打開IP對應配置下的測試工程,選擇指定路徑,自動打開新生成的測試工程。

5c3a9bbe-9dac-11eb-8b86-12bb97331649.png

五、閱讀示例工程,仿真分析

工程中包含了時鐘、復位及輸入輸出、AXI總線協議等必要的配置,包含TestBench仿真測試文件,閱讀分析源碼,仿真查看波形,通過少量更改可以下板測試,ILA監測,參考示例工程,在實際應用中即可使用。

選擇“Include Shared Logic inExample Design”(推薦方式),則在IP核外部的示例工程中生成時鐘、復位等必要邏輯,且這些邏輯作為共享邏輯,加入使用多個IP核時,可以共享一些復位等信號,且這些時鐘、復位可以被使用者修改;

選中“Include Shared Logic in Core”(簡單)選項時,時鐘、復位、GT收發器配置是包含在IP核內部,對其他的IP不可見,這些邏輯也不能被修改(Read-Only),不對外呈現。

運行仿真即可查看波形,加入內部信號的波形到窗口,可以分析內部的信號,包括物理層PHY、協議層LOG等多個信號。(加入內部信號的方式可以參考matlab與FPGA數字濾波器設計(6)—— Vivado 中使用 Verilog 實現并行 FIR 濾波器/截位操作)

其余 IP 類似使用,多閱讀官方的IP手冊和例程。

原文標題:如何使用Xilinx官方例程和手冊學習IP核的使用,以高速接口SRIO為例

文章出處:【微信公眾號:FPGA技術江湖】歡迎添加關注!文章轉載請注明出處。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1645

    文章

    22049

    瀏覽量

    618405
  • Xilinx
    +關注

    關注

    73

    文章

    2185

    瀏覽量

    125328

原文標題:如何使用Xilinx官方例程和手冊學習IP核的使用,以高速接口SRIO為例

文章出處:【微信號:HXSLH1010101010,微信公眾號:FPGA技術江湖】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    如何使用AMD Vitis HLS創建HLS IP

    本文逐步演示了如何使用 AMD Vitis HLS 來創建一個 HLS IP,通過 AXI4 接口從存儲器讀取數據、執行簡單的數學運算,然后將數據寫回存儲器。接著會在 AMD Vivado Design Suite 設計
    的頭像 發表于 06-13 09:50 ?655次閱讀
    如何使用AMD Vitis HLS創建HLS <b class='flag-5'>IP</b>

    RT-Thread Ethernet/IP 協議技術實踐|技術集結

    Ethernet/IP(以太網工業協議)是一種基于標準以太網架構的工業通信協議,廣泛應用于自動化和控制系統中。它結合了TCP/IP協議和CI
    的頭像 發表于 04-08 18:47 ?949次閱讀
    RT-Thread Ethernet/<b class='flag-5'>IP</b> <b class='flag-5'>協議</b>技術實踐|技術集結

    智多晶XSTC_8B10B IP介紹

    XSTC_8B10B IP(XSTC:XiST Transmission Channel)是智多晶開發的一個靈活的,輕量級的高速串行通信的IPIP
    的頭像 發表于 04-03 16:30 ?737次閱讀
    智多晶XSTC_8B10B <b class='flag-5'>IP</b>介紹

    Vivado FIR IP核實現

    Xilinx的FIR IP核屬于收費IP,但是不需要像 Quartus那樣通過修改license文件來破解。如果是個人學習,現在網絡上流傳的license破解文件在破解Vivado的同時也破解
    的頭像 發表于 03-01 14:44 ?1690次閱讀
    <b class='flag-5'>Vivado</b> FIR <b class='flag-5'>IP</b>核實現

    AN4254-24CS系列串行EEPROM中使用增強軟件寫保護功能

    電子發燒友網站提供《AN4254-24CS系列串行EEPROM中使用增強軟件寫保護功能.pdf》資料免費下載
    發表于 01-22 15:43 ?0次下載
    AN4254-<b class='flag-5'>在</b>24CS系列<b class='flag-5'>串行</b>EEPROM<b class='flag-5'>中使</b>用增強軟件寫保護功能

    24CS系列串行EEPROM中使用增強軟件寫保護功能

    電子發燒友網站提供《24CS系列串行EEPROM中使用增強軟件寫保護功能.pdf》資料免費下載
    發表于 01-15 15:21 ?0次下載
    <b class='flag-5'>在</b>24CS系列<b class='flag-5'>串行</b>EEPROM<b class='flag-5'>中使</b>用增強軟件寫保護功能

    如何在Windows中使用MTP協議

    Windows操作系統中使用MTP(Media Transfer Protocol)協議主要涉及到與移動設備(如智能手機、平板電腦等)的連接和數據傳輸。MTP是一種用于交換媒體文件(如音樂、視頻
    的頭像 發表于 01-03 10:26 ?2618次閱讀

    高速串行總線系列-IBERT使用介紹

    IP核進行配置即可,下面大概描述下這個過程: IBERT IP核生成及使用簡介 VivadoIP catalog中搜索IBERT,如下
    的頭像 發表于 12-20 09:38 ?1972次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>串行</b>總線系列-IBERT使用介紹

    SRIO介紹及xilinx的vivado 2017.4中生成srio例程代碼解釋

    1. 概述 本文是用于記錄srio的學習情況,以及一些對xilinx的vivado 2017.4中生成srio例程代碼的解釋。 2. 參考文件 《pg007_
    的頭像 發表于 12-10 16:24 ?2836次閱讀
    <b class='flag-5'>SRIO</b>介紹及xilinx的<b class='flag-5'>vivado</b> 2017.4中生成<b class='flag-5'>srio</b><b class='flag-5'>例程</b>代碼解釋

    【米爾-Xilinx XC7A100T FPGA開發板試用】+03.SFP光口測試(zmj)

    】光纖與光模塊連接 【圖】SFP-0與SFP-1互連 1.3程序設計 vivadoIP Catalog中找到IBERT 7 Series GTP這個IP核。 iBERT測試
    發表于 11-12 16:54

    vivado導入舊版本的項目,IP核心被鎖。

    vivado導入其他版本的項目的時候,IP核被鎖,無法解開,請問該如何解決。 使用軟件:vivado 2019.2 導入項目使用版本:vivado 2018
    發表于 11-08 21:29

    什么是socket編程 socket與tcp/ip協議的關系

    基于TCP/IP協議族,這是一組用于網絡通信的協議,包括傳輸控制協議(TCP)和互聯網協議IP
    的頭像 發表于 11-01 16:01 ?1200次閱讀

    捷米特EtherNet/IP轉MODBUS網關將變頻器接入EtherNet/IP

    )進行連接,MODBUS RTU是一種串行通信協議,而EtherNet/IP是基于以太網的協議。通過轉換,可以利用以太網的高速和可靠性,提高
    發表于 10-31 15:35

    光學ToF應用中使高速比較器進行距離測量

    電子發燒友網站提供《光學ToF應用中使高速比較器進行距離測量.pdf》資料免費下載
    發表于 09-19 13:10 ?0次下載
    <b class='flag-5'>在</b>光學ToF應用<b class='flag-5'>中使</b>用<b class='flag-5'>高速</b>比較器進行距離測量

    TCP IP協議屬性設置中的IP配置

    現代網絡中,TCP/IP協議是基礎架構的重要組成部分。掌握TCP/IP協議屬性設置中的IP配置
    的頭像 發表于 07-23 10:10 ?1030次閱讀