女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB布局和布線如何在保證質(zhì)量的同時(shí)縮短設(shè)計(jì)時(shí)間?

Torex產(chǎn)品資訊 ? 來源:PCBworld ? 作者:PCBworld ? 2020-11-17 16:50 ? 次閱讀

當(dāng)前,隨著PCB尺寸要求越來越小,器件密度要求越來越高,PCB設(shè)計(jì)的難度也就逐漸增大。如何在保證質(zhì)量的同時(shí)縮短設(shè)計(jì)時(shí)間?這需要工程師們有過硬的技術(shù)知識(shí),以及掌握一些設(shè)計(jì)技巧。

01

確定PCB的層數(shù)

電路板尺寸和布線層數(shù)需要在設(shè)計(jì)初期確定。布線層的數(shù)量以及層疊(STack-up)方式會(huì)直接影響到印制線的布線和阻抗。 板的大小有助于確定層疊方式和印制線寬度,實(shí)現(xiàn)期望的設(shè)計(jì)效果。目前多層板之間的成本差別很小,在開始設(shè)計(jì)時(shí)最好采用較多的電路層并使敷銅均勻分布。

02

設(shè)計(jì)規(guī)則和限制

要順利完成布線任務(wù),布線工具需要在正確的規(guī)則和限制條件下工作。要對(duì)所有特殊要求的信號(hào)線進(jìn)行分類,每個(gè)信號(hào)類都應(yīng)該有優(yōu)先級(jí),優(yōu)先級(jí)越高,規(guī)則也越嚴(yán)格。 規(guī)則涉及印制線寬度、過孔的最大數(shù)量、平行度、信號(hào)線之間的相互影響以及層的限制,這些規(guī)則對(duì)布線工具的性能有很大影響。認(rèn)真考慮設(shè)計(jì)要求是成功布線的重要一步。

03

組件的布局

在最優(yōu)化裝配過程中,可制造性設(shè)計(jì)(DFM)規(guī)則會(huì)對(duì)組件布局產(chǎn)生限制。如果裝配部門允許組件移動(dòng),可以對(duì)電路適當(dāng)優(yōu)化,更便于自動(dòng)布線。 比如,對(duì)于電源線的布局: ①在PCB布局中應(yīng)將電源退耦電路設(shè)計(jì)在各相關(guān)電路附近,而不要放置在電源部分,否則既影響旁路效果,又會(huì)在電源線和地線上流過脈動(dòng)電流,造成竄擾; ②對(duì)于電路內(nèi)部的電源走向,應(yīng)采取從末級(jí)向前級(jí)供電,并將該部分的電源濾波電容安排在末級(jí)附近; ③對(duì)于一些主要的電流通道,如在調(diào)試和檢測(cè)過程中要斷開或測(cè)量電流,在布局時(shí)應(yīng)在印制導(dǎo)線上安排電流缺口。 另外,要注意穩(wěn)壓電源在布局時(shí),盡可能安排在單獨(dú)的印制板上。當(dāng)電源與電路合用印制板時(shí),在布局中,應(yīng)該避免穩(wěn)壓電源與電路元件混合布設(shè)或是使電源和電路合用地線。因?yàn)檫@種布線不僅容易產(chǎn)生干擾,同時(shí)在維修時(shí)無法將負(fù)載斷開,到時(shí)只能切割部分印制導(dǎo)線,從而損傷印制板。

04

扇出設(shè)計(jì)

在扇出設(shè)計(jì)階段,表面貼裝器件的每一個(gè)引腳至少應(yīng)有一個(gè)過孔,以便在需要更多的連接時(shí),電路板能夠進(jìn)行內(nèi)層連接、在線測(cè)試和電路再處理。

05

手動(dòng)布線以及關(guān)鍵信號(hào)的處理

手動(dòng)布線在現(xiàn)在和將來都是印刷電路板設(shè)計(jì)的一個(gè)重要過程,采用手動(dòng)布線有助于自動(dòng)布線工具完成布線工作。通過對(duì)挑選出的網(wǎng)絡(luò)(net)進(jìn)行手動(dòng)布線并加以固定,可以形成自動(dòng)布線時(shí)可依據(jù)的路徑。 首先對(duì)關(guān)鍵信號(hào)進(jìn)行布線,手動(dòng)布線或結(jié)合自動(dòng)布線工具均可。布線完成后,再由有關(guān)的工程技術(shù)人員對(duì)這些信號(hào)布線進(jìn)行檢查,檢查通過后,將這些線固定,然后開始對(duì)其余信號(hào)進(jìn)行自動(dòng)布線。由于地線中阻抗的存在,會(huì)給電路帶來共阻抗干擾。

06

自動(dòng)布線

對(duì)關(guān)鍵信號(hào)的布線需要考慮在布線時(shí)控制一些電參數(shù),比如減小分布電感等,在了解自動(dòng)布線工具有哪些輸入?yún)?shù)以及輸入?yún)?shù)對(duì)布線的影響后,自動(dòng)布線的質(zhì)量在一定程度上可以得到保證。在對(duì)信號(hào)進(jìn)行自動(dòng)布線時(shí)應(yīng)該采用通用規(guī)則。 通過設(shè)置限制條件和禁止布線區(qū)來限定給定信號(hào)所使用的層以及所用到的過孔數(shù)量,布線工具就能按照工程師的設(shè)計(jì)思想來自動(dòng)布線。在設(shè)置好約束條件和應(yīng)用所創(chuàng)建的規(guī)則后,自動(dòng)布線將會(huì)達(dá)到與預(yù)期相近的結(jié)果,在一部分設(shè)計(jì)完成以后,將其固定下來,以防止受到后邊布線過程的影響。 布線次數(shù)取決于電路的復(fù)雜性和所定義的通用規(guī)則的多少。現(xiàn)在的自動(dòng)布線工具功能非常強(qiáng)大,通常可完成100%的布線。但是,當(dāng)自動(dòng)布線工具未完成全部信號(hào)布線時(shí),就需對(duì)余下的信號(hào)進(jìn)行手動(dòng)布線。

07

布線的整理

一些約束條件很少的信號(hào),布線的長(zhǎng)度很長(zhǎng),這時(shí)可以先判斷出哪些布線合理,哪些布線不合理,再通過手動(dòng)編輯來縮短信號(hào)布線長(zhǎng)度和減少過孔數(shù)量。

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4354

    文章

    23428

    瀏覽量

    406923
  • 電路板
    +關(guān)注

    關(guān)注

    140

    文章

    5094

    瀏覽量

    101641
  • 布線
    +關(guān)注

    關(guān)注

    9

    文章

    793

    瀏覽量

    84909

原文標(biāo)題:7個(gè)步驟教你確定PCB布局和布線

文章出處:【微信號(hào):gh_454737165c13,微信公眾號(hào):Torex產(chǎn)品資訊】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識(shí)2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線層規(guī)則6、1/4波長(zhǎng)規(guī)則7、芯片引腳布線二、信號(hào)走線下方添加公共接地
    的頭像 發(fā)表于 05-28 19:34 ?844次閱讀
    高速<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>/<b class='flag-5'>布線</b>的原則

    如何布線才能降低MDDESD風(fēng)險(xiǎn)?PCB布局的抗干擾設(shè)計(jì)技巧

    在現(xiàn)代電子產(chǎn)品日益集成化、小型化的趨勢(shì)下,MDDESD(靜電二極管)防護(hù)設(shè)計(jì)變得至關(guān)重要。除了元器件選型,PCB布線布局也是影響ESD抗擾性能的關(guān)鍵因素。作為FAE,本文將結(jié)合實(shí)戰(zhàn)經(jīng)驗(yàn),分享一些
    的頭像 發(fā)表于 04-25 09:43 ?179次閱讀
    如何<b class='flag-5'>布線</b>才能降低MDDESD風(fēng)險(xiǎn)?<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>的抗干擾設(shè)計(jì)技巧

    解決噪聲問題試試從PCB布局布線入手

    ,導(dǎo)致產(chǎn)品延期和開發(fā)成本增加。 本文將提供有關(guān)印刷電路板(PCB)布局布線的指南,以幫助設(shè)計(jì)師避免此類噪聲問題。作為例子的開關(guān)調(diào)節(jié)器布局采用雙通道同步開關(guān)控制器 ADP1850,第一步
    發(fā)表于 04-22 09:46

    建議收藏,這31條PCB設(shè)計(jì)布線技巧

    相信大家在做PCB設(shè)計(jì)時(shí),都會(huì)發(fā)現(xiàn)布線這個(gè)環(huán)節(jié)必不可少,而且布線的合理性,也決定了PCB的美觀度和其生產(chǎn)成本的高低,同時(shí)還能體現(xiàn)出電路性能和
    發(fā)表于 04-19 10:46

    DC-DC 的 PCB布局設(shè)計(jì)小技巧

    恰當(dāng)?shù)?b class='flag-5'>PCB布局可能會(huì)導(dǎo)致整個(gè)芯片測(cè)試重新再來一次,多次改版耽誤時(shí)間。 那接下來我們就將討論一下DC-DC電源中PCB layout設(shè)計(jì)的六個(gè)小技巧。 1.高di/dt環(huán)路面積最小
    發(fā)表于 03-11 10:48

    何在PCB上通過器件選擇和布線達(dá)到降低噪聲的目的?

    何在PCB上通過器件選擇和布線達(dá)到降低噪聲的目的?
    發(fā)表于 02-14 07:16

    可靠的6個(gè)PCB設(shè)計(jì)指南

    我們開始新設(shè)計(jì)時(shí),因?yàn)閷⒋蟛糠?b class='flag-5'>時(shí)間都花在了電路設(shè)計(jì)和元件的選擇上,在 PCB 布局布線階段往往會(huì)因?yàn)榻?jīng)驗(yàn)不足,考慮不夠周全。 如果沒有為
    的頭像 發(fā)表于 02-07 11:29 ?920次閱讀
    可靠的6個(gè)<b class='flag-5'>PCB</b>設(shè)計(jì)指南

    104條關(guān)于PCB布局布線的小技巧

    在電子產(chǎn)品設(shè)計(jì)中,PCB布局布線是重要的一步,PCB布局布線的好壞將直接影響電路的性能。 現(xiàn)在,
    的頭像 發(fā)表于 01-07 09:21 ?971次閱讀
    104條關(guān)于<b class='flag-5'>PCB</b><b class='flag-5'>布局</b><b class='flag-5'>布線</b>的小技巧

    pcb設(shè)計(jì)時(shí)注意事項(xiàng)

    前期確定的外圍結(jié)構(gòu)和接口布局,將元器件合理的排布 到PCB板框范圍內(nèi)。 布線 ? 根據(jù)根據(jù)和整體網(wǎng)表,確定信號(hào)分層和電源分層。 ? 根據(jù)網(wǎng)表,將信號(hào)連接。電源和地處理。 后期處理 ? 根據(jù)可靠性
    發(fā)表于 12-26 16:51

    在DSP上實(shí)現(xiàn)DDR2 PCB布局布線

    電子發(fā)燒友網(wǎng)站提供《在DSP上實(shí)現(xiàn)DDR2 PCB布局布線.pdf》資料免費(fèi)下載
    發(fā)表于 10-15 09:16 ?3次下載
    在DSP上實(shí)現(xiàn)DDR2 <b class='flag-5'>PCB</b><b class='flag-5'>布局</b><b class='flag-5'>布線</b>

    串行接口PCB設(shè)計(jì)指南:優(yōu)化布局布線策略

    良好的接地平面 ,以便為信號(hào)提供穩(wěn)定的參考電平,同時(shí)減少干擾。 四、串行接口PCB可制造性設(shè)計(jì) 串行接口的PCB要考慮可制造性設(shè)計(jì),以確保電路板能夠被有效地制造和裝配。以下是一些關(guān)鍵的設(shè)計(jì)考慮因素
    發(fā)表于 09-18 12:02

    高速ADC PCB布局布線技巧分享

    在高速模擬信號(hào)鏈設(shè)計(jì)中,印刷電路板(PCB)布局布線需??要考慮許多選項(xiàng),有些選項(xiàng)比其它選項(xiàng)更重要,有些選項(xiàng)??則取決于應(yīng)用。最終的答案各不相同,但在所有情況下,??設(shè)計(jì)工程師都應(yīng)盡量消除最佳做法
    的頭像 發(fā)表于 07-24 08:42 ?1363次閱讀
    高速ADC <b class='flag-5'>PCB</b><b class='flag-5'>布局</b><b class='flag-5'>布線</b>技巧分享

    非常實(shí)用的PCB布局布線規(guī)則,畫出美而高性能的板子

    網(wǎng)絡(luò)規(guī)則 在高速數(shù)字電路中,當(dāng)PCB布線的延遲時(shí)間大于信號(hào)上升時(shí)間(或下降時(shí)間) 的1/4時(shí),該布線
    發(fā)表于 07-17 15:43

    晶體振蕩器 PCB 布局設(shè)計(jì)指南

    您在PCB電路板設(shè)計(jì)中有效布局晶振: PCB板時(shí)鐘晶振及相關(guān)元件布線原則 1. 靠近芯片: 將晶振盡可能靠近需要時(shí)鐘信號(hào)的芯片。短的連線長(zhǎng)度可以減小時(shí)鐘信號(hào)的傳播延遲,降低干擾的可能性
    的頭像 發(fā)表于 07-08 09:45 ?888次閱讀

    Clock時(shí)鐘電路PCB設(shè)計(jì)布局布線要求

    時(shí)鐘電路就是作為計(jì)時(shí)功能準(zhǔn)確運(yùn)動(dòng)的振蕩電路,任何工作都是依照時(shí)間順序,那么產(chǎn)生這個(gè)時(shí)間的電路就是時(shí)鐘電路,時(shí)鐘電路一般是由晶體振蕩器/諧振器、控制芯片/RTC芯片以及匹配電容組成。如圖1所示如圖1
    發(fā)表于 06-11 10:24 ?0次下載