M-PCIe即Mobile PCIe,主要應用對象是智能手機等嵌入式設備。PCI-SIG在PCIe Spec V3.1中引入基于MIPI M-PHY V2.0的M-PCIe。相比于標準的PCIe總線,M-PCIe ECN主要的改動在物理層,通過引入M-PHY,旨在獲得更低的功耗以適應嵌入式設備的低功耗要求。
M-PCIe的主要特性如下:
M-PCIe的上層協議層、事務層(TL)、數據鏈路層(DLL)和標準PCIe總線是兼容的。M-PCIe和PCIe設備的Link Training and Status State Machine (LTSSM)具有不同的設計,這主要是為了保證M-PHY獨特的低功耗特性。
由于其工作模式與各個突發傳輸之間的關系,M-PHY甚至可以進一步降低功耗。在M-PHY設計中,PHY僅在實際傳輸時處于最大功率。在完成突發傳輸后,PHY進入超低功耗的“STALL”狀態,此后不久就進入其最低功率的“HIBERN8”狀態。通過這樣的設計,可以使得M-PHY的功耗降至最低,從而延長電池壽命。
為了進一步降低功耗,M-PCIe系統可以實現非對稱鏈路,允許鏈路上不同數量的發送器和接收器。PCIe強制設備具有4個發送器和4個接收器,以滿足其對4個通道的PCIe-to-cellular帶寬的需求。而M-PCIe允許設備將發送器的數量減少到所需的量,并且在這種情況下,功耗會更低。
雖然M-PCIe規范允許設備比PCIe PHY消耗更少的功耗,但PCIe提供的速度也高于M-PCIe。一般而言,可以將M-PHY Gear M視為與PCIe Generation (M-1)相同的帶寬。
以上就是針對M-PCIe的簡單介紹,詳細可參考PCIe spec和MIPI M-PHY spec。
-
接收器
+關注
關注
15文章
2561瀏覽量
73374 -
PCIe
+關注
關注
16文章
1322瀏覽量
84667 -
PCIE總線
+關注
關注
0文章
58瀏覽量
13704 -
發送器
+關注
關注
1文章
261瀏覽量
27136
發布評論請先 登錄
PCIe 5.0市場加速滲透,PCIe 6.0研發到來

nvme IP開發之PCIe上
免工具雙盤位設計!全金屬M.2 NVMe PCIe 5.0抽取盒:極速傳輸與熱插拔便捷體驗

【概念產品 CP146】 1盤位M.2 NVMe SSD轉PCIe面板硬盤抽取盒

Teledyne LeCroy發布Summit M64 PCIe協議分析儀
Teledyne LeCroy推出Summit M64 PCIe協議分析儀/訓練器
TeledyneLeCroy推出新PCIe協議分析儀Summit M64
PCIE數據鏈路層架構解析

Xilinx 7系列FPGA PCIe Gen3的應用接口及特性

新思科技PCIe 7.0驗證IP(VIP)的特性

Mini PCIe接口和M.2接口連接器各有哪些優點


評論