女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

怎樣簡化PCB到PLD的遷移

PCB線路板打樣 ? 來源:ct ? 2019-08-14 00:26 ? 次閱讀

曾經(jīng)為PCB設(shè)計(jì)的電路越來越多地在FPGACPLD中實(shí)施,原因有幾個(gè)。

首先,工業(yè),商業(yè)消費(fèi)電子市場對(duì)制造商施加持續(xù)的壓力,使電子設(shè)備小型化。手機(jī),無線電子郵件設(shè)備,MP3播放器和PDA是當(dāng)今尖端設(shè)計(jì)的展示技術(shù)。接下來,隨著電路變得更加充分或主要是數(shù)字化,PLD成為PCB的可行替代品。當(dāng)PLD進(jìn)一步處理更大的電路尺寸時(shí),尤其如此(最先進(jìn)的FPGA現(xiàn)在提供數(shù)十萬或數(shù)百萬個(gè)門)。最后,成本可以降低 - FPGA的價(jià)格可能遠(yuǎn)遠(yuǎn)低于成品板的價(jià)格。更小,更便宜,更有市場,更可靠。

多年來,EDA工具為PCB工程師提供了一個(gè)復(fù)雜,靈活和高效的設(shè)計(jì)環(huán)境。隨著用戶越來越多地使用PLD,成千上萬的工程師需要在他們的EDA工具中使用新的技能和功能,以學(xué)習(xí)PLD設(shè)計(jì)流程并成功地將他們現(xiàn)有的PCB設(shè)計(jì)遷移到PLD。

PLD需要的技術(shù)與用于PCB的技術(shù)不同。設(shè)計(jì)輸入通常使用HDL文本編輯器而不是原理圖捕獲和模擬來完成,通常使用VHDL或Verilog代替SPICE。這些差異意味著工程師直接進(jìn)行了許多技術(shù)和實(shí)際的改變,因?yàn)镃PLD/FPGA有太多的門作為原理圖輸入或在SPICE的晶體管級(jí)模擬。但是,目前可用的最先進(jìn)軟件可以為用戶提供靈活性,可以將所有這些功能結(jié)合使用(原理圖和HDL設(shè)計(jì)輸入,SPICE和VHDL/Verilog等),從而無需學(xué)習(xí)許多不同的工具。

傳統(tǒng)模擬器正在發(fā)展為將SPICE,VHDL和Verilog仿真引擎集成到單個(gè)協(xié)同仿真環(huán)境中。協(xié)同仿真是多個(gè)仿真引擎實(shí)時(shí)交互的能力。這對(duì)PLD設(shè)計(jì)師來說尤為重要。它允許用戶執(zhí)行,例如,在PCB上實(shí)現(xiàn)的電路的原理圖捕獲,同時(shí)使用完全編程或建模的FPGA/CPLD作為電路板上的一些組件。利用這項(xiàng)新技術(shù),工程師可以使用HDL文本輸入和仿真設(shè)計(jì)PLD,然后對(duì)PCB的其余部分采用原理圖捕獲(利用現(xiàn)在建模的PLD),然后一次性透明地模擬整個(gè)電路板。在這種方法中,F(xiàn)PGA/CPLD使用VHDL或Verilog代碼作為其模型,而其他分立部件或不太復(fù)雜的IC使用SPICE。通過SPICE,VHDL和Verilog在后臺(tái)進(jìn)行交互,用戶可以看到集成的仿真結(jié)果,并在考慮可編程器件的情況下顯示電路板的整體行為。順便說一下,共同模擬的能力對(duì)于想要模擬其他不可編程但仍然很復(fù)雜的數(shù)字IC(微處理器等)的用戶同樣有益,而這些數(shù)字IC實(shí)際上并未在SPICE中建模。

直接在PCB級(jí)電路中對(duì)可編程器件進(jìn)行協(xié)同仿真,是對(duì)利用測試平臺(tái)驗(yàn)證CPLD/FPGA行為的標(biāo)準(zhǔn)技術(shù)的完美補(bǔ)充。最后,在PLD設(shè)計(jì)流程中,傳統(tǒng)的電路板布局/布線被合成和布局布線的步驟所取代。在大多數(shù)情況下,通常直接從可編程設(shè)備供應(yīng)商處獲取合成和布局布線工具。

采用當(dāng)今最強(qiáng)大且易于使用的設(shè)計(jì)軟件它集成了SPICE和HDL建模組件,使用原理圖和HDL進(jìn)行設(shè)計(jì)輸入以及協(xié)同仿真,傳統(tǒng)PCB設(shè)計(jì)人員現(xiàn)在可以在一個(gè)集成設(shè)計(jì)環(huán)境中設(shè)計(jì),構(gòu)建和測試PLD。 Multisim等工具允許用戶逐步調(diào)整從PCB僅遷移到PCB和PLD設(shè)計(jì)所需的技能,同時(shí)避免陡峭的恐嚇學(xué)習(xí)曲線。而且,更好的是,F(xiàn)PGA/CPLD功能可以作為真實(shí)PCB級(jí)電路的一部分進(jìn)行驗(yàn)證,它將在現(xiàn)實(shí)世界中運(yùn)行。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4357

    文章

    23438

    瀏覽量

    407181
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    43775
收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    從AltiumKiCad的遷移實(shí)踐:多源庫管理方案與Jobset應(yīng)用技巧

    “ ?如果 NCX 可以用 KiCad 設(shè)計(jì) PCB,你的公司一定也可以!-- Jason Goldstein。 本演講記錄了一位資深電路板設(shè)計(jì)工程師從 Altium Designer 遷移
    的頭像 發(fā)表于 06-11 11:21 ?594次閱讀
    從Altium<b class='flag-5'>到</b>KiCad的<b class='flag-5'>遷移</b>實(shí)踐:多源庫管理方案與Jobset應(yīng)用技巧

    使用智能工具簡化向Arm平臺(tái)的遷移過程

    今年二月,Arm 推出了 GitHub Copilot 新擴(kuò)展程序,助力快速遷移至 Arm 架構(gòu)服務(wù)器。本文將帶你了解開發(fā)者該如何利用 GitHub Copilot 和 Arm Runners 來進(jìn)行無縫構(gòu)建、測試和部署,從而簡化工作流程并顯著提高效率。
    的頭像 發(fā)表于 03-10 09:22 ?326次閱讀
    使用智能工具<b class='flag-5'>簡化</b>向Arm平臺(tái)的<b class='flag-5'>遷移</b>過程

    什么是PLD的定義和應(yīng)用 PLD與FPGA的區(qū)別和聯(lián)系

    PLD的定義和應(yīng)用 一、PLD的定義 PLD(Programmable Logic Device)即可編程邏輯器件,是一種能夠根據(jù)用戶的需求和設(shè)計(jì)規(guī)格,通過內(nèi)部的可編程連接和邏輯門陣列,靈活地組合
    的頭像 發(fā)表于 02-01 10:35 ?3119次閱讀

    如何快速入門PLD電路設(shè)計(jì)

    1. 理解PLD的基本概念 PLD的定義 :PLD是一種可以通過編程來配置的集成電路,用于實(shí)現(xiàn)特定的數(shù)字邏輯功能。 PLD的類型 :包括FPGA(Field-Programmable
    的頭像 發(fā)表于 01-20 09:48 ?749次閱讀

    PLD設(shè)計(jì)流程的詳細(xì)步驟

    PLD(Programmable Logic Device,可編程邏輯器件)設(shè)計(jì)流程是指從設(shè)計(jì)概念到最終實(shí)現(xiàn)的一系列步驟,用于創(chuàng)建和驗(yàn)證可編程邏輯器件的功能。 1. 需求分析(Requirement
    的頭像 發(fā)表于 01-20 09:46 ?882次閱讀

    PLD的優(yōu)勢與劣勢分析

    PLD的優(yōu)勢 1. 環(huán)境可持續(xù)性 減少環(huán)境影響 :PLD考慮產(chǎn)品在其整個(gè)生命周期中對(duì)環(huán)境的影響,從原材料的選擇產(chǎn)品的最終處置。 資源節(jié)約 :通過優(yōu)化設(shè)計(jì),減少材料使用和能源消耗,降低生產(chǎn)成本,同時(shí)
    的頭像 發(fā)表于 01-20 09:43 ?645次閱讀

    如何選擇合適的PLD型號(hào)

    在選擇合適的PLD(可編程邏輯器件)型號(hào)時(shí),需要考慮多個(gè)因素,以確保所選器件能夠滿足應(yīng)用需求并具有成本效益。以下是一些關(guān)鍵的步驟和考慮因素: 一、明確應(yīng)用需求 功能需求 :確定PLD需要實(shí)現(xiàn)的具體
    的頭像 發(fā)表于 01-20 09:40 ?452次閱讀

    PLD芯片的工作原理解析

    在現(xiàn)代電子設(shè)計(jì)領(lǐng)域,PLD芯片因其靈活性和可編程性而備受青睞。 1. PLD芯片概述 PLD芯片是一種集成電路,它允許設(shè)計(jì)者通過編程來定義其內(nèi)部邏輯。與傳統(tǒng)的固定邏輯芯片不同,PLD
    的頭像 發(fā)表于 01-20 09:36 ?726次閱讀

    AKI跨語言調(diào)用庫神助攻C/C++代碼遷移至HarmonyOS NEXT

    本帖最后由 HarmonyOS開發(fā)者社區(qū) 于 2025-1-3 15:41 編輯 隨著HarmonyOS NEXT的發(fā)布,越來越多的應(yīng)用加速推進(jìn)鴻蒙化。在這一過程中,如何高效遷移原有資產(chǎn)、簡化
    發(fā)表于 01-02 17:08

    HarmonyOS Next 應(yīng)用元服務(wù)開發(fā)-應(yīng)用接續(xù)動(dòng)態(tài)配置遷移按需遷移頁面

    ,而在目標(biāo)端恢復(fù)時(shí)不需要按照源端頁面棧進(jìn)行恢復(fù),需要恢復(fù)指定頁面。 示例:應(yīng)用遷移不需要自動(dòng)遷移頁面棧信息 // EntryAbility.ets import { AbilityConstant
    發(fā)表于 12-26 15:23

    C6000C7000遷移

    電子發(fā)燒友網(wǎng)站提供《C6000C7000遷移.pdf》資料免費(fèi)下載
    發(fā)表于 10-30 10:38 ?0次下載
    C6000<b class='flag-5'>到</b>C7000<b class='flag-5'>遷移</b>

    PCB耐離子遷移之SIR表面絕緣電阻

    電子發(fā)燒友網(wǎng)站提供《PCB耐離子遷移之SIR表面絕緣電阻.pdf》資料免費(fèi)下載
    發(fā)表于 10-21 11:04 ?0次下載

    從STM32基于Arm的MSPM0的遷移指南

    電子發(fā)燒友網(wǎng)站提供《從STM32基于Arm的MSPM0的遷移指南.pdf》資料免費(fèi)下載
    發(fā)表于 09-07 11:31 ?0次下載
    從STM32<b class='flag-5'>到</b>基于Arm的MSPM0的<b class='flag-5'>遷移</b>指南

    AM263AM263P遷移概述

    電子發(fā)燒友網(wǎng)站提供《AM263AM263P遷移概述.pdf》資料免費(fèi)下載
    發(fā)表于 08-30 10:58 ?0次下載
    AM263<b class='flag-5'>到</b>AM263P<b class='flag-5'>遷移</b>概述

    STM8MSPM0遷移指南

    電子發(fā)燒友網(wǎng)站提供《STM8MSPM0遷移指南.pdf》資料免費(fèi)下載
    發(fā)表于 08-23 08:31 ?0次下載
    STM8<b class='flag-5'>到</b>MSPM0<b class='flag-5'>遷移</b>指南