完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12610個(gè) 瀏覽:619301次 帖子:7912個(gè)
以Step by step的方式Guide You來(lái)定制你自己的NIOS-II軟核SoC,并創(chuàng)建C語(yǔ)言的流水燈測(cè)試程序,運(yùn)行在自己做的CPU系統(tǒng)上。
使用FPGA終端創(chuàng)建應(yīng)用程序前,必須創(chuàng)建一個(gè)LabVIEW項(xiàng)目。然后添加FPGA終端至該項(xiàng)目并創(chuàng)建FPGA VI。
BJ-EPM240學(xué)習(xí)板:SRAM讀寫實(shí)驗(yàn)
SRAM是靜態(tài)存儲(chǔ)方式,以雙穩(wěn)態(tài)電路作為存儲(chǔ)單元,SRAM不像DRAM一樣需要不斷刷新,而且工作速度較快,但由于存儲(chǔ)單元器件較多,集成度不太高,功耗也較大。
采用FPGA芯片的慢門限恒虛警處理電路設(shè)計(jì)及波形仿真分析
慢門限恒虛警處理是一種對(duì)接收機(jī)內(nèi)部噪聲電平進(jìn)行恒虛警處理的電路,內(nèi)部噪聲隨著溫度、電源等因素的改變而改變,這種變化是緩慢的,所以針對(duì)內(nèi)部噪聲的處理稱為慢...
基于FPGA芯片的數(shù)據(jù)流結(jié)構(gòu)分析
Virtex 型FPGA 芯片是Xilinx 公司芯片系列中的一種,Virtex 系列的數(shù)據(jù)流及配置邏輯與XC4000 的數(shù)據(jù)流及配置邏輯有顯著不同,但...
以FPGA機(jī)載為核心的實(shí)時(shí)視頻圖形處理系統(tǒng)設(shè)計(jì)
結(jié)合系統(tǒng)需求,確定系統(tǒng)的總體設(shè)計(jì)方案為:以Xilinx公司的Virtex-5 XC5VFX70T FPGA為核心處理器,利用其強(qiáng)大邏輯資源和豐富的IP核...
FPGA通過(guò)SPI對(duì)ADC配置簡(jiǎn)介(二)-4線SPI配置時(shí)序分析
本篇將以德州儀器(TI)的高速ADC芯片—ads52j90為例,進(jìn)行ADC的4線SPI配置時(shí)序介紹與分析。
FPGA的組成結(jié)構(gòu)及優(yōu)缺點(diǎn)介紹
EEVBlog是一個(gè)講解電子設(shè)計(jì)相關(guān)知識(shí)的視頻博客,主播Dave Jones居住在澳大利亞的悉尼。這期視頻Dave Jones講解了FPGA的大致組成結(jié)...
2019-12-25 標(biāo)簽:fpga電子設(shè)計(jì) 2682 0
利用P89C61X2單片機(jī)配置FPGA,提供更優(yōu)的設(shè)計(jì)方案
Altera公司生產(chǎn)的具有ICR功能的APEX、FLEX10K、ACEX、FLEX6000等系列器件可以使用6種模式進(jìn)行配置,即使用專用EPC配置器件、...
采用高時(shí)鐘頻率的FPGA實(shí)現(xiàn)高速運(yùn)動(dòng)物體測(cè)速系統(tǒng)的設(shè)計(jì)
從以上過(guò)程可以看出,在保證整套系統(tǒng)具有高精度的同時(shí),對(duì)光電轉(zhuǎn)換器件性能的依賴大大降低。同時(shí)因?yàn)閮陕沸盘?hào)均經(jīng)過(guò)同一套處理電路,所以信號(hào)在路徑上的延時(shí)幾乎完...
2019-04-18 標(biāo)簽:fpga芯片計(jì)數(shù)器 2675 0
Xilinx FPGA IP之Block Memory Generator仿真
上文對(duì)BMG ip的基本情況進(jìn)行了簡(jiǎn)單的描述,本文通過(guò)例化仿真來(lái)實(shí)際使用功能一下這個(gè)IP。
XPM_CDC_SYNC_RST的Verilog代碼如下圖所示。代碼第16行參數(shù)DEST_SYNC_FF取值范圍為2~10的整數(shù),定義了級(jí)聯(lián)寄存器的個(gè)數(shù)。
2023-04-06 標(biāo)簽:fpga觸發(fā)器復(fù)位信號(hào) 2674 0
基于萊迪思Nexus FPGA技術(shù)平臺(tái)產(chǎn)品的主要特性分析
萊迪思半導(dǎo)體公司(NASDAQ:LSCC),低功耗可編程器件的領(lǐng)先供應(yīng)商,今日宣布推出首款基于萊迪思Nexus? FPGA技術(shù)平臺(tái)的產(chǎn)品——CrossL...
如果升級(jí)過(guò)程中出現(xiàn)意外情況,F(xiàn)LASH里面原有的固件被破壞,那么FPGA能夠從備份固件區(qū)啟動(dòng)配置,即FLASH里要有另外一份沒(méi)有問(wèn)題的固件備份,且FPG...
基于MILSTD1553B數(shù)據(jù)總線的通訊功能的實(shí)現(xiàn)方案研究
目前,隨著工藝和技術(shù)的進(jìn)步,集成電路技術(shù)的發(fā)展已經(jīng)使得在一個(gè)芯片上集成一個(gè)可編程系統(tǒng)(Programmable System ON a Chip,PSO...
2020-03-19 標(biāo)簽:fpga操作系統(tǒng)總線 2672 0
數(shù)字設(shè)計(jì)FPGA應(yīng)用:硬件描述語(yǔ)言與VIVADO
本課程以目前流行的Xilinx 7系列FPGA的開發(fā)為主線,全面講解FPGA的原理及電路設(shè)計(jì)、Verilog HDL語(yǔ)言及VIVADO的應(yīng)用,并循序漸進(jìn)...
2019-12-05 標(biāo)簽:fpgaverilog hdlvivado 2671 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |