MC100EP809是一款低偏斜2:1:9差分總線時(shí)鐘驅(qū)動(dòng)器,設(shè)計(jì)時(shí)考慮了時(shí)鐘分配,接受兩個(gè)時(shí)鐘源到輸入多路復(fù)用器。該器件設(shè)計(jì)用于低壓應(yīng)用,需要大量輸出才能將精確對(duì)準(zhǔn)的低偏斜信號(hào)驅(qū)動(dòng)到目的地。兩個(gè)時(shí)鐘輸入是一個(gè)差分HSTL和一個(gè)差分LVPECL。兩個(gè)輸入對(duì)都可以接受LVDS電平。它們由CLK_SEL引腳選擇,即LVTTL。為避免在器件使能/禁止時(shí)產(chǎn)生欠幅脈沖時(shí)鐘,輸出使能(OE)(LVTTL)是同步的,因此只有當(dāng)輸出處于低電平狀態(tài)時(shí)才會(huì)啟用/禁用輸出。
MC100EP809可確保低輸出至輸出偏斜。優(yōu)化的設(shè)計(jì),布局和處理可最大限度地減少設(shè)備內(nèi)部和批次之間的偏差。 MC100EP809輸出結(jié)構(gòu)采用開放式發(fā)射器架構(gòu),端接50接地而非標(biāo)準(zhǔn)HSTL配置。為了確保實(shí)現(xiàn)嚴(yán)格的偏斜規(guī)格,即使只使用一個(gè)輸出,差分輸出的兩側(cè)也需要相同地端接到50。如果未使用輸出對(duì),則兩個(gè)輸出可以保持開路(未端接)而不影響偏斜。
設(shè)計(jì)人員可以利用EP809的性能在電路板的背板上分配低偏斜時(shí)鐘。 HSTL時(shí)鐘輸入可以通過(guò)偏置輸入對(duì)中的非驅(qū)動(dòng)引腳來(lái)單端驅(qū)動(dòng)。
特性 |
- 100 ps典型的設(shè)備到設(shè)備偏差
|
|
- HSTL兼容輸出驅(qū)動(dòng)50Ω接地,無(wú)偏移電壓
|
|
|
|
- PECL和HSTL模式工作范圍:V CCI = 3 V至3.6 V,GND = 0 V,V CCO = 1.6 V至2.0 V
|
|
|
電路圖、引腳圖和封裝圖
