完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>
AD800和AD802采用二階鎖相環結構,對不歸零(NRZ)數據執行時鐘恢復和數據重定時。這種結構可支持20 Mbps至160 Mbps范圍內的數據速率。此處所述的產品規定以標準電信比特率工作。AD800-45和AD800-52分別支持45 Mbps DS-3和52 Mbps STS-1。AD802-155支持155 Mbps STS-3或STM-1。????????????????????????????????????
與其它基于PLL的時鐘恢復電路不同,這些器件不需要前同步碼或外部VCXO來鎖定輸入數據。電路利用兩個控制環路采集頻率和相位鎖定。首先由頻率采集控制環路采集輸入數據的時鐘頻率,然后由鎖相環采集輸入數據的相位,并確保輸出信號相位跟蹤輸出數據相位的變化。電路的環路阻尼取決于用戶所選電容的值;它決定抖動峰值和性能,并影響采集時間。這些器件的抖動峰值為0.08 dB;當阻尼系數為5時,可以在4 X 105 位周期內鎖定隨機或加擾數據。
在采集過程中,鑒頻器提供一個頻率采集(FRAC)信號,指示器件尚未鎖定輸入數據。此信號是一系列脈沖,出現在輸入數據與同步時鐘信號之間的周跳點。一旦電路采集到頻率鎖定,FRAC輸出就不會出現脈沖。
器件中內置經過精密調整的VCO,不需要用于設置中心頻率的外部器件,從而也不需要對這些器件進行調整。無輸入數據時,VCO提供器件中心頻率±20%范圍內的時鐘輸出。
取得專利的鑒相器具有出色的性能,因而AD800和AD802幾乎沒有碼抖動。總環路抖動為20°峰峰值。抖動帶寬由掩模可編程小數環路帶寬決定。AD800用于90 Mbps以下的數據速率,標稱環路帶寬為中心頻率的0.1%。AD802用于90 Mbps以上的數據速率,環路帶寬為中心頻率的0.08%。
所有器件均采用+5 V或-5.2 V單電源供電。