完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>
HMC7043旨在滿足多載波GSM和LTE基站設計的要求,并通過多種時鐘管理和分配特性來簡化基帶和無線電卡時鐘樹的設計
HMC7043提供14路低噪聲且可配置的輸出,可以靈活地與基站收發臺(BTS)系統中的許多不同器件接口,如數據轉換器、本振、發射/接收模塊、現場可編程門陣列(FPGA)和數字前端ASIC等。 HMC7043可生成符合JESD204B接口要求的多達7個DCLK和SYSREF時鐘對。
系統設計人員可以生成更少的DCLK和SYSREF對,并針對獨立的相位和頻率配置其余的輸出信號路徑。 DCLK和SYSREF時鐘輸出均可配置為支持CML、LVDS、LVPECL和LVCMOS等不同的信號標準,不同的偏置條件則可調整變化的板插入損耗。
HMC7043獨特的特性之一是對14個通道分別進行獨立靈活的相位管理。 所有14個通道均支持頻率和相位調整。 這些輸出還可針對50 Ω或100 Ω內部和外部端接選項進行編程。
HMC7043器件具有RF SYNC功能,支持確定性同步多個HMC7043器件,即確保所有時鐘輸出從同一時鐘沿開始。 可通過改寫嵌套式HMC7043或SYSREF控制單元/分頻器,然后重新啟動具有新相位的輸出分頻器來實現。
HMC7043采用48引腳、7 mm × 7 mm LFCSP封裝,且裸露焊盤接地。
應用