(1) 同步方式
?發(fā)送、接收雙方統(tǒng)一步調(diào),具備統(tǒng)一的時鐘信號。?完全由同步時鐘確定收發(fā)時刻,沒有應答信號。?例:總線的讀操作
(2) 異步方式
?發(fā)送、接收雙方根據(jù)自身的工作速度來確定總線傳送的步調(diào)?沒有統(tǒng)一的時鐘信號,有主同步MSYN和從同步SSYN
?MSYN上升沿:主設備啟動輸入?SSYN上升沿:從設備已將數(shù)據(jù)準備好;?MSYN下降沿:主設備已將數(shù)據(jù)取走;?SSYN下降沿:從設備讓出數(shù)據(jù)總線?特點:各設備以自身需要的速度工作,時間利用率高。
·事件C: Ssyn↑→Msyn↓
·事件R: Msyn↓ → Ssyn ↓
·全互鎖:有C且有R
·半互鎖:或有C、或有R
(3) 準同步方式在完全同步方式中加一點異步的手段。有同步時鐘,也有應答信號線。同步地采樣應答信號
總線操作方式
微機系統(tǒng)各部件之間的信息交換是通過總線操作周期完成的,一個總線周期通常分為以下四個階段。
① 總線請求和仲裁階段:當有多個模塊提出總線請求時,必須由仲裁機構(gòu)仲裁,確定將總線的使用權分配給哪個模塊。
② 尋址階段:取得總線使用權的模塊,經(jīng)總線發(fā)出本次要訪問的存儲器或I/O端口的地址和有關命令。
③ 傳送數(shù)據(jù)階段:主模塊(指取得總線控制權的模塊)與其他模塊之間進行數(shù)據(jù)的傳送。
④ 結(jié)束階段:主模塊將有關信息從總線上撤除,主模塊交出對總線的控制權。
-
FPGA
+關注
關注
1645文章
22049瀏覽量
618379 -
時序
+關注
關注
5文章
398瀏覽量
37950
原文標題:總線的操作時序和操作方式詳解
文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
【HarmonyOS 5】桌面快捷方式功能實現(xiàn)詳解

沐渥科技詳解氮氣柜操作指南

一文詳解Vivado時序約束

ADC128D818寫操作的Serial BUS Address和讀操作的Serial BUS Address是不是一樣的?
DP130根據(jù)datasheet操作I2C時序,讀操作不能夠響應是哪里出了問題?
TLV2544按照Figure8的時序操作,收到的數(shù)據(jù)不是當前查詢的轉(zhuǎn)換的通道組,是一些雜亂的數(shù)據(jù)而且跳動的很厲害,為什么?
SSH遠程操作的基本方式

將TLV320ADCx140配置和操作為音頻總線主機

DDR4時序參數(shù)介紹
vim的操作方式有哪幾種
將TLV320ADCx120和PCMx120-Q1作為音頻總線控制器進行配置和操作

DRAM內(nèi)存操作與時序解析

評論