軟核演練篇包含了哪些內(nèi)容:該篇以什么是軟核、什么是Qsys、如何構(gòu)建一個Qsys系統(tǒng)為切入點,在該基礎(chǔ)上進一步介紹了Nios II處理器的體系結(jié)構(gòu)、Qsys豐富多彩的內(nèi)置IP,以及Avalon總線接口規(guī)范,然后又以Avalon總線接口規(guī)范為基礎(chǔ),進一步定制了開發(fā)板所有外設(shè)的IP核。最后,又以系統(tǒng)uC/OS-II和uCGUI為例進行了應(yīng)用開發(fā)的介紹。本篇不同于傳統(tǒng)的傻瓜式教程,將理論和實踐相結(jié)合,不僅僅講述了怎樣做,更進一步講述了為什么要這樣做。
-
處理器
+關(guān)注
關(guān)注
68文章
19804瀏覽量
233523 -
FPGA
+關(guān)注
關(guān)注
1643文章
21957瀏覽量
614033 -
總線
+關(guān)注
關(guān)注
10文章
2948瀏覽量
89341
發(fā)布評論請先 登錄
【鋯石A4 FPGA試用體驗】——小炮與鋯石A4的故事(7)——軟核學(xué)習(xí)——Qsys入門
【鋯石A4 FPGA試用體驗】Qsys(三)Qsys文件介紹
【鋯石A4 FPGA試用體驗】——小炮與鋯石A4的故事(9)——軟核學(xué)習(xí)——Nios II硬件框架結(jié)構(gòu)的深入學(xué)習(xí)(1)
FPGA的軟核、硬核以及固核的概念
基于Nios軟核的SoPC系統(tǒng)硬件設(shè)計

FPGA之軟核演練篇:內(nèi)置IP核之Interval Timer的理論原理講解
如何使用FPGA進行CAN控制器軟核的設(shè)計與實現(xiàn)

FPGA 系統(tǒng)中的處理器核們(二):軟核,可殺雞亦可屠龍?

評論