女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Sean Kang介紹未來幾年3D-NAND的發展線路圖,2021年堆疊層數會超過140層,而且會不斷變薄

454398 ? 作者:工程師吳畏 ? 2018-06-18 09:46 ? 次閱讀

在正在舉行的國際存儲研討會2018(IMW 2018)上,應用材料公司Sean Kang介紹了未來幾年3D-NAND的發展線路圖,到了2021年,3D-NAND的堆疊層數會超過140層,而且每一層的厚度會不斷的變薄。

Sean Kang介紹未來幾年3D-NAND的發展線路圖,2021年堆疊層數會超過140層,而且會不斷變薄

身在日本的PC Watch前往了本次會議的研討會,自3D-NAND誕生以來它的堆疊層數就在不斷的增長,三星造出來的第一代3D V-NAND只有24層,下一代就變成了32層,隨后就變成48層,到了現在大多數廠商都是64層,而SK海力士則是72層,而下一代的3D-NAND堆疊層數將超過90層,再下一個階段會超過120層,到了2021年會超過140層。

而閃存的Die Size也隨著堆疊層數的增長而增長,在32層時代的時候是128Gbit,48層時256Gbit,64/72層是512Gbit,明年的96層閃存應該會達到768Gbit,128層應該會有1024Gbit的Die Size,達到144層時就不清楚會有多大了,肯定會大于等于1024Gbit。

Sean Kang介紹未來幾年3D-NAND的發展線路圖,2021年堆疊層數會超過140層,而且會不斷變薄

在堆疊層數增加的時候,存儲堆棧的高度也在增大,然而每層的厚度缺在縮小,以前的32/36層3D NAND的堆棧厚度為2.5μm,層厚度大約70nm,48層的閃存堆棧厚度為3.5μm,層厚度減少到62nm,現在的64/72層閃存堆棧厚度大約4.5μm,每層厚度減少到60nm,沒升級一次堆棧厚度都會變成原來的1.8倍,而層厚度會變成0.86倍。

現在各家廠商都在3D NAND上加大力度研發,盡可能提升自己閃存的存儲密度,此前東芝與西數就宣布計劃在今年內大規模生產96層堆疊的BiCS4芯片,并會在年底前發貨。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 閃存
    +關注

    關注

    16

    文章

    1836

    瀏覽量

    115741
  • 可制造性設計

    關注

    10

    文章

    2065

    瀏覽量

    15994
  • 3D-NAND
    +關注

    關注

    0

    文章

    4

    瀏覽量

    2748
  • 華秋DFM
    +關注

    關注

    20

    文章

    3502

    瀏覽量

    5261
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    預期提前,鎧俠再次加速,3D NAND準備沖擊1000

    2030實現1000堆疊3D NAND存儲器。 ? 3D
    的頭像 發表于 06-29 00:03 ?5238次閱讀

    實用電氣控制線路圖

    的文字說明,以便圖文對照。全文在電氣控制線路圖的繪制中采用最新國家標準規定的電氣圖形符號及文字符號,并附有新舊符號對照表。 純分享貼,有需要可以直接下載附件獲取完整資料! (如果內容有幫助可以關注、點贊、評論支持一下哦~)
    發表于 05-17 15:40

    AIWA J09線路圖

    電子發燒友網站提供《AIWA J09線路圖.pdf》資料免費下載
    發表于 03-31 17:08 ?0次下載

    AIWA J170線路圖

    電子發燒友網站提供《AIWA J170線路圖.pdf》資料免費下載
    發表于 03-31 17:06 ?0次下載

    AIWA j101/T101線路圖

    AIWA j101/T101 線路圖
    發表于 03-31 17:01 ?0次下載

    儀器邀您相約2025慕尼黑上海光博,共探測量科技新未來

    在科技浪潮不斷奔涌向前的時代,光學與測量技術的創新發展,正深刻地改變著各個行業的發展軌跡。20253月11日-
    的頭像 發表于 03-10 14:17 ?471次閱讀
    中<b class='flag-5'>圖</b>儀器邀您相約2025慕尼黑上海光博<b class='flag-5'>會</b>,共探測量科技新<b class='flag-5'>未來</b>

    3D NAND發展方向是500到1000

    芯片行業正在努力在未來幾年內將?3D NAND?閃存的堆棧高度提高四倍,從 200 增加到 800
    的頭像 發表于 12-19 11:00 ?655次閱讀
    <b class='flag-5'>3D</b> <b class='flag-5'>NAND</b>的<b class='flag-5'>發展</b>方向是500到1000<b class='flag-5'>層</b>

    【半導體存儲】關于NAND Flash的一些小知識

    NAND只需要提高堆棧層數,目前多種工藝架構并存。從2013三星推出了第一款24SLC/MLC 3D V-
    發表于 12-17 17:34

    3D-NAND浮柵晶體管的結構解析

    傳統平面NAND閃存技術的擴展性已達到極限。為了解決這一問題,3D-NAND閃存技術應運而生,通過在垂直方向上堆疊存儲單元,大幅提升了存儲密度。本文將簡要介紹
    的頭像 發表于 11-06 18:09 ?2117次閱讀
    <b class='flag-5'>3D-NAND</b>浮柵晶體管的結構解析

    TPA3131D2 EVM的線路圖中圈起的部分線路的作用是什么?

    請教TI的專家, 關于TPA3131D2 EVM的線路圖中圈起的部分線路的作用是啥? 是D類功放的ZOBEL線路嗎? 這些值是如何計算的
    發表于 11-01 08:20

    錢江賽600線路圖

    錢江 賽600 線路圖
    發表于 10-11 14:16 ?3次下載

    3D堆疊發展過程中面臨的挑戰

    3D堆疊不斷發展,以實現更復雜和集成的設備——從平面到立方體
    的頭像 發表于 09-19 18:27 ?1683次閱讀
    <b class='flag-5'>3D</b><b class='flag-5'>堆疊</b><b class='flag-5'>發展</b>過程中面臨的挑戰

    SK海力士將在2025底量產400+堆疊NAND

    近日,韓國權威媒體ETNews爆出猛料,SK海力士正在積極籌備加速下一代NAND閃存的研發進程,并且已經設定了明確的發展時間表——計劃在2025底之前,全面完成高達400多層堆疊
    的頭像 發表于 08-01 15:26 ?763次閱讀

    鎧俠瞄準2027:挑戰1000堆疊3D NAND閃存新高度

    在全球半導體行業的激烈競爭中,日本知名存儲芯片制造商鎧俠(Kioxia)展現了其雄心壯志和堅定決心。在結束了長達20個月的NAND閃存減產計劃后,鎧俠的兩座日本工廠生產線開工率已提升至100%,同時上周還公布了其令人矚目的3D NAND
    的頭像 發表于 06-29 09:29 ?892次閱讀

    SK海力士5堆疊3D DRAM制造良率已達56.1%

    在全球半導體技術的激烈競爭中,SK海力士再次展示了其卓越的研發實力與創新能力。近日,在美國夏威夷舉行的VLSI 2024峰會上,SK海力士宣布了其在3D DRAM技術領域的最新研究成果,其中5堆疊
    的頭像 發表于 06-27 10:50 ?980次閱讀