女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

開芯院采用芯華章P2E硬件驗證平臺加速RISC-V驗證

工程師 ? 來源:廠商供稿 ? 作者:芯華章科技 ? 2025-07-18 10:08 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

近日,系統級驗證 EDA 解決方案提供商芯華章科技與北京開源芯片研究院(以下簡稱 “開芯院”)宣布,雙方基于芯華章的P2E 硬件驗證系統雙模驗證平臺,共同探索適用于 RISC-V 架構的高效驗證方法學,基于開芯院昆明湖4核設計,預期實現倍數級的效率提升,解決RISC-V CPU設計在驗證中用例運行時間長和調試難度大的雙重挑戰。

復雜的RISC-V處理器設計驗證,往往存在用例運行時間長和調試難度大的雙重挑戰,因此CPU 設計團隊通常利用雙平臺配合實現驗證任務,傳統驗證方法帶來的挑戰如下:

Prototyping 平臺負責大量軟件測試、性能分析等,但軟件測試作為 CPU 子系統的主力驗證方法,依然會遇到 RTL 設計問題,Prototyping平臺由于自身的調試能力問題導致調試效率較低;

Emulator 平臺負責 CPU 指令集級別隨機驗證、初始軟件測試版本構建和深度問題調試,但由于Prototyping 和 Emulator 平臺的驗證環境的差異,可能導致 Emulator 平臺無法復現問題,Emulator 運行速率低導致 case 運行時間過長。

因此,開發一套針對RISC-V 架構的高效驗證方法學迫在眉睫。

芯華章的P2E 硬件驗證系統集成了原型驗證和硬件仿真雙模式,依托自主研發的一體化 HPE Compiler,支持芯片設計的自動綜合、智能分割、優化實現和深度調試。該平臺基于統一芯片、硬件和軟件,實現了硬件仿真和原型驗證的無縫集成,能有效縮短芯片驗證周期,已在獲得國內外眾多頭部芯片設計廠商的廣泛采用。

針對CPU 設計驗證的雙重挑戰,芯華章和開芯院充分利用HuaProP2E雙模能力,開發出一套高效、全面的驗證方法學:

基于相同的驗證環境,同樣的編譯流程,相同的硬件平臺,同時構建 Prototyping DB 和 Emulator DB,確保了不同平臺之間差異最小;

驗證工程師在 Prototyping DB 運行測試用例,一旦遇到深層問題,切換到 Emulator DB 實施硬件調試;

Emulator DB 提供靈活 trigger 和全信號可視的能力,為深層調試提供保障。

2025 年 7 月 11 日,本次合作的研究成果發布,基于昆明湖4 核設計,在相同的驗證環境下,同時產生 Prototyping 和 Emulator 雙 DB,其中 Prototyping 性能達到 9.2MHz,Emulator 性能為 5.2MHz。Emulator 平臺開啟 massive probe 功能,添加 230萬條信號 用于 Core 的調試,并添加 dynamic trigger 功能用于高速定位出錯的時間點。

此外,此次探索完全基于芯華章云平臺進行部署和調試。從對RISC-V 感興趣的設計公司角度來看,這極大簡化了 RISC-V IP 的評估成本,設計公司直接登錄云平臺即可實施評估;從開芯院角度而言,更多的玩家在線體驗和測試也有助于 RISC-V IP 更快地收斂和成熟。

開芯院唐丹博士:

“RISC-V 生態的繁榮離不開高效的驗證技術支持。與芯華章的合作,能夠充分整合雙方資源,有望為 RISC-V 驗證方法學帶來新的突破,進一步提升我國在開源芯片領域的技術競爭力。”

芯華章聯合CEO謝仲輝表示

“此次與開芯院的合作,是芯華章在推動國產 EDA 技術與開源芯片生態融合發展道路上的重要一步。我們希望通過雙方的共同努力,能夠為 RISC-V 處理器的驗證難題提供創新解決方案,助力 RISC-V 架構在更多領域實現廣泛應用。”

隨著合作的深入開展,芯華章與開芯院將持續分享研究成果,推動相關技術在行業內的應用與推廣,為國產RISC-V 處理器的研發與產業發展貢獻力量。

b7f7cb98-6378-11f0-a6aa-92fbcf53809c.jpg

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • eda
    eda
    +關注

    關注

    71

    文章

    2929

    瀏覽量

    177971
  • 硬件驗證
    +關注

    關注

    0

    文章

    2

    瀏覽量

    6250
  • RISC-V
    +關注

    關注

    46

    文章

    2572

    瀏覽量

    48826
  • 芯華章
    +關注

    關注

    0

    文章

    183

    瀏覽量

    11647
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    2025華章向新驗證技術研討會圓滿收官

    近日,華章向新驗證技術研討會于上海圓滿舉辦。此次活動中,華章攜手中興微電子、EDA 國創中心的技術專家,與芯片設計、系統級公司的
    的頭像 發表于 07-15 11:51 ?171次閱讀
    2025<b class='flag-5'>芯</b><b class='flag-5'>華章</b>向新<b class='flag-5'>驗證</b>技術研討會圓滿收官

    思爾邀您共赴2025 RISC-V中國峰會!

    在上海張江科學會堂盛大啟幕。作為國內首家數字EDA供應商,思爾(S2C)將受邀亮相本屆RISC-V中國峰會。思爾還將聯合
    的頭像 發表于 06-26 09:52 ?534次閱讀
    思爾<b class='flag-5'>芯</b>邀您共赴2025 <b class='flag-5'>RISC-V</b>中國峰會!

    思爾攜手Andes晶心科技,加速先進RISC-V 芯片開發

    RISC-V生態快速發展和應用場景不斷拓展的背景下,芯片設計正面臨前所未有的復雜度挑戰。近日,RISC-V處理器核領先廠商Andes晶心科技與思爾(S2C)達成重要合作,其雙核單集
    的頭像 發表于 06-05 09:45 ?509次閱讀
    思爾<b class='flag-5'>芯</b>攜手Andes晶心科技,<b class='flag-5'>加速</b>先進<b class='flag-5'>RISC-V</b> 芯片開發

    硬件輔助驗證(HAV) 對軟件驗證的價值

    硬件輔助驗證 (HAV) 有著悠久的歷史,如今作為軟件驅動驗證的必備技術,再度受到關注。 RISC-V 可能是說明這一點的最好例子。HAV 能夠執行多個周期的軟件驅動
    的頭像 發表于 05-13 18:21 ?944次閱讀

    華章以AI+EDA重塑芯片驗證效率

    近日,作為國內領先的系統級驗證EDA解決方案提供商,華章分別攜手飛騰信息技術、中興微電子在IC設計驗證領域最具影響力的會議DVCon China進行聯合演講,針對各個場景下
    的頭像 發表于 04-18 14:07 ?760次閱讀
    <b class='flag-5'>芯</b><b class='flag-5'>華章</b>以AI+EDA重塑芯片<b class='flag-5'>驗證</b>效率

    來科技攜手芒科技發布RISC-V CPU系統仿真平臺

    專業RISC-V處理器IP及解決方案公司來科技與杭州芒科技深入合作,共同研發推出來全系列RISC-V CPU系統仿真
    的頭像 發表于 03-19 14:36 ?782次閱讀

    啟源亮相首屆RISC-V產業發展大會

    基于RISC-V的網絡流處理器NFP3900,該款芯片將廣泛應用于標準網卡、智能網卡以及網絡安全設備等領域,同時展示了自主研發的原型驗證與數字仿真加速一體化平臺-MimicPro,將極
    的頭像 發表于 12-30 17:40 ?824次閱讀

    華章發布FPGA驗證系統新品HuaProP3

    近日,國內EDA(電子設計自動化)領域的佼佼者華章公司,正式對外宣布其最新研發的FPGA驗證系統——HuaProP3已正式面世。這款產品的推出,標志著
    的頭像 發表于 12-13 11:12 ?846次閱讀

    華章發布新一代FPGA原型驗證系統HuaPro P3

    近日,華章正式推出了其新一代高性能FPGA原型驗證系統——HuaPro P3。這款系統集成了最新一代的可編程SoC芯片,并配備了
    的頭像 發表于 12-11 09:52 ?607次閱讀

    華章推出新一代高性能FPGA原型驗證系統

    不斷發展的SoC和Chiplet芯片創新,特別是基于RISC-V等多種異構處理器架構的定制化高性能應用芯片,對硬件驗證平臺的性能、容量、高速接口、調試能力都提出了更高要求,因此作為國產
    發表于 12-10 10:49 ?599次閱讀
    <b class='flag-5'>芯</b><b class='flag-5'>華章</b>推出新一代高性能FPGA原型<b class='flag-5'>驗證</b>系統

    國產EDA公司華章科技推出新一代高性能FPGA原型驗證系統

    新品發布 XEPIC 不斷發展的SoC和Chiplet芯片創新,特別是基于RISC-V等多種異構處理器架構的定制化高性能應用芯片,對硬件驗證平臺的性能、容量、高速接口、調試能力都提出了
    發表于 12-10 09:17 ?712次閱讀
    國產EDA公司<b class='flag-5'>芯</b><b class='flag-5'>華章</b>科技推出新一代高性能FPGA原型<b class='flag-5'>驗證</b>系統

    2024 RISC-V 北美峰會回顧

    一年一度的RISC-V北美峰會于10月21日至24日在美國灣區圣克拉拉隆重舉行。北京開源芯片研究(以下簡稱“”)作為基金會的董事會成
    的頭像 發表于 11-20 01:07 ?1060次閱讀
    <b class='flag-5'>開</b><b class='flag-5'>芯</b><b class='flag-5'>院</b> 2024 <b class='flag-5'>RISC-V</b> 北美峰會回顧

    希姆計算與簽署生態合作伙伴協議,共同打造高性能RISC-V AI大算力芯片

    NEWS近日,廣州希姆半導體科技有限公司(以下簡稱希姆計算)與北京開源芯片研究(以下簡稱“”)正式簽署了生態合作伙伴協議。根據協議,希姆計算將獲得
    的頭像 發表于 10-19 08:11 ?1110次閱讀
    希姆計算與<b class='flag-5'>開</b><b class='flag-5'>芯</b><b class='flag-5'>院</b>簽署生態合作伙伴協議,共同打造高性能<b class='flag-5'>RISC-V</b> AI大算力芯片

    思爾加入甲辰計劃,共推RISC-V生態

    近日,國內領先的數字EDA解決方案提供商思爾(S2C)宣布了一項重要戰略舉措——正式加入甲辰計劃(RISC-V Prosperity 2036),標志著其在推動RISC-V開源架構生
    的頭像 發表于 09-10 16:38 ?734次閱讀

    思爾亮相RISC-V中國峰會,展示架構建模與混合仿真驗證方法

    NEWS2024RISC-V中國峰會2024年8月21-23日,思爾亮相第四屆RISC-V中國峰會,與全球RISC-V生態伙伴共同探討了AI時代R
    的頭像 發表于 08-30 12:44 ?602次閱讀
    思爾<b class='flag-5'>芯</b>亮相<b class='flag-5'>RISC-V</b>中國峰會,展示架構建模與混合仿真<b class='flag-5'>驗證</b>方法