此前,2025年5月24日至27日, 新思科技受邀參與深圳大學電子與信息工程學院、IEEE電路與系統深圳分會聯合舉辦的“數字集成電路中后端設計流程與EDA工具實戰培訓”。本次培訓面向40余名集成電路工程專業研究生,由新思科技資深工程師團隊全程授課,通過系統化課程設計為學子打通從理論到產業實踐的進階通道。
在人工智能(AI)時代,數字芯片和邏輯芯片的設計與實現顯得尤為重要。與單片機嵌入式系統和FPGA的開發流程不同,數字集成電路的中后端設計(從邏輯網表到版圖生成、物理驗證及簽核)對專業性和技術復雜度的要求極高。這一階段涉及邏輯綜合后的物理實現、時鐘樹綜合、布線、時序分析、功耗分析、物理驗證等關鍵步驟,需要開發者熟練運用一系列先進的EDA工具軟件,以確保芯片的可靠性、功能性和性能達到設計要求。
此次實戰培訓旨在為未來開發者提供一個系統學習和深度實踐數字集成電路中后端設計流程及其核心EDA工具的機會,幫助他們在未來的學術和職業生涯中打下堅實基礎,更好地應對技術挑戰。
培訓采用“理論+實踐”的強化模式。新思科技的資深工程師們為學生們帶來了關于數字集成電路中后端設計流程的全面講解。內容系統覆蓋了從邏輯網表輸入、物理實現(布局規劃、布局、時鐘樹綜合、布線)、時序/功耗分析(Signoff)到物理驗證(DRC/LVS)等核心環節,并著重介紹了新思科技Fusion Compiler(物理實現)和PrimeTime(簽核級靜態時序分析)兩大核心工具在流程中的關鍵作用和應用技巧。
工程師們在理論講解中系統梳理了數字集成電路設計全流程,并聚焦于中后端部分,深入闡釋了硬件描述語言(HDL)綜合后得到的邏輯網表如何作為中后端設計的起點,并詳細拆解了使用Fusion Compiler進行物理實現(包括布局規劃、標準單元布局、時鐘樹綜合、全局與詳細布線)以及使用PrimeTime進行簽核級時序分析、功耗分析的關鍵步驟、挑戰與最佳實踐。
工程師們特別強調了集成電路設計專業工具如Fusion Compiler和PrimeTime在整個中后端設計流程中的核心樞紐作用。這些工具貫穿了從網表到GDSII的物理實現、優化與驗證全過程,并結合具體案例,分享了在真實項目中使用Fusion Compiler實現高質量布局布線、優化功耗和面積,以及運用PrimeTime進行精準時序簽核、功耗分析和ECO(工程變更命令)流程的經驗與技巧,強調了精通這些工具對大幅縮短設計周期、提升設計一次成功率(First-Pass Success)的重要性。
此外,工程師們在理論課和實操指導中還重點講解了數字集成電路中后端設計中涉及的可靠性(如電遷移、IR Drop分析)、功能性(通過形式驗證等價性檢查確保網表一致性)和性能(通過PrimeTime進行嚴格的建立/保持時間、時鐘偏斜等時序簽核)驗證環節。他們指出,這些環節是確保芯片設計成功流片的關鍵,尤其是在AI和高性能計算領域,芯片的可靠性、功耗和性能指標直接影響到最終產品的市場競爭力。
上機實操環節,在工程師的現場指導下,學生們分組動手實踐,利用Fusion Compiler和PrimeTime工具鏈,在真實的工業級設計環境和示例項目上,演練了所學的物理實現流程、時序分析、功耗優化等關鍵技術。工程師們深入探討了學生們在實操中遇到的數字集成電路中后端設計常見挑戰,并提供了即時的解決方案和優化建議。特別是在AI和高性能計算領域,芯片設計的復雜性和性能要求越來越高,工程師們結合實例分享了應對這些挑戰的策略。
培訓結業儀式上,為所有順利完成培訓的學生頒發了結業證書,并評選出表現優異的學員授予“優秀學員”證書。最后,全體參與培訓的師生與新思科技工程師團隊合影留念,為此次充實的培訓畫上圓滿句號。
培訓過程中,同學們展現出極高的學習熱情。就Fusion Compiler和PrimeTime的具體操作、中后端設計中的常見難點(如時序收斂、功耗優化、物理規則違例修復)以及未來EDA工具和設計方法學的發展趨勢向工程師們積極提問。工程師們耐心細致地解答了每一個問題,并鼓勵同學們在后續的課程設計和項目中多動手實踐,深入鉆研工具,積累寶貴的項目經驗。許多同學表示,通過此次系統性的實戰培訓,他們對數字集成電路中后端設計的全貌有了清晰的認識,特別是對Fusion Compiler和PrimeTime等工業級核心EDA工具的實際應用能力得到了顯著提升。
本次“數字集成電路中后端設計流程與EDA工具”實戰培訓的成功舉辦,是新思科技強化產學研生態聯動,與高校深化合作的一次典范實踐,為未來開發者構建直面產業需求的實戰能力矩陣,為培養未來集成電路領軍人才奠定堅實基礎。新思科技一直致力于加速萬物智能時代的到來,為全球創新提供值得信賴的、從芯片到系統的全面設計解決方案,涵蓋電子設計自動化(EDA)、半導體IP 以及系統和芯片驗證。新思科技將繼續探索產教融合新路徑,為創新提供源動力,讓明天更有新思。
-
eda
+關注
關注
71文章
2901瀏覽量
176638 -
新思科技
+關注
關注
5文章
856瀏覽量
51270 -
數字集成電路
+關注
關注
11文章
94瀏覽量
22211 -
數字芯片
+關注
關注
1文章
115瀏覽量
18725
原文標題:實戰為王!新思科技攜手深圳大學成功舉辦數字集成電路中后端設計流程與EDA工具實戰培訓
文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
新思科技賦能集成電路專業高質量發展
華為與沈陽工學院聯合發布ICT人才培養全球樣板點
Altera大學成立,助力FPGA教學發展與人才培養
數字集成電路 Verilog 熟悉vivado FPGA微電子、電子工程
新思科技攜手深圳大學推動集成電路設計領域發展
OpenHarmony人才生態大會南向生態社區發展論壇在武漢圓滿舉辦
全力推動AI人才培養 成為硬蛋創新的業務加速器


集成電路測試人才培養主題研討會圓滿舉行

音響集成電路是數字集成電路嗎
賽昉科技與上海交通大學國家集成電路人才培養基地達成課程合作,推動高校RISC-V人才培育

評論