女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

MAX9310A 1:5時(shí)鐘驅(qū)動(dòng)器,可選擇LVPECL輸入/單端輸入與LVDS輸出技術(shù)手冊(cè)

要長(zhǎng)高 ? 2025-05-19 10:12 ? 次閱讀

概述
MAX9310A是一種快速,低扭曲1:5差分驅(qū)動(dòng)器,具有可選的LVPECL輸入和LVDS輸出,設(shè)計(jì)應(yīng)用于時(shí)鐘分配。這種器件的特點(diǎn)是具有340ps的極低傳輸延遲和48mA的電源電流

MAX9310A工作在3V至3.6V電源范圍,適用于3.3V系統(tǒng)。通過(guò)2:1輸入多路復(fù)用器,選擇兩路差分輸入中的一路。輸入選擇是由CLKSEL引腳控制。

這種器件也具有同步使能功能的特點(diǎn)。MAX9310A的LVPECL輸入可由差分或單端信號(hào)驅(qū)動(dòng)。提供一個(gè)參考電壓輸出V BB ,以便應(yīng)用于單端輸入,此器件也可接收差分HSTL信號(hào)。

MAX9310A提供節(jié)省空間的20引腳TSSOP封裝,可工作在-40°C至+85°C的寬溫度范圍。
數(shù)據(jù)表:*附件:MAX9310A 1比5時(shí)鐘驅(qū)動(dòng)器,可選擇LVPECL輸入 單端輸入與LVDS輸出技術(shù)手冊(cè).pdf

應(yīng)用

  • 自動(dòng)測(cè)試設(shè)備(ATE)
  • 局端背板時(shí)鐘分配
  • 數(shù)據(jù)和時(shí)鐘驅(qū)動(dòng)器與緩沖器
  • DSLAM
  • 無(wú)線(xiàn)基站

特性

  • 保證1.0GHz工作頻率
  • 8.0ps輸出至輸出扭曲
  • 340ps傳輸延遲
  • 接收LVPECL和差分HSTL輸入
  • 同步輸出使能/禁止
  • 兩路可選擇的差分輸入
  • 3V至3.6V電源電壓
  • 用于單端工作的片內(nèi)參考電壓
  • ESD保護(hù):±2kV (人體模型)
  • 輸入開(kāi)路時(shí),輸入偏置電阻驅(qū)動(dòng)輸出為低

應(yīng)用電路
image.png

DC電氣特性
image.png

典型操作特性
image.png

引腳配置描述
image.png

詳細(xì)說(shuō)明

MAX9310是一款低偏斜的1:5差分驅(qū)動(dòng)器,具備兩個(gè)可選的LVPECL輸入和LVDS輸出,適用于時(shí)鐘分配應(yīng)用。選通時(shí)鐘接收差分輸入信號(hào),并將其復(fù)制到五個(gè)獨(dú)立的差分LVDS輸出。輸入由內(nèi)部偏置電阻進(jìn)行偏置,當(dāng)輸入開(kāi)路時(shí),輸出為差分低電平。該芯片支持單端輸入操作,器件保證在高達(dá)1.0GHz的頻率下工作,LVDS輸出電平符合EIA/TIA - 644標(biāo)準(zhǔn) 。

MAX9310A的設(shè)計(jì)工作電壓范圍為3V至3.6V,適用于標(biāo)稱(chēng)3.3V電源的系統(tǒng)。

差分LVPECL輸入

MAX9310A有兩個(gè)差分對(duì),用于接收LVPECL/HSTL輸入信號(hào),并且可通過(guò)VBB電壓基準(zhǔn)配置為接受單端LVPECL輸入。每個(gè)差分輸入對(duì)都能獨(dú)立進(jìn)行端接。一個(gè)選擇引腳(CLKSEL)用于激活所需的輸入。施加到輸入的差分信號(hào)的最大幅度為3V。差分信號(hào)的高電平和低電平(VHD和VLD)以及差分輸入電壓(VIH - VIL)可同時(shí)應(yīng)用。

單端輸入和VBB

差分輸入可配置為通過(guò)VBB參考電壓接受單端輸入。在非反相情況下,通過(guò)將VBB連接到CLK_輸入并施加單端信號(hào)到CLK_輸入來(lái)產(chǎn)生單端輸入。類(lèi)似地,在反相情況下,通過(guò)將VBB連接到CLK_輸入并施加單端信號(hào)到CLK_輸入來(lái)產(chǎn)生單端輸入。使用差分配置的單端輸入(帶VBB)時(shí),單端輸入可以由Vcc和地驅(qū)動(dòng),或者由一個(gè)單端LVPECL信號(hào)驅(qū)動(dòng)。注意,單端信號(hào)的擺幅至少為95mV。

同步使能

MAX9310的輸出在差分低電平狀態(tài)下同步使能和禁用,以消除選通時(shí)鐘脈沖中的短脈沖。EN連接到輸入的邊沿觸發(fā)D觸發(fā)器的置位端。上電后,將EN驅(qū)動(dòng)為低電平并切換所選時(shí)鐘輸入以啟用輸出。輸出在EN下降沿時(shí)使能。EN下降沿時(shí),輸出設(shè)置為所選時(shí)鐘輸入的差分低電平狀態(tài)(圖3) 。

輸入偏置電阻

內(nèi)部偏置電阻確保在輸入(差分)未連接的情況下輸出為低電平。反相輸入(CLK_)通過(guò)一個(gè)75kΩ下拉電阻偏置到地,同相輸入(CLK_)通過(guò)一個(gè)75kΩ上拉電阻偏置到Vcc。

差分LVDS輸出

LVDS輸出必須按照典型應(yīng)用電路所示,在Q和Q之間用100Ω電阻進(jìn)行端接。輸出具有短路保護(hù)功能。

使用VBB參考電壓輸出時(shí),通過(guò)一個(gè)0.01μF陶瓷電容將VBB旁路到地。如果不使用VBB參考電壓,則將其懸空。VBB參考電壓可吸收或提供500μA電流。對(duì)于依賴(lài)VBB參考電壓的輸入,請(qǐng)使用VBB參考電壓。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 驅(qū)動(dòng)器
    +關(guān)注

    關(guān)注

    54

    文章

    8615

    瀏覽量

    148992
  • lvds
    +關(guān)注

    關(guān)注

    2

    文章

    1110

    瀏覽量

    67050
  • LVPECL
    +關(guān)注

    關(guān)注

    2

    文章

    40

    瀏覽量

    18242
  • 差分驅(qū)動(dòng)器

    關(guān)注

    0

    文章

    64

    瀏覽量

    15534
收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    可編程低電壓1:10 LVDS時(shí)鐘驅(qū)動(dòng)器ADN4670

    該ADN4670是一款低電壓差分信號(hào)傳輸(LVDS時(shí)鐘驅(qū)動(dòng)器,擴(kuò)展的差分時(shí)鐘輸入信號(hào)到10差分時(shí)鐘輸出
    發(fā)表于 08-14 11:41 ?2743次閱讀
    可編程低電壓<b class='flag-5'>1</b>:10 <b class='flag-5'>LVDS</b><b class='flag-5'>時(shí)鐘驅(qū)動(dòng)器</b>ADN4670

    ADN4670:可編程低壓1:10 LVDS時(shí)鐘驅(qū)動(dòng)器

    ADN4670:可編程低壓1:10 LVDS時(shí)鐘驅(qū)動(dòng)器
    發(fā)表于 05-09 15:28 ?9次下載
    ADN4670:可編程低壓<b class='flag-5'>1</b>:10 <b class='flag-5'>LVDS</b><b class='flag-5'>時(shí)鐘驅(qū)動(dòng)器</b>

    淺談FPGA輸入時(shí)鐘要求 LVDSLVPECL講解

    幾年前FPGA時(shí)鐘只需要連接一個(gè)輸入的晶振,非常容易。現(xiàn)在不同了,差分時(shí)鐘輸入,差分信號(hào)又分
    的頭像 發(fā)表于 08-21 11:28 ?1.1w次閱讀
    淺談FPGA<b class='flag-5'>輸入時(shí)鐘</b>要求 <b class='flag-5'>LVDS</b>與<b class='flag-5'>LVPECL</b>講解

    CDCLVP111-SP具有可選輸入時(shí)鐘驅(qū)動(dòng)器的低電壓1:10 LVPECL數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDCLVP111-SP具有可選輸入時(shí)鐘驅(qū)動(dòng)器的低電壓1:10 LVPECL數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 08-20 09:15 ?0次下載
    CDCLVP111-SP具有<b class='flag-5'>可選</b><b class='flag-5'>輸入時(shí)鐘驅(qū)動(dòng)器</b>的低電壓<b class='flag-5'>1</b>:10 <b class='flag-5'>LVPECL</b>數(shù)據(jù)表

    CDCLVP111低壓1:10 LVPECL,內(nèi)置可選輸入時(shí)鐘驅(qū)動(dòng)器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDCLVP111低壓1:10 LVPECL,內(nèi)置可選輸入時(shí)鐘驅(qū)動(dòng)器數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 08-21 11:37 ?0次下載
    CDCLVP111低壓<b class='flag-5'>1</b>:10 <b class='flag-5'>LVPECL</b>,內(nèi)置<b class='flag-5'>可選</b><b class='flag-5'>輸入時(shí)鐘驅(qū)動(dòng)器</b>數(shù)據(jù)表

    CDCVF111 1:9差分LVPECL時(shí)鐘驅(qū)動(dòng)器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDCVF111 1:9差分LVPECL時(shí)鐘驅(qū)動(dòng)器數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 08-21 09:13 ?0次下載
    CDCVF111 <b class='flag-5'>1</b>:9差分<b class='flag-5'>LVPECL</b><b class='flag-5'>時(shí)鐘驅(qū)動(dòng)器</b>數(shù)據(jù)表

    CDCLVP110帶可選輸入時(shí)鐘驅(qū)動(dòng)器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDCLVP110帶可選輸入時(shí)鐘驅(qū)動(dòng)器數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 08-22 10:52 ?0次下載
    CDCLVP110帶<b class='flag-5'>可選</b><b class='flag-5'>輸入時(shí)鐘驅(qū)動(dòng)器</b>數(shù)據(jù)表

    CDC111差分LVPECL時(shí)鐘驅(qū)動(dòng)器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDC111差分LVPECL時(shí)鐘驅(qū)動(dòng)器數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 08-23 11:13 ?0次下載
    CDC111差分<b class='flag-5'>LVPECL</b><b class='flag-5'>時(shí)鐘驅(qū)動(dòng)器</b>數(shù)據(jù)表

    ADN4670可編程低壓1:10 LVDS時(shí)鐘驅(qū)動(dòng)器技術(shù)手冊(cè)

    ADN4670是一款低壓差分信號(hào)(LVDS)時(shí)鐘驅(qū)動(dòng)器,可以將一路差分時(shí)鐘輸入信號(hào)擴(kuò)展為十路差分時(shí)鐘輸出
    的頭像 發(fā)表于 04-10 16:19 ?225次閱讀
    ADN4670可編程低壓<b class='flag-5'>1</b>:10 <b class='flag-5'>LVDS</b><b class='flag-5'>時(shí)鐘驅(qū)動(dòng)器</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>手冊(cè)</b>

    ADCLK948 2路可選輸入、8路LVPECL輸出、SiGe時(shí)鐘扇出緩沖技術(shù)手冊(cè)

    選擇。兩個(gè)輸入均配備中心抽頭、差分、100 Ω片內(nèi)端接電阻,接受直流耦合LVPECL、CML、3.3 V CMOS()以及交流耦合1.8
    的頭像 發(fā)表于 04-11 09:30 ?210次閱讀
    ADCLK948 2路<b class='flag-5'>可選</b><b class='flag-5'>輸入</b>、8路<b class='flag-5'>LVPECL</b><b class='flag-5'>輸出</b>、SiGe<b class='flag-5'>時(shí)鐘</b>扇出緩沖<b class='flag-5'>器</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>手冊(cè)</b>

    MAX9310 1:5時(shí)鐘驅(qū)動(dòng)器可選LVPECL輸入LVDS輸出技術(shù)手冊(cè)

    MAX9310是一種快速,低扭曲1:5差分驅(qū)動(dòng)器,具有可選LVPECL/HSTL
    的頭像 發(fā)表于 05-19 10:00 ?114次閱讀
    <b class='flag-5'>MAX9310</b> <b class='flag-5'>1</b>:<b class='flag-5'>5</b><b class='flag-5'>時(shí)鐘驅(qū)動(dòng)器</b>,<b class='flag-5'>可選</b>的<b class='flag-5'>LVPECL</b><b class='flag-5'>輸入</b>與<b class='flag-5'>LVDS</b><b class='flag-5'>輸出</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>手冊(cè)</b>

    MAX9315 1:5差分LVPECL/LVECL/HSTL時(shí)鐘和數(shù)據(jù)驅(qū)動(dòng)器技術(shù)手冊(cè)

    MAX9315是低扭曲、1:5差分驅(qū)動(dòng)器,設(shè)計(jì)用于時(shí)鐘和數(shù)據(jù)分配。這種器件允許選擇兩路
    的頭像 發(fā)表于 05-19 10:49 ?139次閱讀
    <b class='flag-5'>MAX</b>9315 <b class='flag-5'>1</b>:<b class='flag-5'>5</b>差分<b class='flag-5'>LVPECL</b>/LVECL/HSTL<b class='flag-5'>時(shí)鐘</b>和數(shù)據(jù)<b class='flag-5'>驅(qū)動(dòng)器</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>手冊(cè)</b>

    MAX9311/MAX9313 1:10差分LVPECL/LVECL/HSTL時(shí)鐘和數(shù)據(jù)驅(qū)動(dòng)器技術(shù)手冊(cè)

    MAX9311/MAX9313是低扭曲,1:10差分驅(qū)動(dòng)器,設(shè)計(jì)用于時(shí)鐘和數(shù)據(jù)分配。這些器件允許選擇
    的頭像 發(fā)表于 05-19 11:21 ?134次閱讀
    <b class='flag-5'>MAX</b>9311/<b class='flag-5'>MAX</b>9313 <b class='flag-5'>1</b>:10差分<b class='flag-5'>LVPECL</b>/LVECL/HSTL<b class='flag-5'>時(shí)鐘</b>和數(shù)據(jù)<b class='flag-5'>驅(qū)動(dòng)器</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>手冊(cè)</b>

    MAX9312/MAX9314雙路、1:5差分LVPECL/LVECL/HSTL時(shí)鐘和數(shù)據(jù)驅(qū)動(dòng)器技術(shù)手冊(cè)

    MAX9312/MAX9314是低扭曲、雙路1:5差分驅(qū)動(dòng)器,設(shè)計(jì)用于時(shí)鐘和數(shù)據(jù)分配。這些器件接
    的頭像 發(fā)表于 05-19 11:25 ?121次閱讀
    <b class='flag-5'>MAX</b>9312/<b class='flag-5'>MAX</b>9314雙路、<b class='flag-5'>1</b>:<b class='flag-5'>5</b>差分<b class='flag-5'>LVPECL</b>/LVECL/HSTL<b class='flag-5'>時(shí)鐘</b>和數(shù)據(jù)<b class='flag-5'>驅(qū)動(dòng)器</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>手冊(cè)</b>

    MAX9320/MAX9320A 1:2差分LVPECL/LVECL/HSTL時(shí)鐘和數(shù)據(jù)驅(qū)動(dòng)器技術(shù)手冊(cè)

    MAX9320/MAX9320A是一種低扭曲、1:2差分驅(qū)動(dòng)器設(shè)計(jì)用于時(shí)鐘和數(shù)據(jù)分配,由一路輸入
    的頭像 發(fā)表于 05-19 11:51 ?92次閱讀
    <b class='flag-5'>MAX</b>9320/<b class='flag-5'>MAX9320A</b> <b class='flag-5'>1</b>:2差分<b class='flag-5'>LVPECL</b>/LVECL/HSTL<b class='flag-5'>時(shí)鐘</b>和數(shù)據(jù)<b class='flag-5'>驅(qū)動(dòng)器</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>手冊(cè)</b>