女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

基于Arria 10 SoC FPGA的高性能低成本解決方案

電子工程師 ? 作者:工程師陳翠 ? 2018-06-16 06:31 ? 次閱讀

Intel公司的Arria 10 SoC FPGA采用TSMC 20nm工藝技術,集成了雙核ARM Cortex-A9MPCore硬件處理器系統(HPS)和業界一流可編邏輯技術諸如硬件浮點數字信號處理器(DSP)區塊,提供具有豐富特性的嵌入外設,硬化浮點可變精度DSP區塊,嵌入高速收發器,硬存儲器控制器和協議IP控制器,CPU工作頻率高達1.5GHz,主要用在無線基礎設備,計算和存儲設備,廣播設備,軍用設備和智能設備,有線100G線路卡,40G GPON,測試測量設備以及醫療圖像診斷設備。本文介紹了Arria 10 SoC FPGA主要特性,框圖以及Arria 10 SoC開發板主要特性,電源分布網絡圖和電路圖。

The 20 nm ARM*-based Intel? Arria? 10 SoC delivers optimal performance, power efficiency, small form factor, and low cost for midrange applications. The Intel Arria 10 SoC, based on TSMC’s 20 nm process technology, combines a dual-core ARM Cortex*-A9 MPCore* Hard Processor System (HPS) with industry-leading programmable logic technology that includes hardened floating-point digital signal processing (DSP) blocks. The Intel Arria 10 SoC offers a processor with a rich feature set of embedded peripherals, hardened floating-point variable-precision DSP blocks, embedded high-speed transceivers, hard memory controllers, and protocol intellectual property (IP) controllers - all in a single highly integrated package.Intel Arria 10 SoCs: Higher System-Level Integration SoC in Production.

The Intel Arria 10 SoC combines architectural innovations with TSMC’s 20 nm process technology to deliver improvements in performance and power reduction:

65% higher processor performance with up to 1.5 GHz CPU operation per core

60% higher performance versus the previous generation, over 500 MHz-capable FPGA logic core performance (15% higher performance than previous SoC)

4X more transceiver bandwidth versus the previous generation (2X more bandwidth versus previous high-end FPGAs)

4X higher system performance (2,400 Mbps DDR4 SDRAM, Hybrid Memory Cube support)

More than 1,500 giga floating-point operation per second (GFLOPs) and up to 50 GFLOPs per Watt in a single device40% lower power with process technology improvement and innovative techniques for power reductionDesigned for Productivity

Design productivity is one of the driving philosophies of the Intel Arria 10 SoC architecture. The Intel Arria 10 SoC offers full software compatibility with previous generation SoC FPGAs, a broad ecosystem of ARM software and tools, and the enhanced FPGA and DSP hardware design flow.

Extensive ecosystem of ARM for software development.

Intel SoC FPGA Embedded Design Suite (SoC EDS) featuring the ARM* Development Studio 5* (DS-5*) Intel SoC FPGA Edition

Board support packages are available for popular operating system including Linux*, Wind River VxWorks, Wind River Linux, MicriumuC/OS-II and uC/OS-III, and more

Full software compatibility between 28 nm Cyclone? V SoC, Arria V SoC, and Intel Arria 10 SoC

Intel Quartus? Prime software FPGA design suite featuring:

High-level automated design flow with Open Computing Language (OpenCL?) compiler

Model-based digital signal processing (DSP) hardware design with DSP Builder for Intel FPGA

The Intel Arria 10 SoCs have been designed to meet the performance, power, and cost requirements for applications such as:

Wireless infrastructure equipment including remote radio unit and mobile backhaul

Compute and storage equipment including flash cache, cloud computing, and acceleration

Broadcast studio and distribution equipment including professional A/V and video conferencing

Military guidance, control, and intelligence equipment

Wireline 100G line cards, bridges and aggregation, 40G GPON

Test and measurement equipment

Diagnostic medical imaging equipment

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖1. Intel? Arria? 10 SoC框圖

Arria 10 SoC開發板

The Arria 10 SoC development board provides a hardware platform for developing and prototyping lowpower,high-performance, and logic-intensive designs using Altera’s? Arria 10 SoC. The board provides awide range of peripherals and memory interfaces to facilitate the development of Arria 10 SoC designs.

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖2.Arria 10 SoC開發板外形圖

Arria 10 SoC開發板主要特性:

? Arria 10 Soc (10AS066N3F40E2SG) in a 1517-pin FBGA (FineLine Ball-Grid Array) package

? FPGA configuration circuitry

? Active Serial (AS) x1 or x4 configuration (EPCQ1024L)

? MAX? V CPLD (5M2210ZF256) in a 256-pin FBGA package as the system controller

? MAX V CPLD (5M2210ZF256) in a 256-pin FBGA package as the I/O multiplier CPLD

? Clocking circuitry

? SI5338 programmable oscillator

? LMK04828 clock cleaner

? HPS clock options: 25 MHz, 33 MHz, and SMA input (2V5 LVCMOS)

? SI5112 100MHz clock generator for PCIe interface

? SI516 148.5 MHz voltage control oscillator for SDI interface

? Supported Memory

? HPS memory size (HILO card):

? 2GB DDR3 (256Mb x 40 x dual rank)

? 1GB DDR3 (256Mb x 40 x single rank)

? 1GB DDR4 (256Mb x 40 x single rank) - ships with kit

? FPGA memory size (HILO Card):

? 4GB DDR3 (256Mb x72 x dual rank)

? 2GB DDR3 (256Mb x72 x single rank)

? 2GB DDR4 (256Mb x 72 x single rank) - ships with kit

? 16MB QDRV (4Mb x 36)

? 128MB RLDRAM3(16Mb x 72)

? HPS Boot Flash (Flash card):

? NAND flash (x8) : 128MB (MT29F1G08ABBEAH4) - ships with kit

? QSPI flash: 128MB (MT25QU01GBBA8E12-0SIT) - ships with kit

? SD Micro flash card: 4GB (Kingston) - ships with kit

? Optional FPGA File Flash (Flash card):

? NAND flash (x8): 128MB (MT29F1G08ABBEAH4)

? QSPI flash: 128MB (MT25QU01GBBA8E12-0SIT)

? SD Micro flash card: 4GB (Kingston)

? Communication ports

? HPS Communication ports:

? USB 2.0 port (PHY PN: USB3320C-EZK)

? RGMII 10/100/1000 Ethernet port (PHY PN: KSZ9031RNXCA)

? USB-UART port (FT232R)

? DB-9 RS-232 Port (MAX3221)

? I2C port (I2C1 of shared I/O bit 12 and 13)

? FPGA I/O connections:

? FPGA V57.1 High Pin Count FMC slot

? FPGA Altera Low Pin Count FMC slot

? FMC_PCIe Gen2 x8 EP cable

? FPGA PCIe GEN1/2/3 x8 RC slot

? FPGA Communication ports:

? 2x SGMII Gigabit Ethernet ports (PHY PN: 88E1111-B2-NDC2C000)

? 2x 10Gb/s SFP+ ports

? Display port (DP)

? SDI/SDO video port

? SPI port

? UART port

? FPGA Debug ports:

? 16-bit Trace port (FPGA Trace)

? General user I/O

? LEDs and displays

? 4x FPGA user LEDs

? 4x HPS user LEDs

? Configuration load LED

? Configuration done LED

? Error LED

? 3x Configuration select LEDs

? 4x On-board USB-Blaster II status LEDs

? 2x FMC interface LEDs

? 2x UART data transmit and receive LEDs

? Power on LED

? Two-line character LCD display

? Push buttons

? CPU cold reset push button and one CPU warm reset push button

? Logic reset push button

? Program select push button

? Program configuration push button

? 4x FPGA user push buttons

? 4x HPS user push buttons

? External interrupt push button

? DIP Switches

? JTAG chain control DIP switch

? Board settings DIP switch

? FPGA configuration mode DIP switch

? General user DIP switch

? Power supply

? 12V DC Input

? Mechanical

? 7.175“ x 9.3” rectangular form factor

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖3.Arria 10 SoC開發板電源分布網絡圖

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖4.Arria 10 SoC開發板電路圖(1)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖5.Arria 10 SoC開發板電路圖(2)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖6.Arria 10 SoC開發板電路圖(3)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖7.Arria 10 SoC開發板電路圖(4)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖8.Arria 10 SoC開發板電路圖(5)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖9.Arria 10 SoC開發板電路圖(6)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖10.Arria 10 SoC開發板電路圖(7)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖11.Arria 10 SoC開發板電路圖(8)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖12.Arria 10 SoC開發板電路圖(9)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖13.Arria 10 SoC開發板電路圖(10)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖14.Arria 10 SoC開發板電路圖(11)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖15.Arria 10 SoC開發板電路圖(12)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖16.Arria 10 SoC開發板電路圖(13)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖17.Arria 10 SoC開發板電路圖(14)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖18.Arria 10 SoC開發板電路圖(15)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖19.Arria 10 SoC開發板電路圖(16)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖20.Arria 10 SoC開發板電路圖(17)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖21.Arria 10 SoC開發板電路圖(18)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖22.Arria 10 SoC開發板電路圖(19)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖23.Arria 10 SoC開發板電路圖(20)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖24.Arria 10 SoC開發板電路圖(21)

圖25.Arria 10 SoC開發板電路圖(22)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖26.Arria 10 SoC開發板電路圖(23)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖27.Arria 10 SoC開發板電路圖(24)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖28.Arria 10 SoC開發板電路圖(25)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖29.Arria 10 SoC開發板電路圖(26)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖30.Arria 10 SoC開發板電路圖(27)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖31.Arria 10 SoC開發板電路圖(28)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖32.Arria 10 SoC開發板電路圖(29)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖33.Arria 10 SoC開發板電路圖(30)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖34.Arria 10 SoC開發板電路圖(31)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖35.Arria 10 SoC開發板電路圖(32)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖36.Arria 10 SoC開發板電路圖(33)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖37.Arria 10 SoC開發板電路圖(34)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖38.Arria 10 SoC開發板電路圖(35)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖39.Arria 10 SoC開發板電路圖(36)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖40.Arria 10 SoC開發板電路圖(37)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖41.Arria 10 SoC開發板電路圖(38)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖42.Arria 10 SoC開發板電路圖(39)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖43.Arria 10 SoC開發板電路圖(40)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖44.Arria 10 SoC開發板電路圖(41)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖45.Arria 10 SoC開發板電路圖(42)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖46.Arria 10 SoC開發板電路圖(43)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖47.Arria 10 SoC開發板電路圖(44)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖48.Arria 10 SoC開發板電路圖(45)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖49.Arria 10 SoC開發板電路圖(46)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖50.Arria 10 SoC開發板電路圖(47)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖51.Arria 10 SoC開發板電路圖(48)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖52.Arria 10 SoC開發板電路圖(49)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖53.Arria 10 SoC開發板電路圖(50)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖54.Arria 10 SoC開發板電路圖(51)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖55.Arria 10 SoC開發板電路圖(52)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖56.Arria 10 SoC開發板電路圖(53)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖57.Arria 10 SoC開發板電路圖(54)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖58.Arria 10 SoC開發板電路圖(55)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖59.Arria 10 SoC開發板電路圖(56)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖60.Arria 10 SoC開發板電路圖(57)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖61.Arria 10 SoC開發板電路圖(58)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖62.Arria 10 SoC開發板電路圖(59)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖63.Arria 10 SoC開發板電路圖(60)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖64.Arria 10 SoC開發板電路圖(61)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖65.Arria 10 SoC開發板電路圖(62)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖66.Arria 10 SoC開發板電路圖(63)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖67.Arria 10 SoC開發板電路圖(64)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖68.Arria 10 SoC開發板電路圖(65)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖69.Arria 10 SoC開發板電路圖(66)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖70.Arria 10 SoC開發板電路圖(67)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖71.Arria 10 SoC開發板電路圖(68)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖72.Arria 10 SoC開發板電路圖(69)

基于Arria 10 SoC FPGA的高性能低成本解決方案

圖73.Arria 10 SoC開發板電路圖(70)

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1643

    文章

    21957

    瀏覽量

    614040
  • Arria
    +關注

    關注

    0

    文章

    10

    瀏覽量

    9551
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    面向Altera Arria 10并經驗證的FPGA電源解決方案

    凌力爾特公司 (Linear Technology Corporation) 推出面向Altera? Arria? 10 FPGA開發套件的電源管理解決方案。這電路板的技術細節可于
    發表于 08-28 14:58 ?2561次閱讀
    面向Altera <b class='flag-5'>Arria</b> <b class='flag-5'>10</b>并經驗證的<b class='flag-5'>FPGA</b>電源<b class='flag-5'>解決方案</b>

    FPGASoC在設計中面臨小尺寸和低成本挑戰,如何解決

    )的工業系統需要多個電源軌,同時面臨小尺寸和低成本的挑戰。集成柔性功率器件可以為這種應用顯著降低成本,減小解決方案尺寸。
    發表于 07-16 17:32 ?1076次閱讀
    <b class='flag-5'>FPGA</b>和<b class='flag-5'>SoC</b>在設計中面臨小尺寸和<b class='flag-5'>低成本</b>挑戰,如何解決

    FPGA構建高性能DSP

      FPGA方案選擇  幸運的是,需要高性能DSP功能的便攜式設備設計者還有其它選擇。最近FPGA開始達到了應用所要求的成本競爭力。優選的
    發表于 02-17 11:21

    Altera率先交付高性能28nm FPGA量產芯片

    Altera公司近期宣布,開始交付業界第一款高性能28-nm FPGA量產芯片。Stratix V FPGA是唯一使用TSMC 28HP工藝制造的FPGA,比競爭
    發表于 05-14 12:38

    面向GSPS ADC的低成本高性能時鐘解決方案包含BOM,PCB文件和組裝圖

    描述適用于 GSPS 數據轉換器的低成本高性能時鐘解決方案。此參考設計討論如何使用低噪聲頻率合成器 TRF3765 為 4 GSPS 模數轉換器 (ADC12J4000) 生成采樣時鐘。實驗展示了
    發表于 08-16 06:56

    給Altera Arria 10 FPGAArria 10 SoC供電:經過測試和驗證的電源管理解決方案

    Arria 10 SoC 開發套件板針對內核、系統和 I/O 的電源管理謹慎地選擇高端 FPGA (包括 Arria
    發表于 10-29 17:01

    Altera Arria V GX FPGA電源設計方案

    分立式 IC,由單個 5V 輸入供電。主要特色提供為 Altera? Arria? V GX FPGA 供電時所需的所有電源軌設計已經過優化,可支持 5V 輸入板載電源定序低成本分立式解決方案
    發表于 12-04 11:33

    集成柔性功率器為FPGASoC設計降低成本

    )的工業系統需要多個電源軌,同時面臨小尺寸和低成本的挑戰。集成柔性功率器件可以為這種應用顯著降低成本,減小解決方案尺寸。 集成柔性功率器件在同一封裝內包含多個DC/DC轉換器。這些DC/DC轉換器可以是單個
    發表于 03-08 06:45

    Altera宣布為高性能FPGA提供高效的電源轉換解決方案

    解決方案包括單片40A驅動器和同步MOSFET電源,經過優化,可以滿足Altera高性能Stratix V、Arria 10以及Stratix 10
    的頭像 發表于 02-11 14:30 ?5284次閱讀

    介紹Arria II GX的特點性能及應用

    能夠:   了解這一功耗和成本不到競爭高端FPGA的一半,卻具有高性能架構的FPGA。   了解運行PCI Express、XAUI和3G-SDI的
    的頭像 發表于 06-22 06:56 ?3791次閱讀

    英特爾Arria 10 SOC FPGA開發板硬件支持32位 DDR4 SDRAM

    ,廣泛的ARM軟件和工具生態系統以及增強的FPGA和數字信號處理(DSP)硬件設計流程。Arria 10 SoC旨在滿足中端應用的性能和功耗
    發表于 05-20 14:05 ?1611次閱讀

    Altera Arria V系列FPGA的電源解決方案

    Altera Arria V系列FPGA的電源解決方案
    發表于 04-29 08:58 ?9次下載
    Altera <b class='flag-5'>Arria</b> V系列<b class='flag-5'>FPGA</b>的電源<b class='flag-5'>解決方案</b>

    英特爾Arria 10 FPGA的應用之路

    可提供中端市場中的最佳性能和能效。英特爾 Arria 10 FPGASoC高性能邏輯結
    的頭像 發表于 05-31 09:42 ?3467次閱讀

    Arria 10 SoC確保系統設計滿足現在和未來性能要求

      借助 Arria 10 SoC,您可以通過將 GHz 級處理器、FPGA 邏輯和數字信號處理 (DSP) 集成到單個可定制的片上系統中來減小電路板尺寸,同時提
    的頭像 發表于 06-30 09:50 ?1367次閱讀

    進階的電動兩輪車——更低成本,更高性能的BMS解決方案

    進階的電動兩輪車——更低成本,更高性能的BMS解決方案
    發表于 10-28 12:00 ?4次下載
    進階的電動兩輪車——更<b class='flag-5'>低成本</b>,更<b class='flag-5'>高性能</b>的BMS<b class='flag-5'>解決方案</b>