女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

AD9523 14路輸出、低抖動時鐘發生器技術手冊

要長高 ? 2025-04-10 15:50 ? 次閱讀

概述
AD9523提供低功耗、多路輸出時鐘分配功能,具有低抖動性能,還配有片內集成鎖相環(PLL)和電壓控制振蕩器(VCO)。片內VCO的調諧頻率范圍為3.6 GHz至4.0 GHz。

AD9523旨在滿足長期演進(LTE)和多載波GSM基站設計的時鐘要求。它依靠外部VCXO清除參考抖動,以滿足嚴格的低相位噪聲要求,從而獲得可接受的數據轉換器信噪比(SNR)性能。
數據表:*附件:AD9523 14路輸出、低抖動時鐘發生器技術手冊.pdf

輸入接收器、振蕩器和零延遲接收器支持單端和差分兩種操作。當連接到恢復的系統參考時鐘和VCXO時,器件產生1 MHz至1 GHz范圍內的14路低噪聲輸出,以及一路來自輸入PLL (PLL1)的專用緩沖輸出。一路時鐘輸出相對于另一路時鐘輸出的頻率和相位可通過分頻器相位選擇功能改變,該功能用作無抖動的時序粗調,其調整增量相當于VCO輸出信號的周期。

通過串行接口可以對封裝內EEPROM進行編程,以便存儲用于上電和芯片復位的用戶定義寄存器設置。

應用

  • LTE和多載波GSM基站
  • 無線和寬帶基礎設施
  • 醫療儀器
  • 為高速ADCDAC、DDS、DDC、DUC、MxFE提供時鐘
  • 低抖動、低相位噪聲時鐘分配
  • SONET、10Ge、10G FC和其它10 Gbps協議的時鐘產生和轉換
  • 前向糾錯(G.710)
  • 高性能無線收發器
  • 自動測試設備(ATE)和高性能儀器儀表

特性

  • 輸出頻率:<1 MHz至1 GHz
  • 啟動頻率精度:<±100 ppm(由VCXO參考精度決定)
  • 零延遲操作
    輸入至輸出邊沿時序:<±500 ps
  • 14 路輸出:可配置為LVPECL、LVDS、HSTL和LVCMOS
  • 14 個具有零抖動可調延遲的專用輸出分頻器
  • 可調延遲:8個分辨率步進,步長等于VCO輸出分頻器的?周期
  • 輸出間偏斜:<±50 ps
  • 針對奇數分頻器設置提供占空比校正
  • 上電時所有輸出自動同步
  • 非易失性EEPROM存儲配置設置
  • 欲了解更多特性,請參考數據手冊

框圖
image.png

引腳配置描述
image.png

image.png

image.png

工作原理

image.png

AD9523是一款采用基于整數N的鎖相環(PLL)的時鐘發生器。該器件架構由兩個級聯的PLL級組成。第一級PLL1,是一個整數除法PLL,它使用一個外部壓控晶體振蕩器(VCXO),最高可達250MHz。PLL1具有較窄的環路帶寬,可對輸入參考信號進行初始的抖動消除。第二級PLL2,是一個頻率乘法PLL,它將第一級的輸出頻率轉換到3.6GHz至4.0GHz的范圍。PLL2集成了一個基于整數的反饋分頻器,可實現整數倍頻。可編程整數分頻器(1至1024)跟隨PLL2,最終確定1GHz的輸出頻率。

AD9523包含信號處理模塊,可在兩個參考輸入之間實現平滑切換。該電路會自動檢測參考輸入信號的存在。如果只有一個輸入存在,器件將其作為活動參考。如果兩個輸入都存在,其中一個將成為活動參考,另一個則成為備用參考。如果活動參考失效,電路會自動切換到備用參考(如果有),使其成為新的活動參考。

寄存器設置決定了在失效參考再次可用時采取的行動:是留在參考B上,還是恢復到參考A。如果可以使用其他參考,AD9523支持保持模式。參考選擇引腳(REF_SEL,引腳16)可用于手動選擇哪個參考處于活動狀態(見表43)。保持模式的精度取決于VCO的頻率穩定性。

任何分頻器設置都可通過串行編程端口進行編程,從而實現廣泛的輸入/輸出頻率比。這些分頻器還包括一個可編程延遲,可在需要時調整輸出信號的時序。

14個輸出端口與LVPECL、LVDS、HSTL和1.8V CMOS邏輯電平兼容(見輸入/輸出端接建議部分)。所有差分輸出邏輯設置都需要100Ω差分端接。

每個PLL的環路濾波器都是集成且可編程的。兩個PLL環路濾波器中,每個僅需一個外部電容

AD9523的工作溫度范圍為擴展工業溫度范圍 -40°C至85°C。

組件模塊 - 輸入PLL(PLL1)

PLL1 總體描述
從根本上講,輸入PLL(稱為PLL1)由鑒頻鑒相器(PFD)、電荷泵、無源環路濾波器以及外部VCO組成,它們在閉環中運行。

PLL1具有以約10Hz至100Hz的窄環路帶寬運行的靈活性。這種相對較窄的環路帶寬賦予AD9523抑制參考輸入抖動的能力。出現在PLL1上的抖動隨后會形成參考輸入系統時鐘的低相位噪聲版本。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pll
    pll
    +關注

    關注

    6

    文章

    883

    瀏覽量

    136043
  • 時鐘發生器
    +關注

    關注

    1

    文章

    223

    瀏覽量

    68872
  • AD9523
    +關注

    關注

    0

    文章

    4

    瀏覽量

    8676
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    抖動高精度時鐘發生器MAX3625B相關資料分享

    概述:MAX3625B是MAXIM公司生產的一款提供三輸出抖動,高精度時鐘發生器。該MAX3625B是為網絡應用而優化的
    發表于 05-18 07:39

    MAX3625A 抖動、精密時鐘發生器,提供三輸出(應用

    MAX3625A 抖動、精密時鐘發生器,提供三輸出
    發表于 08-13 13:01 ?1039次閱讀
    MAX3625A <b class='flag-5'>低</b><b class='flag-5'>抖動</b>、精密<b class='flag-5'>時鐘發生器</b>,提供三<b class='flag-5'>路</b><b class='flag-5'>輸出</b>(應用

    評估抖動PLL時鐘發生器的電源噪聲抑制性能

    評估抖動PLL時鐘發生器的電源噪聲抑制性能 本文介紹了電源噪聲對基于PLL的時鐘發生器的干擾,并討論了幾種用于評估確定性抖動(DJ)的
    發表于 09-18 08:46 ?1682次閱讀
    評估<b class='flag-5'>低</b><b class='flag-5'>抖動</b>PLL<b class='flag-5'>時鐘發生器</b>的電源噪聲抑制性能

    MAX3624 抖動、精密時鐘發生器,提供四輸出

    MAX3624 抖動、精密時鐘發生器,提供四輸出 概述 MAX3624是一款
    發表于 09-18 08:56 ?837次閱讀
    MAX3624 <b class='flag-5'>低</b><b class='flag-5'>抖動</b>、精密<b class='flag-5'>時鐘發生器</b>,提供四<b class='flag-5'>路</b><b class='flag-5'>輸出</b>

    AD9523-1 抖動時鐘發生器

    AD9523提供低功耗、多路輸出時鐘分配功能,具有抖動 性能,還配有片內集成鎖相環(PLL)和電壓控制振蕩
    發表于 04-11 15:36 ?50次下載
    AD<b class='flag-5'>9523</b>-1 <b class='flag-5'>低</b><b class='flag-5'>抖動</b><b class='flag-5'>時鐘發生器</b>

    AD9523 14輸出抖動時鐘發生器

    電子發燒友網為你提供(adi)AD9523相關數據表資料,例如:AD9523的引腳圖、接線圖、封裝手冊、中文資料、英文資料,AD9523真值表,AD
    發表于 02-15 18:39
    <b class='flag-5'>AD9523</b> <b class='flag-5'>14</b><b class='flag-5'>路</b><b class='flag-5'>輸出</b>、<b class='flag-5'>低</b><b class='flag-5'>抖動</b><b class='flag-5'>時鐘發生器</b>

    AD9523時鐘發生器的性能特點及應用分析

    AD952314LVPECL/LVDS/HSTL輸出 或29LVCMOS輸出
    的頭像 發表于 07-04 06:18 ?4333次閱讀

    AD9523-1:抖動時鐘發生器14LVPECL/LVDS/HSTL輸出或29LVCMOS輸出 數據手冊

    AD9523-1:抖動時鐘發生器14LVPECL/LVDS/HSTL
    發表于 03-21 14:28 ?1次下載
    AD<b class='flag-5'>9523</b>-1:<b class='flag-5'>低</b><b class='flag-5'>抖動</b><b class='flag-5'>時鐘發生器</b>,<b class='flag-5'>14</b><b class='flag-5'>路</b>LVPECL/LVDS/HSTL<b class='flag-5'>輸出</b>或29<b class='flag-5'>路</b>LVCMOS<b class='flag-5'>輸出</b> 數據<b class='flag-5'>手冊</b>

    AD9525: 8LVPECL輸出抖動時鐘發生器

    AD9525: 8LVPECL輸出抖動時鐘發生器
    發表于 03-21 15:00 ?0次下載
    AD9525: 8<b class='flag-5'>路</b>LVPECL<b class='flag-5'>輸出</b><b class='flag-5'>低</b><b class='flag-5'>抖動</b><b class='flag-5'>時鐘發生器</b>

    AD9540:655 MHz抖動時鐘發生器數據表

    AD9540:655 MHz抖動時鐘發生器數據表
    發表于 03-22 19:57 ?0次下載
    AD9540:655 MHz<b class='flag-5'>低</b><b class='flag-5'>抖動</b><b class='flag-5'>時鐘發生器</b>數據表

    超低抖動時鐘發生器如何優化串行鏈系統性能

    超低抖動時鐘發生器如何優化串行鏈系統性能
    發表于 11-04 09:50 ?0次下載
    超低<b class='flag-5'>抖動</b><b class='flag-5'>時鐘發生器</b>如何優化串行鏈<b class='flag-5'>路</b>系統性能

    雙環路時鐘發生器清除抖動,提供多個高頻輸出

    AD9523、AD9523-1和AD9524時鐘發生器(如圖1所示)由兩個串聯的模擬PLL組成。第一個PLL(PLL1)清除參考抖動,而第二個PLL(PLL2)產生高頻相位對齊
    的頭像 發表于 02-02 17:29 ?1528次閱讀
    雙環路<b class='flag-5'>時鐘發生器</b>清除<b class='flag-5'>抖動</b>,提供多個高頻<b class='flag-5'>輸出</b>

    CDCM61004四輸出、集成VCO、抖動時鐘發生器數據表

    電子發燒友網站提供《CDCM61004四輸出、集成VCO、抖動時鐘發生器數據表.pdf》資料免費下載
    發表于 08-22 09:21 ?0次下載
    CDCM61004四<b class='flag-5'>路</b><b class='flag-5'>輸出</b>、集成VCO、<b class='flag-5'>低</b><b class='flag-5'>抖動</b><b class='flag-5'>時鐘發生器</b>數據表

    CDCM61002兩輸出、集成VCO、抖動時鐘發生器數據表

    電子發燒友網站提供《CDCM61002兩輸出、集成VCO、抖動時鐘發生器數據表.pdf》資料免費下載
    發表于 08-22 09:20 ?0次下載
    CDCM61002兩<b class='flag-5'>路</b><b class='flag-5'>輸出</b>、集成VCO、<b class='flag-5'>低</b><b class='flag-5'>抖動</b><b class='flag-5'>時鐘發生器</b>數據表

    AD9523-1抖動時鐘發生器,提供14LVPECL/LVDS/HSTL輸出或29LVCMOS輸出技術手冊

    AD9523-1提供低功耗、多路輸出時鐘分配功能,具有抖動性能,還配有片內PLL、VCO和兩個VCO分頻
    的頭像 發表于 04-10 15:35 ?221次閱讀
    AD<b class='flag-5'>9523</b>-1<b class='flag-5'>低</b><b class='flag-5'>抖動</b><b class='flag-5'>時鐘發生器</b>,提供<b class='flag-5'>14</b><b class='flag-5'>路</b>LVPECL/LVDS/HSTL<b class='flag-5'>輸出</b>或29<b class='flag-5'>路</b>LVCMOS<b class='flag-5'>輸出</b><b class='flag-5'>技術</b><b class='flag-5'>手冊</b>