女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Kevin K. Chang:解決了DRAM問題 提出新的架構改進DRAM延遲問題

存儲界 ? 2018-01-05 14:19 ? 次閱讀

卡內基梅隆大學的Kevin K. Chang發表了一篇亮眼、出色的博士論文——《理解和改進基于DRAM的內存系統的延遲》(Understanding and Improving the Latency of DRAM-Based Memory Systems),解決了DRAM問題,并提出了一些新的架構改進辦法,以在DRAM延遲方面做出實質性的改進。

三個問題

Kevin將DRAM延遲問題分成四個部分,筆者將在這里總結其中三個:

·低效的批量數據移動。

·DRAM刷新干擾。當DRAM正在刷新時,它不能全部被訪問。

·單元格(Cell)潛伏期的變化——由于制造變異性。

至于第四個問題:延遲所帶來的影響,有興趣的朋友可以一起討論。

1.低效的批量數據移動

在內存和存儲代價高昂的時候,數據移動被限制在一個寄存器大小的塊中,或者最多是來自磁盤的512字節塊。但如今,在存儲容量達千兆字節的存儲空間和海量內存的情況下,海量數據移動變得越來越普遍。

但數據移動的架構——從內存到CPU,再到有限的內存總線——都沒有改變。Chang的建議是一種新型的、高帶寬的存儲器子陣列之間的數據通路,利用幾個隔離晶體管在同一存儲器中的子陣列之間創建寬——8192位寬——并行總線。

2.DRAM刷新干擾

DRAM內存單元需要刷新以保存數據,這就是為什么它被稱為動態RAM。DRAM刷新是成隊列,而不是一次性刷新的,因為這樣做需要太多的能耗。但是,當一個隊列被刷新時,它不能被訪問,這會造成延遲。

DRAM的延遲正在變高,因為隨著芯片密度的增加,需要更新更多的隊列,32Gb的芯片上可能降低將近20%的性能。

Chang提出了兩種機制,即通過對bank和子陣列的內存訪問進行并行刷新來隱藏刷新延遲。一個是使用無序的per-bank刷新,使內存控制器可以指定一個空閑的bank來刷新,而不是常規的嚴格循環順序。第二種策略是寫-刷新操作并行化,使刷新延遲和寫延遲重疊。

在他的測試中,使用8核CPU,這些策略提高了超過27%的加權內存性能。

3.單元格延遲變化

得益于制造工藝的提升,記憶單元格可以有大量性能提升,隨著密度的增加而增加。但是DRAM被指定以最慢的單元的速度可靠運行,這意味著如果使用最快的單元格,就會有顯著的性能上升。

Chang在論文中提出了兩種利用這種變化的機制,獲得的速度提升從13%提高到了幾乎20%。

探索與優化

在系統架構中,探索瓶頸和修復瓶頸的工作是沒有終點的。過去20年內,DRAM一度被認為難有進步,但我們看到,其延遲水平也會被改變。

隨著越來越多的晶體管、專業指令集和諸如此類的性能的提高,降低DRAM延遲也將成為性能改進的主要目標。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • DRAM
    +關注

    關注

    40

    文章

    2341

    瀏覽量

    185129
  • 延遲
    +關注

    關注

    1

    文章

    74

    瀏覽量

    13728

原文標題:20年難有進步,DRAM延遲問題得到優化

文章出處:【微信號:cunchujie,微信公眾號:存儲界】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    DRAM原理 - 1.存儲單元陣列#DRAM

    DRAM
    EE_Voky
    發布于 :2022年06月28日 15:17:53

    DRAM原理 - 2.讀寫循環#DRAM原理

    DRAM
    EE_Voky
    發布于 :2022年06月28日 15:18:22

    DRAM原理 - 4.選通器與分配器#DRAM原理

    DRAM
    EE_Voky
    發布于 :2022年06月28日 15:20:21

    DRAM原理 - 5.DIMM層次結構#DRAM原理

    DRAM
    EE_Voky
    發布于 :2022年06月28日 15:20:45

    DRAM原理 - 6.猝發模式與內存交錯#DRAM原理

    DRAM
    EE_Voky
    發布于 :2022年06月28日 15:21:11

    DRAM原理 - 7.地址映射#DRAM原理

    DRAM
    EE_Voky
    發布于 :2022年06月28日 15:21:30

    [分享]直接總線式DRAM的信號連接

    操作。   另外,采用2個系統時鐘是處理時鐘相位偏移的對策,DDRSDRAM利用雙向的選通信號實施時鐘相位偏移的處理對策,而Direct Rambus DRAM預各DRAM
    發表于 12-04 10:16

    DRAM內存原理

    DRAM內存原理   不管你信不信,RDRAM (Rambus)、DDR SDRAM甚至是EDO RAM它們在本質上講是一樣的。RDRAM、DDR RAM
    發表于 10-21 18:27

    【內存知識】DRAM芯片工作原理

    DRAM芯片針腳的作用Intel在1979年發布的2188DRAM芯片,采用16Kx1 DRAM 18線DIP封裝。是最早出現的一款DRAM芯片。我們現在來解讀一下它所代表的意義:“
    發表于 07-15 11:40

    NUC8i7BEH DRAM頻率不穩定

    問題,主板問題,或沒有問題。附件是BIOS和CPU-Z DRAM頻率的變化。IMG_3343.JPG 1.2 MBIMG_3340.JPG 1.2 MBIMG_3336.JPG 783.1 K.以上
    發表于 10-26 14:58

    FPGA DRAM數據錯位

    通過實驗發現DRAM刷新數據有延遲,這個是任何資料都沒有寫到的,我通過奇偶間隔刷新方式解決,但連續刷新數據超過54個時鐘整個DRAM就會出現整體錯位情況,請問
    發表于 11-07 23:57

    什么是EDO DRAM/All-in-One

    什么是EDO DRAM/All-in-One  EDO DRAM (Extended Data Out DRAM):擴展數據輸出DRAM。對
    發表于 02-05 09:34 ?778次閱讀

    展望2013:DRAM產業五大重點趨勢預測

    總結2012年DRAM市場動態并展望2013年,TrendForce提出新的一年DRAM市場值得持續關注的五大重點趨勢
    發表于 01-10 11:30 ?1312次閱讀

    鈺創科技開發全新的DRAM架構

    DRAM在過去的幾十年里發展方向單一,以追求高密度存儲器為目標,但臺灣的鈺創科技沒有走傳統路線,而是開發全新的DRAM架構,稱為RPC (Reduced Pin Count) DRAM
    的頭像 發表于 02-11 09:16 ?4607次閱讀
    鈺創科技開發全新的<b class='flag-5'>DRAM</b><b class='flag-5'>架構</b>

    DRAM架構/標準/特點/未來展望

    這些年來,記憶體領域出現各種動態隨機存取記憶體(DRAM)標準,這些標準也都各自進一步發展出不同世代的版本。本文將回顧不同DRAM架構的特色,點出這些
    發表于 01-22 10:12 ?5896次閱讀
    <b class='flag-5'>DRAM</b>的<b class='flag-5'>架構</b>/標準/特點/未來展望