國芯思辰SC6301是高性能時鐘調節器,支持JEDEC JESD204B。當使用設備和SYSREF時鐘時,PLL2的14個時鐘輸出可配置去驅動7個JESD204B轉換器或其他邏輯設備。SYSREF可以使用直流和交流耦合來提供。不僅限于JESD204B應用,14個輸出均可單獨配置為傳統高性能時鐘系統輸出。
超低噪聲時鐘抖動消除器SC6301具有高性能、低功耗、雙VCO、動態數字延遲、信號丟失保持等特性。因此,SC6301是提供靈活的高性能時鐘樹的理想選擇,國芯思辰可全程提供技術支持和供貨需求。
SC6301功能框圖:

SC6301主要性能:
?支持JEDEC JESD204B
?超低RMS抖動
76fs RMS Jitter(10kHz到20MHz)
-162dBc/[email protected]
?PLL2可提供多達14路差分時鐘;最多7個SYSREF時鐘;時鐘最大輸出頻率3.1GHz;支持LVPECL,LVDS,HSDS,LCPECL等輸出接口
?PLL1提供一個VCXO/Crystal緩沖輸出;支持LVPECL,LVDS,2路LVCMOS等輸出接口
?輸出支持1到32整數分頻,占空比50%
?高精度數字延遲,可自適應性
?23ps步進模擬延遲
?模式:雙PLL, 單PLL, 時鐘分布
?工作溫度:-40℃到85℃
?工作電壓:3.15V到3.45V,提供QFN-64封裝
SC6301應用場景:
無線基礎設施,數據交換時鐘,網絡,SONET/SDH, DSLAM
注:如涉及作品版權問題,請聯系刪除。
-
時鐘
+關注
關注
11文章
1879瀏覽量
132834 -
調節器
+關注
關注
5文章
873瀏覽量
47329 -
國芯思辰
+關注
關注
0文章
1184瀏覽量
1694
發布評論請先 登錄
核芯互聯CLF04828超低噪聲時鐘抖動消除器介紹

LMK04816具有雙環PLL的三輸入低噪聲時鐘抖動消除器數據表

LMK04208具有雙環PLL的低噪聲時鐘抖動消除器數據表

LMK04906帶6路可編程輸出的,超低噪聲時鐘抖動清除器和乘法器數據表

帶雙環路PLL且符合JESD204B標準的LMK04832超低噪聲時鐘抖動清除器數據表

LMK0482x超低噪聲JESD204B兼容時鐘抖動消除器數據表

LMK04714-Q1符合JESD204B/C標準的汽車級、超低噪聲、雙環路時鐘抖動清除器數據表

LMK04368-EP符合JESD204B/C標準的超低噪聲、雙環路時鐘抖動清除器數據表

評論